OpenCores
URL https://opencores.org/ocsvn/socgen/socgen/trunk

Subversion Repositories socgen

[/] [socgen/] [trunk/] [common/] [opencores.org/] [cde/] [ip/] [jtag/] [rtl/] [xml/] [cde_jtag_rpc_in_reg.xml] - Blame information for rev 135

Details | Compare with Previous | View Log

Line No. Rev Author Line
1 131 jt_eaton
2
5 135 jt_eaton
6
xmlns:ipxact="http://www.accellera.org/XMLSchema/IPXACT/1685-2014"
7 131 jt_eaton
xmlns:socgen="http://opencores.org"
8
xmlns:xsi="http://www.w3.org/2001/XMLSchema-instance"
9 135 jt_eaton
xsi:schemaLocation="http://www.accellera.org/XMLSchema/IPXACT/1685-2014
10
http://www.accellera.org/XMLSchema/IPXACT/1685-2014/index.xsd">
11 131 jt_eaton
 
12 135 jt_eaton
opencores.org
13
cde
14
jtag
15
rpc_in_reg
16 131 jt_eaton
 
17
 
18
 
19
 
20
 
21 135 jt_eaton
22 131 jt_eaton
 
23
 
24 135 jt_eaton
 jtag
25 131 jt_eaton
 
26 135 jt_eaton
27 131 jt_eaton
 
28
 
29 135 jt_eaton
  
30
      
31
32 131 jt_eaton
 
33
 
34 135 jt_eaton
    
35 131 jt_eaton
 
36
 
37
 
38 135 jt_eaton
      
39
        capture_dr
40
        capture_dr
41
      
42 131 jt_eaton
 
43 135 jt_eaton
      
44
        shift_dr
45
        shift_dr
46
      
47 131 jt_eaton
 
48
 
49 135 jt_eaton
      
50
        tdi
51
        tdi
52
      
53 131 jt_eaton
 
54 135 jt_eaton
      
55
        tdo
56
        tdo
57
      
58 131 jt_eaton
 
59 135 jt_eaton
      
60
        select
61
        select
62
      
63 131 jt_eaton
 
64
 
65
 
66
 
67
 
68 135 jt_eaton
    
69 131 jt_eaton
 
70 135 jt_eaton
        
71
      
72 131 jt_eaton
 
73
 
74 135 jt_eaton
  
75 131 jt_eaton
 
76 135 jt_eaton
  
77 131 jt_eaton
 
78 135 jt_eaton
79 131 jt_eaton
 
80
 
81
 
82 134 jt_eaton
 
83
 
84
 
85
 
86
 
87
 
88
 
89
 
90 135 jt_eaton
91 134 jt_eaton
 
92
 
93
 
94 135 jt_eaton
95
  gen_verilog
96
  104.0
97
  none
98
  :*common:*
99
  tools/verilog/gen_verilog
100
  
101
    
102
      destination
103
      jtag_rpc_in_reg
104
    
105
  
106
107 134 jt_eaton
 
108
 
109
 
110 131 jt_eaton
 
111
 
112
 
113 134 jt_eaton
 
114 135 jt_eaton
115 134 jt_eaton
 
116
 
117
 
118
 
119
 
120 135 jt_eaton
121 134 jt_eaton
 
122 131 jt_eaton
 
123 135 jt_eaton
                
124
                        
125
                                verilog
126
                                verilog
127
                                cde_jtag_rpc_in_reg
128
                                
129
                                        
130
                                                BITS
131
                                                16
132
                                        
133
                                        
134
                                                RESET_VALUE
135
                                                16'h0000
136
                                        
137
                                
138
                                
139
                                        fs-sim
140
                                
141
                        
142
                
143 131 jt_eaton
 
144
 
145
 
146 135 jt_eaton
  
147 131 jt_eaton
 
148
 
149 135 jt_eaton
    
150 131 jt_eaton
 
151 135 jt_eaton
                
152
                                rtl
153
                                verilog:Kactus2:
154
                                verilog
155
                        
156
 
157
              verilog
158
              
159
              
160
                                   ipxact:library="Testbench"
161
                                   ipxact:name="toolflow"
162
                                   ipxact:version="verilog"/>
163
              
164
              
165 131 jt_eaton
 
166
 
167
 
168 135 jt_eaton
              
169
              common:*common:*
170
              Verilog
171
              
172
                     
173
                            fs-common
174
                     
175
              
176 131 jt_eaton
 
177
 
178 134 jt_eaton
 
179
 
180
 
181 135 jt_eaton
              
182
              sim:*Simulation:*
183
              Verilog
184
              
185
                     
186
                            fs-sim
187
                     
188
              
189 134 jt_eaton
 
190 135 jt_eaton
              
191
              syn:*Synthesis:*
192
              Verilog
193
              
194
                     
195
                            fs-syn
196
                     
197
              
198 134 jt_eaton
 
199
 
200
 
201
 
202
 
203 135 jt_eaton
              
204
              doc
205
              
206
              
207
                                   ipxact:library="Testbench"
208
                                   ipxact:name="toolflow"
209
                                   ipxact:version="documentation"/>
210
              
211
              :*Documentation:*
212
              Verilog
213
              
214 134 jt_eaton
 
215
 
216
 
217 135 jt_eaton
      
218 134 jt_eaton
 
219
 
220
 
221
 
222
 
223
 
224
 
225
 
226 135 jt_eaton
227
BITS16
228
RESET_VALUE'h0
229
230 134 jt_eaton
 
231 135 jt_eaton
232 134 jt_eaton
 
233
 
234
 
235
 
236
 
237 135 jt_eaton
clk
238
wire
239
in
240
241 134 jt_eaton
 
242
 
243 135 jt_eaton
reset
244
wire
245
in
246
247 134 jt_eaton
 
248
 
249
 
250
 
251
 
252
 
253
 
254 135 jt_eaton
capture_value
255
wire
256
in
257
BITS-10
258
259 134 jt_eaton
 
260
 
261
 
262
 
263 135 jt_eaton
capture_dr
264
wire
265
in
266
267 134 jt_eaton
 
268
 
269 135 jt_eaton
shift_dr
270
wire
271
in
272
273 134 jt_eaton
 
274
 
275 135 jt_eaton
tdi
276
wire
277
in
278
279 134 jt_eaton
 
280 131 jt_eaton
 
281 135 jt_eaton
tdo
282
wire
283
out
284
285 131 jt_eaton
 
286 134 jt_eaton
 
287
 
288
 
289 135 jt_eaton
select
290
wire
291
in
292
293 134 jt_eaton
 
294 131 jt_eaton
 
295 134 jt_eaton
 
296 131 jt_eaton
 
297 135 jt_eaton
298 131 jt_eaton
 
299 135 jt_eaton
300 131 jt_eaton
 
301
 
302
 
303
 
304 135 jt_eaton
305 131 jt_eaton
 
306
 
307
 
308
 
309
 
310 135 jt_eaton
   
311
      fs-common
312 131 jt_eaton
 
313 135 jt_eaton
      
314
        
315
        ../verilog/jtag_rpc_in_reg
316
        verilogSourcefragment
317
      
318 131 jt_eaton
 
319 134 jt_eaton
 
320 135 jt_eaton
      
321
        
322
        ../verilog/copyright
323
        verilogSourceinclude
324
      
325 131 jt_eaton
 
326
 
327
 
328 135 jt_eaton
   
329 131 jt_eaton
 
330
 
331
 
332
 
333 135 jt_eaton
   
334
      fs-sim
335 131 jt_eaton
 
336 135 jt_eaton
      
337
        
338
        ../verilog/common/jtag_rpc_in_reg
339
        verilogSourcemodule
340
      
341 131 jt_eaton
 
342 135 jt_eaton
 
343
      
344
        dest_dir
345
        ../views/sim/
346
        verilogSourcelibraryDir
347
      
348 131 jt_eaton
 
349 135 jt_eaton
  
350 131 jt_eaton
 
351 135 jt_eaton
 
352
   
353
      fs-syn
354
 
355
 
356
 
357
      
358
        
359
        ../verilog/common/jtag_rpc_in_reg
360
        verilogSourcemodule
361
      
362
 
363
 
364
 
365
      
366
        dest_dir
367
        ../views/syn/
368
        verilogSourcelibraryDir
369
      
370
 
371
 
372
 
373
   
374
 
375
 
376
 
377
    
378
 
379
      fs-lint
380
      
381
        dest_dir../views/syn/
382
        verilogSourcelibraryDir
383
      
384
 
385
    
386
 
387
 
388
 
389
390
 
391
 
392
 
393
 
394
 
395
 
396
 
397
 
398

powered by: WebSVN 2.1.0

© copyright 1999-2024 OpenCores.org, equivalent to Oliscience, all rights reserved. OpenCores®, registered trademark.