OpenCores
URL https://opencores.org/ocsvn/phr/phr/trunk

Subversion Repositories phr

Compare Revisions

  • This comparison shows the changes necessary to convert path
    /
    from Rev 232 to Rev 233
    Reverse comparison

Rev 232 → Rev 233

/phr/trunk/doc/informe-tesis/reports/schedule_2013-08-01/schedule.pdf Cannot display: file marked as a binary type. svn:mime-type = application/octet-stream
/phr/trunk/doc/informe-tesis/reports/schedule_2013-08-01/schedule.aux
12,8 → 12,8
\newlabel{acro:SMD}{{}{1}}
\acronymused{SMD}
\@writefile{toc}{\contentsline {section}{\numberline {1}Introducci\IeC {\'o}n}{1}}
\@writefile{toc}{\contentsline {section}{\numberline {2}Armado}{1}}
\newlabel{sec:armado}{{2}{1}}
\@writefile{toc}{\contentsline {section}{\numberline {2}Conceptos para el Armado}{2}}
\newlabel{sec:armado}{{2}{2}}
\acronymused{SMD}
\acronymused{SMD}
\acronymused{SMD}
36,20 → 36,76
\newlabel{sec:arm-smd-tools}{{2.2}{2}}
\acronymused{SMD}
\acronymused{SMD}
\@writefile{toc}{\contentsline {section}{\numberline {3}Placas}{2}}
\newlabel{sec:placas}{{3}{2}}
\citation{schedule_2012-08-24}
\@writefile{toc}{\contentsline {section}{\numberline {3}Placas armadas}{3}}
\newlabel{sec:placas}{{3}{3}}
\citation{schedule_2012-03-20}
\@writefile{toc}{\contentsline {subsection}{\numberline {3.1}OOCDLink}{4}}
\newlabel{sec:oocdlink}{{3.1}{4}}
\@writefile{lof}{\contentsline {figure}{\numberline {2}{\ignorespaces Distribuci\IeC {\'o}n de los componentes en la placa \emph {OOCDLink}.\relax }}{4}}
\newlabel{fig:oocdlik-pcb-layers}{{2}{4}}
\newlabel{fig:oocdlink-pcb-3d-1}{{3a}{4}}
\newlabel{sub@fig:oocdlink-pcb-3d-1}{{a}{4}}
\newlabel{fig:oocdlink-pcb-3d-2}{{3b}{4}}
\newlabel{sub@fig:oocdlink-pcb-3d-2}{{b}{4}}
\@writefile{lof}{\contentsline {figure}{\numberline {3}{\ignorespaces Modelo en 3D de la placa \emph {OOCDLink}.\relax }}{4}}
\newlabel{fig:oocdlink-pcb-3d}{{3}{4}}
\newlabel{fig:oocdlink-foto-1}{{4a}{4}}
\newlabel{sub@fig:oocdlink-foto-1}{{a}{4}}
\newlabel{fig:oocdlink-foto-2}{{4b}{4}}
\newlabel{sub@fig:oocdlink-foto-2}{{b}{4}}
\@writefile{lof}{\contentsline {figure}{\numberline {4}{\ignorespaces Fotograf\IeC {\'\i }as de la placa \emph {OOCDLink}.\relax }}{4}}
\newlabel{fig:oocdlink-foto}{{4}{4}}
\@writefile{toc}{\contentsline {subsubsection}{\numberline {3.1.1}Modificaciones}{5}}
\newlabel{sec:oocdlink-modif}{{3.1.1}{5}}
\@writefile{toc}{\contentsline {paragraph}{Gabinete}{5}}
\@writefile{toc}{\contentsline {paragraph}{Eliminar resistores}{5}}
\@writefile{toc}{\contentsline {paragraph}{Cambio de conector JTAG}{5}}
\@writefile{toc}{\contentsline {paragraph}{Usar el FT232H (simple canal)}{5}}
\@writefile{toc}{\contentsline {subsection}{\numberline {3.2}S3Power}{6}}
\newlabel{sec:s3power}{{3.2}{6}}
\@writefile{lof}{\contentsline {figure}{\numberline {5}{\ignorespaces Distribuci\IeC {\'o}n de los componentes en la placa.\relax }}{6}}
\newlabel{fig:s3power-pcb-layers}{{5}{6}}
\newlabel{fig:s3power-pcb-3d-1}{{6a}{6}}
\newlabel{sub@fig:s3power-pcb-3d-1}{{a}{6}}
\newlabel{fig:s3power-pcb-3d-2}{{6b}{6}}
\newlabel{sub@fig:s3power-pcb-3d-2}{{b}{6}}
\@writefile{lof}{\contentsline {figure}{\numberline {6}{\ignorespaces Modelo en 3D de la placa \emph {S3Power}.\relax }}{6}}
\newlabel{fig:s3power-pcb-3d}{{6}{6}}
\newlabel{fig:s3power-foto-1}{{7a}{6}}
\newlabel{sub@fig:s3power-foto-1}{{a}{6}}
\newlabel{fig:s3power-foto-2}{{7b}{6}}
\newlabel{sub@fig:s3power-foto-2}{{b}{6}}
\@writefile{lof}{\contentsline {figure}{\numberline {7}{\ignorespaces Fotograf\IeC {\'\i }as de la placa \emph {S3Power}.\relax }}{6}}
\newlabel{fig:s3power-foto}{{7}{6}}
\@writefile{toc}{\contentsline {subsubsection}{\numberline {3.2.1}Modificaciones}{7}}
\newlabel{sec:s3power-modif}{{3.2.1}{7}}
\@writefile{toc}{\contentsline {subsection}{\numberline {3.3}PHRBoard}{8}}
\newlabel{sec:phrboard}{{3.3}{8}}
\@writefile{lof}{\contentsline {figure}{\numberline {8}{\ignorespaces Distribuci\IeC {\'o}n de los componentes en la placa.\relax }}{8}}
\newlabel{fig:phr-pcb-pcbnew-top}{{8}{8}}
\newlabel{fig:phr-pcb-3d-1}{{9a}{8}}
\newlabel{sub@fig:phr-pcb-3d-1}{{a}{8}}
\newlabel{fig:phr-pcb-3d-2}{{9b}{8}}
\newlabel{sub@fig:phr-pcb-3d-2}{{b}{8}}
\@writefile{lof}{\contentsline {figure}{\numberline {9}{\ignorespaces Modelo en 3D de la placa \emph {S3Power}.\relax }}{8}}
\newlabel{fig:phrboard-foto}{{9}{8}}
\newlabel{fig:phr-pcb-foto-1}{{10a}{8}}
\newlabel{sub@fig:phr-pcb-foto-1}{{a}{8}}
\newlabel{fig:phr-pcb-foto-2}{{10b}{8}}
\newlabel{sub@fig:phr-pcb-foto-2}{{b}{8}}
\@writefile{lof}{\contentsline {figure}{\numberline {10}{\ignorespaces Fotograf\IeC {\'\i }as de la placa \emph {S3Power}.\relax }}{8}}
\newlabel{fig:phrboard-foto}{{10}{8}}
\@writefile{toc}{\contentsline {subsubsection}{\numberline {3.3.1}Modificaciones}{9}}
\newlabel{sec:phrboard-modif}{{3.3.1}{9}}
\bibcite{schedule_2012-08-24}{1}
\bibcite{openocd-manual-autoprobing}{2}
\@writefile{toc}{\contentsline {subsection}{\numberline {3.1}OOCDLinks}{3}}
\newlabel{sec:oocdlinks}{{3.1}{3}}
\@writefile{lof}{\contentsline {figure}{\numberline {2}{\ignorespaces Distribuci\IeC {\'o}n de los componentes en la placa \emph {OOCDLink}.\relax }}{3}}
\newlabel{fig:oocdlik-pcb-layers}{{2}{3}}
\bibcite{schedule_2012-03-20}{3}
\undonewlabel{acro:openocd}
\newlabel{acro:openocd}{{2}{3}}
\newlabel{acro:openocd}{{2}{10}}
\acronymused{openocd}
\acronymused{openocd}
\@writefile{toc}{\contentsline {section}{\numberline {A}Acr\IeC {\'o}nimos}{4}}
\@writefile{toc}{\contentsline {section}{\numberline {A}Acr\IeC {\'o}nimos}{11}}
\newacro{PHR}[\AC@hyperlink{PHR}{PHR}]{Plataforma de Hardware Reconfigurable}
\newacro{openocd}[\AC@hyperlink{openocd}{OpenOCD}]{\textsl {Open On-Chip Debugger}}
\newacro{jtag}[\AC@hyperlink{jtag}{JTAG}]{\textsl {Joint Test Action Group}}
62,4 → 118,4
\newacro{GPL}[\AC@hyperlink{GPL}{GPL}]{\textsl {General Public License}}
\newacro{UTN-FRC}[\AC@hyperlink{UTN-FRC}{UTN-FRC}]{Universidad Tecnol\IeC {\'o}gica Nacional -- Facultad Regional C\IeC {\'o}rdoba}
\newacro{SMD}[\AC@hyperlink{SMD}{SMD}]{\textsl {Surface Mount Soldering}}
\@writefile{toc}{\contentsline {section}{\numberline {B}Repositorio de proyecto}{4}}
\@writefile{toc}{\contentsline {section}{\numberline {B}Repositorio de proyecto}{11}}
/phr/trunk/doc/informe-tesis/reports/schedule_2013-08-01/schedule.tex
1,4 → 1,4
% $Id$
% $Id: schedule.tex 227 2014-04-14 14:03:54Z guanucoluis $
\documentclass[11pt,a4paper,oneside]{article}
\usepackage[utf8]{inputenc}
\usepackage[spanish]{babel}
17,7 → 17,7
\usepackage{amssymb}
\title{Plataforma de hardware reconfigurable \\ \small{Armado, Testeo y Documentación de las placas (primeras versiones)}}
\author{Luis A. Guanuco}
\date{Agosto 2013}
\date{Agosto 2013\\\scriptsize{$LastChangedRevision$}}
\pagestyle{fancy}
\addtolength{\textheight}{2cm}
%\addtolength{\voffset}{-1cm}
41,7 → 41,7
 
En esta etapa también se documentan las futuras modificaciones ya sean por errores que se hayan encontrado o por mejoras para futuras versiones.
 
\section{Armado}
\section{Conceptos para el Armado}
\label{sec:armado}
 
Aquí se busca una metodología a implementar en el proceso de armado de las placas. Si bien a primera vista resulta una actividad sencilla, aquí se utilizan tecnologías \ac{SMD} para los encapsulados y al tener varios componentes es necesario documentar el proceso a seguir. Además se tiene en cuenta que la documentación generada será útil para otros proyectos similares. El proceso de armado podría componerse por,
90,12 → 90,29
\subsection{Herramientas para soldadura \ac{SMD}}
\label{sec:arm-smd-tools}
 
La soldadura de componentes \ac{SMD} fácilmente puede ser realizada con los soladores comunes. Los equipos especializados para la soldadura de componentes \ac{SMD} son costosos y en algunos casos innecesarios o fácilmente suplantado con soldadores básicos. Lo que realmente marca una diferencia entre realizar una buena o mala soldadura es la disponibilidad de un buen \emph{Flux}. El flux es una resina adherente, que mejora substancialmente la adherencia del estaño. Esta sustancia se presenta en dos formas, una líquida y otra en pasta.
La soldadura de componentes \ac{SMD} fácilmente puede ser realizada con los soladores comunes. Los equipos especializados para la soldadura de componentes \ac{SMD} son costosos y en algunos casos innecesarios o fácilmente suplantado con soldadores básicos. Lo que realmente marca una diferencia entre realizar una buena o mala soldadura es tener en cuenta,
 
\section{Placas}
\begin{description}
\item[... un buen Flux] El flux es una resina adherente, que mejora substancialmente la adherencia del estaño. Esta sustancia se presenta en dos formas, una líquida y otra en pasta.
\item[... una buena máscara del PCB] La máscara de una placa PCB permite identificar el área sobre el pads que está en contacto con pin/pines de componente a soldar. Esta máscara es de un material aislante y térmicamente resistente al proceso de soldadura. De no existir esta capa sobre el cobre, el estaño se desplazaría por todas las pistas.
\end{description}
 
Obviamente que se necesitarán otras herramientas comunes como son,
 
\begin{itemize}
\item Lupa o cámara de video con zoom óptico y digital
\item Estaño de 0.5 mm de diámetro
\item Pinzas para sostener componentes pequeños (SMD)
\item Alcohol isopropílico y telas de algodón
\item Mallas de cobre para retirar estaño
\end{itemize}
 
Cada una de las placas que se armaron siguieron la estructura planteada. En las secciones siguientes se muestran las diferentes placas ya listas y se realizarán observaciones que se encontraron en su armado.
 
\section{Placas armadas}
\label{sec:placas}
 
Las placas que se han armado son,
Las placas que se listan a continuación fueron armadas en el orden cronológico dispuesto. El orden fue propuesto por la complejidad que presentan cada una de ellas y la rapidez con la que se podría probar independientemente una de otra.
 
\begin{itemize}
\item OOCDLinks
103,23 → 120,199
\item PHRBoard
\end{itemize}
 
Las primeras dos placas ya fueron testeadas anteriormente pero en estas versiones se presentan cambios que no son significativos. La última placa es la continuación del desarrollo llevado anteriormente con la placa FPGA (PHR version BETA)\cite{schedule_2012-08-24}. Se anexará al final del reporte las observaciones sobre las potenciales modificaciones que han sido resultado del testeo que se describirán en las secciones siguientes.
Las primeras dos placas ya fueron testeadas anteriormente pero en estas versiones se presentan cambios que no son significativos. La última placa es la continuación del desarrollo llevado anteriormente con la placa FPGA (PHR version BETA)\cite{schedule_2012-08-24}.
 
\subsection{OOCDLinks}
\label{sec:oocdlinks}
En la descripción de cada una de las placas armadas se marcarán las \emph{modificaciones} necesarias para mejorar las próximas versiones.
 
En la Figura \ref{fig:oocdlink-sch} se puede ver el circuito esquemático de la placa OOCDLinks, se aclara que con esta figura se distingan los componentes, pues esto se presenta en la sección de Anexos. En esta versión se ha modificado la posición del conector USB, en relación con la primera versión armada. Además se agregó cuatro agujeros que permitirán sujetar la placa en algún gabinete o soporte de base. En la Figura \ref{fig:oocdlik-pcb-layers} se muestra el PCB con la distribución de los componentes. En las Figuras \ref{fig:oocdlink-pcb-3d-1} y \ref{fig:oocdlink-pcb-3d-2} se tienen los modelos en 3D de la placa. La versión final de la placa, con los componentes montados, se puede ver en las Figuras \ref{fig:oocdlink-foto-1} y \ref{fig:oocdlink-foto-2}.
\newpage{}
\clearpage{}
\subsection{OOCDLink}
\label{sec:oocdlink}
 
\begin{figure}[ht]
\begin{figure}[h!]
\centering
\includegraphics[width=8cm]{images_informe_adec/OOCDLink-pcb-layers}
\includegraphics[width=0.3\textwidth]{images_informe_adec/OOCDLink-pcb-layers}
\caption{Distribución de los componentes en la placa \emph{OOCDLink}.}
\label{fig:oocdlik-pcb-layers}
\end{figure}
 
\begin{figure}[h!]
\begin{subfigure}{0.5\textwidth}
\centering
\includegraphics[width=\textwidth]{images_informe_adec/OOCDLinks-pcb-3d-1}
\caption{Perspectiva 1.}
\label{fig:oocdlink-pcb-3d-1}
\end{subfigure}
% --
\begin{subfigure}{0.5\textwidth}
\centering
\includegraphics[width=\textwidth]{images_informe_adec/OOCDLinks-pcb-3d-2}
\caption{Perspectiva 2.}
\label{fig:oocdlink-pcb-3d-2}
\end{subfigure}
\caption{Modelo en 3D de la placa \emph{OOCDLink}.}
\label{fig:oocdlink-pcb-3d}
\end{figure}
 
\begin{figure}[h!]
\begin{subfigure}{0.5\textwidth}
\centering
\includegraphics[width=\textwidth]{images_informe_adec/OOCD_placa-foto-1}
\caption{Perspectiva 1.}
\label{fig:oocdlink-foto-1}
\end{subfigure}
% --
\begin{subfigure}{0.5\textwidth}
\centering
\includegraphics[width=\textwidth]{images_informe_adec/OOCD_placa-foto-2}
\caption{Perspectiva 2.}
\label{fig:oocdlink-foto-2}
\end{subfigure}
\caption{Fotografías de la placa \emph{OOCDLink}.}
\label{fig:oocdlink-foto}
\end{figure}
 
\subsubsection{Modificaciones}
\label{sec:oocdlink-modif}
 
La placa OOCDLink fue la primera en ser armada y probada. Sobre esta placa se realizó un reporte \cite{schedule_2012-03-20} donde se explica como usar con diferentes placas que implementan el protocolo JTAG para la programación y depuración del dispositivo central utilizado. En el proceso de testeo se encontraron varios cambios a implementar en las nuevas versiones. A continuación se describen los más relevantes.
 
\paragraph{Gabinete}
 
Se podría pensar en dimensionar la nueva versión de la placa para que quepa en algún gabinete estándar. Por lo pronto la versión actual tiene agujeros para sujetar en un principio a una base de acrílico.
 
\paragraph{Eliminar resistores}
 
Se podría pensar en eliminar los resistores que se encuentran conectados entre el FT2232D y el conector JTAG. Estos resistores son: $R17$, $R18$ y $R19$. Originalmente se utilizaban los resistores para que la tensión $V_{REF}$, a $3.3V$, y las señales $TDI$, $TMS$ y $TCK$, a $2.5V$, que darán todas adaptadas. Es decir, los resistores funcionaban como divisores resistivos. Para la placa PHR se utilizan las señales JTAG (TDI, TDO, TMS, TCK) y $V_{REF}$ a $2.5V$. Por lo que ya no se necesitan los resistores divisores.
 
\paragraph{Cambio de conector JTAG}
 
Se podría pensar en utilizar otro conector más pequeño relacionado a las dimensiones. El conector que utiliza la placa OOCDLink actualmente es un conector para microcontroladores ARM7, ARM9, ARM10 y XSCALE, denominado \emph{ARM 20-PIN}. Se podría apuntar a que el conector sea compatible con dispositivos programables PLDs de Xilinx. Por ejemplo, el \emph{Xilinx Parallel Cable IV 14-PIN}. En el caso de no querer perder la compatibilidad con las señales de \textsl{debugging} para los microcontroladores ARM, se podría utilizar el mismo conector ARM 20-PIN pero con un encapsulado más pequeño.
 
\paragraph{Usar el FT232H (simple canal)}
 
El FT2232D dispone de dos canales independientes. Uno se utiliza para acceder a un puerto JTAG y el otro como una UART. Si bien la prestación de tener acceso a un puerto serial desde USB resulta muy beneficioso, no lo es así en el costo del programador JTAG. El FT232H cuenta con un solo canal que implementa la tecnología MPSSE (\textsl{Multi-Protocol Synchronous Serial Engine}). De esta forma se tendría un diseño más reducido y de menor costo.
 
\newpage{}
\clearpage{}
 
\subsection{S3Power}
\label{sec:s3power}
 
\begin{figure}[h!]
\centering
\includegraphics[width=0.3\textwidth]{images_informe_adec/S3Power_layers}
\caption{Distribución de los componentes en la placa.}
\label{fig:s3power-pcb-layers}
\end{figure}
 
\begin{figure}[h!]
\begin{subfigure}{0.5\textwidth}
\centering
\includegraphics[width=\textwidth]{images_informe_adec/s3power_pcb_3d_1}
\caption{Perspectiva 1.}
\label{fig:s3power-pcb-3d-1}
\end{subfigure}
% ---
\begin{subfigure}{0.5\textwidth}
\centering
\includegraphics[width=\textwidth]{images_informe_adec/s3power_pcb_3d_2}
\caption{Perspectiva 2.}
\label{fig:s3power-pcb-3d-2}
\end{subfigure}
\caption{Modelo en 3D de la placa \emph{S3Power}.}
\label{fig:s3power-pcb-3d}
\end{figure}
 
\begin{figure}[h!]
\begin{subfigure}{0.5\textwidth}
\centering
\includegraphics[width=\textwidth]{images_informe_adec/s3power_foto_1}
\caption{Perspectiva 1.}
\label{fig:s3power-foto-1}
\end{subfigure}
% --
\begin{subfigure}{0.5\textwidth}
\centering
\includegraphics[width=\textwidth]{images_informe_adec/s3power_foto_2}
\caption{Perspectiva 2.}
\label{fig:s3power-foto-2}
\end{subfigure}
\caption{Fotografías de la placa \emph{S3Power}.}
\label{fig:s3power-foto}
\end{figure}
 
 
\subsubsection{Modificaciones}
\label{sec:s3power-modif}
 
Para esta versión no hay observaciones/modificaciones que se puedan hacer. Quizá se pueda pensar en el futuro embeber la parte de potencia en la misma placa. En esta versión del proyecto PHR se utilizó la placa S3Power desarrollada por el INTI con la intensión de re-utilizar desarrollos libres y dar un marco de cooperativismo sobre los desarrollos locales.
 
\newpage{}
\clearpage{}
 
\subsection{PHRBoard}
\label{sec:phrboard}
 
\begin{figure}[h!]
\centering
\includegraphics[width=0.5\textwidth]{images_informe_adec/PHRboard_layers}
\caption{Distribución de los componentes en la placa.}
\label{fig:phr-pcb-pcbnew-top}
\end{figure}
 
\begin{figure}[h!]
\begin{subfigure}{0.5\textwidth}
\centering
\includegraphics[width=\textwidth]{images_informe_adec/PHRboard_3d_1}
\caption{Perspectiva 1.}
\label{fig:phr-pcb-3d-1}
\end{subfigure}
% --
\begin{subfigure}{0.5\textwidth}
\centering
\includegraphics[width=\textwidth]{images_informe_adec/PHRboard_3d_2}
\caption{Perspectiva 2.}
\label{fig:phr-pcb-3d-2}
\end{subfigure}
\caption{Modelo en 3D de la placa \emph{S3Power}.}
\label{fig:phrboard-foto}
\end{figure}
 
 
\begin{figure}[h!]
\begin{subfigure}{0.5\textwidth}
\centering
\includegraphics[width=\textwidth]{images_informe_adec/DSCN4528}
\caption{Perspectiva 1.}
\label{fig:phr-pcb-foto-1}
\end{subfigure}
% --
\begin{subfigure}{0.5\textwidth}
\centering
\includegraphics[width=\textwidth]{images_informe_adec/DSCN4529}
\caption{Perspectiva 2.}
\label{fig:phr-pcb-foto-2}
\end{subfigure}
\caption{Fotografías de la placa \emph{S3Power}.}
\label{fig:phrboard-foto}
\end{figure}
 
\subsubsection{Modificaciones}
\label{sec:phrboard-modif}
 
 
\newpage{}
\clearpage{}
 
\begin{thebibliography}{}
\bibitem{schedule_2012-08-24} Luis A. Guanuco, ``Plataforma de hardware reconfigurable (Armado - Testeo y Documentación de las placas de prototipaje)'', Agosto 2012, 2.3.4.~FPGA (PHR version BETA), 8~p.
\bibitem{openocd-manual-autoprobing} \ac{openocd}, ``\ac{openocd} User's Guide'', 25 de Noviembre del 2012, 10.7~Autoprobing, 58~p., Versión 0.7.0-dev
 
\bibitem{schedule_2012-08-24} Luis A. Guanuco, ``Plataforma de hardware reconfigurable (Armado - Testeo y Documentación de las placas de prototipaje)'', Agosto 2012, 2.3.4.~FPGA (PHR version BETA), 8~p.
 
\bibitem{openocd-manual-autoprobing} \ac{openocd}, ``\ac{openocd} User's Guide'', 25 de Noviembre del 2012, 10.7~Autoprobing, 58~p., Versión 0.7.0-dev
 
\bibitem{schedule_2012-03-20} Luis A. Guanuco, ``Plataforma de hardware reconfigurable (JTAG -- Configuración OOCD-Links, (Hardware \& Software)'', Marzo 2013.
 
\end{thebibliography}
 
\newpage{}
phr/trunk/doc/informe-tesis/reports/schedule_2013-08-01/schedule.tex Property changes : Modified: svn:keywords ## -1 +1 ## -Id \ No newline at end of property +LastChangedRevision \ No newline at end of property Index: phr/trunk/doc/informe-tesis/reports/schedule_2013-08-01/schedule.log =================================================================== --- phr/trunk/doc/informe-tesis/reports/schedule_2013-08-01/schedule.log (revision 232) +++ phr/trunk/doc/informe-tesis/reports/schedule_2013-08-01/schedule.log (revision 233) @@ -1,4 +1,4 @@ -This is pdfTeX, Version 3.1415926-1.40.10 (TeX Live 2009/Debian) (format=pdflatex 2013.3.7) 14 APR 2014 10:50 +This is pdfTeX, Version 3.1415926-1.40.10 (TeX Live 2009/Debian) (format=pdflatex 2013.3.7) 14 APR 2014 23:01 entering extended mode %&-line parsing enabled. **schedule.tex @@ -412,7 +412,14 @@ \symAMSb=\mathgroup5 LaTeX Font Info: Overwriting math alphabet `\mathfrak' in version `bold' (Font) U/euf/m/n --> U/euf/b/n on input line 96. -)) (./schedule.aux) +)) (./schedule.aux + +LaTeX Warning: Label `fig:oocdlink-pcb-3d' multiply defined. + + +LaTeX Warning: Label `fig:phrboard-foto' multiply defined. + +) \openout1 = `schedule.aux'. LaTeX Font Info: Checking defaults for OML/cmm/m/it on input line 26. @@ -427,8 +434,7 @@ LaTeX Font Info: ... okay on input line 26. LaTeX Font Info: Checking defaults for U/cmr/m/n on input line 26. LaTeX Font Info: ... okay on input line 26. - -(/usr/share/texmf-texlive/tex/context/base/supp-pdf.mkii + (/usr/share/texmf-texlive/tex/context/base/supp-pdf.mkii [Loading MPS to PDF converter (version 2006.09.02).] \scratchcounter=\count106 \scratchdimen=\dimen125 @@ -509,15 +515,15 @@ [1 {/var/lib/texmf/fonts/map/pdftex/updmap/pdftex.map} <./images/logov2_ES.pdf>] < -images/smd-sold-simple.png, id=15, 936.49875pt x 714.67pt> +images/smd-sold-simple.png, id=16, 936.49875pt x 714.67pt> File: images/smd-sold-simple.png Graphic file (type png) - + File: images/smd-sold-media.png Graphic file (type png) - + File: images/smd-sold-complex.png Graphic file (type png) @@ -528,72 +534,154 @@ This may cause the page layout to be inconsistent, however. [2 <./images/smd-sold-simple.png> <./images/smd-sold-media.png> <./images/smd-s -old-complex.png>] +old-complex.png>] [3] -LaTeX Warning: Reference `fig:oocdlink-sch' on page 3 undefined on input line 1 -11. +pdfTeX warning: pdflatex (file ./images_informe_adec/OOCDLink-pcb-layers.pdf): +PDF inclusion: found PDF version <1.5>, but at most version <1.4> allowed + +File: images_informe_adec/OOCDLink-pcb-layers.pdf Graphic file (type pdf) + + +File: images_informe_adec/OOCDLinks-pcb-3d-1.png Graphic file (type png) -LaTeX Warning: Reference `fig:oocdlink-pcb-3d-1' on page 3 undefined on input l -ine 111. + + +File: images_informe_adec/OOCDLinks-pcb-3d-2.png Graphic file (type png) + +Overfull \hbox (2.43332pt too wide) in paragraph at lines 140--153 +[]$[]$ $[]$ + [] -LaTeX Warning: Reference `fig:oocdlink-pcb-3d-2' on page 3 undefined on input l -ine 111. + +File: images_informe_adec/OOCD_placa-foto-1.png Graphic file (type png) + + +File: images_informe_adec/OOCD_placa-foto-2.png Graphic file (type png) -LaTeX Warning: Reference `fig:oocdlink-foto-1' on page 3 undefined on input lin -e 111. + +Overfull \hbox (2.43332pt too wide) in paragraph at lines 158--171 +[]$[]$ $[]$ + [] +[4 -LaTeX Warning: Reference `fig:oocdlink-foto-2' on page 3 undefined on input lin -e 111. + <./images_informe_adec/OOCDLink-pcb-layers.pdf> <./images_informe_adec/OOCDLin +ks-pcb-3d-1.png> <./images_informe_adec/OOCDLinks-pcb-3d-2.png> <./images_infor +me_adec/OOCD_placa-foto-1.png> <./images_informe_adec/OOCD_placa-foto-2.png>] [ +5] +pdfTeX warning: pdflatex (file ./images_informe_adec/S3Power_layers.pdf): PDF i +nclusion: found PDF version <1.5>, but at most version <1.4> allowed + +File: images_informe_adec/S3Power_layers.pdf Graphic file (type pdf) + + +File: images_informe_adec/s3power_pcb_3d_1.jpg Graphic file (type jpg) -pdfTeX warning: pdflatex (file ./images_informe_adec/OOCDLink-pcb-layers.pdf): -PDF inclusion: found PDF version <1.5>, but at most version <1.4> allowed - -File: images_informe_adec/OOCDLink-pcb-layers.pdf Graphic file (type pdf) + + +File: images_informe_adec/s3power_pcb_3d_2.jpg Graphic file (type jpg) - + +Overfull \hbox (2.43332pt too wide) in paragraph at lines 210--223 +[]$[]$ $[]$ + [] + + +File: images_informe_adec/s3power_foto_1.jpg Graphic file (type jpg) + + + +File: images_informe_adec/s3power_foto_2.jpg Graphic file (type jpg) + + +Overfull \hbox (2.43332pt too wide) in paragraph at lines 228--241 +[]$[]$ $[]$ + [] + +[6 + + <./images_informe_adec/S3Power_layers.pdf> <./images_informe_adec/s3power_pcb_ +3d_1.jpg> <./images_informe_adec/s3power_pcb_3d_2.jpg> <./images_informe_adec/s +3power_foto_1.jpg> <./images_informe_adec/s3power_foto_2.jpg>] [7] + +pdfTeX warning: pdflatex (file ./images_informe_adec/PHRboard_layers.pdf): PDF +inclusion: found PDF version <1.5>, but at most version <1.4> allowed + +File: images_informe_adec/PHRboard_layers.pdf Graphic file (type pdf) + + + +File: images_informe_adec/PHRboard_3d_1.png Graphic file (type png) + + + +File: images_informe_adec/PHRboard_3d_2.png Graphic file (type png) + + +Overfull \hbox (2.43332pt too wide) in paragraph at lines 265--278 +[]$[]$ $[]$ + [] + + +File: images_informe_adec/DSCN4528.JPG Graphic file (type jpg) + + + +File: images_informe_adec/DSCN4529.JPG Graphic file (type jpg) + + +Overfull \hbox (2.43332pt too wide) in paragraph at lines 284--297 +[]$[]$ $[]$ + [] + +[8 + + <./images_informe_adec/PHRboard_layers.pdf> <./images_informe_adec/PHRboard_3d +_1.png> <./images_informe_adec/PHRboard_3d_2.png> <./images_informe_adec/DSCN45 +28.JPG> <./images_informe_adec/DSCN4529.JPG>] [9] Package acronym Info: Label `acro:openocd' newly defined as it shall be overrid den -although it is yet undefined on input line 122. - [3 <./images_informe_adec/OOCDLink-pcb-layers.pdf>] -Overfull \hbox (8.15585pt too wide) in paragraph at lines 147--149 +although it is yet undefined on input line 312. + [10 + +] +Overfull \hbox (8.15585pt too wide) in paragraph at lines 340--342 \OT1/cmr/m/n/10.95 ac-ce-der a los re-po-si-to-rios me-dian-te el si-guien-te l ink, \OT1/cmtt/m/n/10.95 http://opencores.org/project,phr [] -[4 +[11 ] (./schedule.aux) -LaTeX Warning: There were undefined references. +LaTeX Warning: There were multiply-defined labels. - -LaTeX Warning: Label(s) may have changed. Rerun to get cross-references right. - ) Here is how much of TeX's memory you used: - 3970 strings out of 494999 - 54855 string characters out of 1180817 + 4124 strings out of 494999 + 59105 string characters out of 1180817 125955 words of memory out of 3000000 - 7103 multiletter control sequences out of 15000+50000 - 12219 words of font info for 46 fonts, out of 3000000 for 9000 + 7233 multiletter control sequences out of 15000+50000 + 12864 words of font info for 49 fonts, out of 3000000 for 9000 54 hyphenation exceptions out of 8191 - 36i,11n,43p,820b,421s stack positions out of 5000i,500n,10000p,200000b,50000s + 36i,10n,43p,636b,422s stack positions out of 5000i,500n,10000p,200000b,50000s -Output written on schedule.pdf (4 pages, 3967230 bytes). +xlive/fonts/type1/public/amsfonts/cm/cmmi10.pfb> + +Output written on schedule.pdf (11 pages, 42327142 bytes). PDF statistics: - 60 PDF objects out of 1000 (max. 8388607) + 115 PDF objects out of 1000 (max. 8388607) 0 named destinations out of 1000 (max. 500000) - 26 words of extra memory for PDF output out of 10000 (max. 10000000) + 96 words of extra memory for PDF output out of 10000 (max. 10000000)

powered by: WebSVN 2.1.0

© copyright 1999-2024 OpenCores.org, equivalent to Oliscience, all rights reserved. OpenCores®, registered trademark.