OpenCores
URL https://opencores.org/ocsvn/wf3d/wf3d/trunk

Subversion Repositories wf3d

Compare Revisions

  • This comparison shows the changes necessary to convert path
    /wf3d/trunk/implement
    from Rev 8 to Rev 9
    Reverse comparison

Rev 8 → Rev 9

/readme_de0.txt
1,7 → 1,7
Wire-Frame 3D Graphics Accelerator IP Core
Project Monophony
================================================
Author: Kenji Ishimaru <info.wf3d@gmail.com>
Author: Kenji Ishimaru <info.info.wf3d@gmail.com>
 
implementation/ directory contains sample FPGA system.
 
/readme_zedboard.txt
1,7 → 1,7
Wire-Frame 3D Graphics Accelerator IP Core
Project Monophony
================================================
Author: Kenji Ishimaru <info.wf3d@gmail.com>
Author: Kenji Ishimaru <info.info.wf3d@gmail.com>
 
System Setup:
------------------------------------------
/rtl/axi_cmn/fm_4k_split.v
9,7 → 9,7
// command split module by 4KB address boundary
//
// Author:
// Kenji Ishimaru (info.wf3d@gmail.com)
// Kenji Ishimaru (info.info.wf3d@gmail.com)
//
//======================================================================
//
/rtl/axi_cmn/fm_asys.v
9,7 → 9,7
// System control module
//
// Author:
// Kenji Ishimaru (info.wf3d@gmail.com)
// Kenji Ishimaru (info.info.wf3d@gmail.com)
//
//======================================================================
//
/rtl/axi_cmn/fm_axi_m.v
9,7 → 9,7
// AXI Master interface bridge
//
// Author:
// Kenji Ishimaru (info.wf3d@gmail.com)
// Kenji Ishimaru (info.info.wf3d@gmail.com)
//
//======================================================================
//
/rtl/axi_cmn/fm_axi_s.v
9,7 → 9,7
// AXI Slave interface bridge
//
// Author:
// Kenji Ishimaru (info.wf3d@gmail.com)
// Kenji Ishimaru (info.info.wf3d@gmail.com)
//
//======================================================================
//
/rtl/axi_cmn/fm_cinterface.v
9,7 → 9,7
// Memory Interconnect command interface
//
// Author:
// Kenji Ishimaru (info.wf3d@gmail.com)
// Kenji Ishimaru (info.info.wf3d@gmail.com)
//
//======================================================================
//
/rtl/axi_cmn/fm_cmn_bfifo.v
9,7 → 9,7
// Block RAM FIFO
//
// Author:
// Kenji Ishimaru (info.wf3d@gmail.com)
// Kenji Ishimaru (info.info.wf3d@gmail.com)
//
//======================================================================
//
/rtl/axi_cmn/fm_cmn_bram_01.v
9,7 → 9,7
// Dual-port RAM(will be mapped onto block ram)
//
// Author:
// Kenji Ishimaru (info.wf3d@gmail.com)
// Kenji Ishimaru (info.info.wf3d@gmail.com)
//
//======================================================================
//
/rtl/axi_cmn/fm_cmn_if_ff_out.v
9,7 → 9,7
// F/F bus interface
//
// Author:
// Kenji Ishimaru (info.wf3d@gmail.com)
// Kenji Ishimaru (info.info.wf3d@gmail.com)
//
//======================================================================
//
/rtl/axi_cmn/fm_dinterface.v
9,7 → 9,7
// Memory Interconnect data interface
//
// Author:
// Kenji Ishimaru (info.wf3d@gmail.com)
// Kenji Ishimaru (info.info.wf3d@gmail.com)
//
//======================================================================
//
/rtl/axi_cmn/fm_dispatch.v
9,7 → 9,7
// Register access dispatcher
//
// Author:
// Kenji Ishimaru (info.wf3d@gmail.com)
// Kenji Ishimaru (info.info.wf3d@gmail.com)
//
//======================================================================
//
/rtl/axi_cmn/fm_dispatch_dma.v
9,7 → 9,7
// DMA controller sequencer
//
// Author:
// Kenji Ishimaru (info.wf3d@gmail.com)
// Kenji Ishimaru (info.info.wf3d@gmail.com)
//
//======================================================================
//
/rtl/axi_cmn/fm_dma.v
9,7 → 9,7
// DMA controller for buffer clear
//
// Author:
// Kenji Ishimaru (info.wf3d@gmail.com)
// Kenji Ishimaru (info.info.wf3d@gmail.com)
//
//======================================================================
//
/rtl/axi_cmn/fm_fifo.v
9,7 → 9,7
// FIFO with data clear
//
// Author:
// Kenji Ishimaru (info.wf3d@gmail.com)
// Kenji Ishimaru (info.info.wf3d@gmail.com)
//
//======================================================================
//
/rtl/axi_cmn/fm_ififo.v
9,7 → 9,7
// FIFO for Memory Interconnect
//
// Author:
// Kenji Ishimaru (info.wf3d@gmail.com)
// Kenji Ishimaru (info.info.wf3d@gmail.com)
//
//======================================================================
//
/rtl/axi_cmn/fm_mic.v
9,7 → 9,7
// Memory Interconnect top module
//
// Author:
// Kenji Ishimaru (info.wf3d@gmail.com)
// Kenji Ishimaru (info.info.wf3d@gmail.com)
//
//======================================================================
//
/rtl/axi_cmn/fm_mic_cnv.v
9,7 → 9,7
// 32-64 bit data bus width conversion
//
// Author:
// Kenji Ishimaru (info.wf3d@gmail.com)
// Kenji Ishimaru (info.info.wf3d@gmail.com)
//
//======================================================================
//
/rtl/axi_cmn/fm_port_priority.v
9,7 → 9,7
// Memory Interconnect port priority decision
//
// Author:
// Kenji Ishimaru (info.wf3d@gmail.com)
// Kenji Ishimaru (info.info.wf3d@gmail.com)
//
//======================================================================
//
/rtl/axi_cmn/fm_port_unit.v
9,7 → 9,7
// Memory Interconnect port module
//
// Author:
// Kenji Ishimaru (info.wf3d@gmail.com)
// Kenji Ishimaru (info.info.wf3d@gmail.com)
//
//======================================================================
//
/rtl/axi_cmn/fm_raw_fifo.v
9,7 → 9,7
// FIFO for AXI read-after-write
//
// Author:
// Kenji Ishimaru (info.wf3d@gmail.com)
// Kenji Ishimaru (info.info.wf3d@gmail.com)
//
//======================================================================
//
/rtl/axi_cmn/wf3d_axi_top.v
9,7 → 9,7
// wf3d AXI top module
//
// Author:
// Kenji Ishimaru (info.wf3d@gmail.com)
// Kenji Ishimaru (info.info.wf3d@gmail.com)
//
//======================================================================
//
/rtl/de0/d3d_top.v
9,7 → 9,7
// DE0 RTL top module
//
// Author:
// Kenji Ishimaru (info.wf3d@gmail.com)
// Kenji Ishimaru (info.info.wf3d@gmail.com)
//
//======================================================================
//
101,4 → 101,4
.epcs_flash_controller_0_external_data0 (DATA)
);
 
endmodule
endmodule
/rtl/de0/fm_3d_wrapper.v
9,7 → 9,7
// AVALON interface
//
// Author:
// Kenji Ishimaru (info.wf3d@gmail.com)
// Kenji Ishimaru (info.info.wf3d@gmail.com)
//
//======================================================================
//
/rtl/de0/fm_avalon.v
9,7 → 9,7
// Monophony core top module AVALON version
//
// Author:
// Kenji Ishimaru (info.wf3d@gmail.com)
// Kenji Ishimaru (info.info.wf3d@gmail.com)
//
//======================================================================
//
/rtl/de0/fm_avalon_wb.v
9,7 → 9,7
// AVALON-WISHBONE bus bridge
//
// Author:
// Kenji Ishimaru (info.wf3d@gmail.com)
// Kenji Ishimaru (info.info.wf3d@gmail.com)
//
//======================================================================
//
/rtl/de0/fm_hsys.v
9,7 → 9,7
// System register module
//
// Author:
// Kenji Ishimaru (info.wf3d@gmail.com)
// Kenji Ishimaru (info.info.wf3d@gmail.com)
//
//======================================================================
//
/rtl/de0/fm_vga_wrapper.v
9,7 → 9,7
// AVALON VGA Master
//
// Author:
// Kenji Ishimaru (info.wf3d@gmail.com)
// Kenji Ishimaru (info.info.wf3d@gmail.com)
//
//======================================================================
//
/rtl/fm_hvc/fm_afifo.v
9,7 → 9,7
// Asynchronus FIFO
//
// Author:
// Kenji Ishimaru (info.wf3d@gmail.com)
// Kenji Ishimaru (info.info.wf3d@gmail.com)
//
//======================================================================
//
/rtl/fm_hvc/fm_cmn_ram.v
10,7 → 10,7
// with different clocks
//
// Author:
// Kenji Ishimaru (info.wf3d@gmail.com)
// Kenji Ishimaru (info.info.wf3d@gmail.com)
//
//======================================================================
//
/rtl/fm_hvc/fm_hvc.v
9,7 → 9,7
// VGA LCD Controller
//
// Author:
// Kenji Ishimaru (info.wf3d@gmail.com)
// Kenji Ishimaru (info.info.wf3d@gmail.com)
//
//======================================================================
//
/rtl/fm_hvc/fm_hvc_core.v
9,7 → 9,7
// HV counter core
//
// Author:
// Kenji Ishimaru (info.wf3d@gmail.com)
// Kenji Ishimaru (info.info.wf3d@gmail.com)
//
//======================================================================
//
/rtl/fm_hvc/fm_hvc_data.v
9,7 → 9,7
// LCD output color data construction
//
// Author:
// Kenji Ishimaru (info.wf3d@gmail.com)
// Kenji Ishimaru (info.info.wf3d@gmail.com)
//
//======================================================================
//
/rtl/fm_hvc/fm_hvc_dma.v
9,7 → 9,7
// VGA LCD Controller DMAC
//
// Author:
// Kenji Ishimaru (info.wf3d@gmail.com)
// Kenji Ishimaru (info.info.wf3d@gmail.com)
//
//======================================================================
//
/rtl/zedboard/polyphony_axi_def.v
9,7 → 9,7
// AXI parameters
//
// Author:
// Kenji Ishimaru (info.wf3d@gmail.com)
// Kenji Ishimaru (info.info.wf3d@gmail.com)
//
//======================================================================
//
/rtl/zedboard/polyphony_def.v
9,7 → 9,7
// Verilog defines
//
// Author:
// Kenji Ishimaru (info.wf3d@gmail.com)
// Kenji Ishimaru (info.info.wf3d@gmail.com)
//
//======================================================================
//
45,4 → 45,4
 
`define PP_USE_AXI
`define PP_BUSWIDTH_64
`endif
`endif
/rtl/zedboard/polyphony_params.v
9,7 → 9,7
// internal parameters
//
// Author:
// Kenji Ishimaru (info.wf3d@gmail.com)
// Kenji Ishimaru (info.info.wf3d@gmail.com)
//
//======================================================================
//
/rtl/zedboard/zed_base_wrapper.v
9,7 → 9,7
// Top module for ZedBoard
//
// Author:
// Kenji Ishimaru (info.wf3d@gmail.com)
// Kenji Ishimaru (info.info.wf3d@gmail.com)
//
//======================================================================
//
/rtl/zedboard/zq_top.v
9,7 → 9,7
// wf3d AXI top module for ZedBoard
//
// Author:
// Kenji Ishimaru (info.wf3d@gmail.com)
// Kenji Ishimaru (info.info.wf3d@gmail.com)
//
//======================================================================
//

powered by: WebSVN 2.1.0

© copyright 1999-2024 OpenCores.org, equivalent to Oliscience, all rights reserved. OpenCores®, registered trademark.