OpenCores
URL https://opencores.org/ocsvn/openrisc/openrisc/trunk

Subversion Repositories openrisc

[/] [openrisc/] [trunk/] [gnu-old/] [binutils-2.18.50/] [opcodes/] [po/] [fr.gmo] - Diff between revs 156 and 816

Go to most recent revision | Only display areas with differences | Details | Blame | View Log

Rev 156 Rev 816
Þ•–ÌÓ|       ÈÉLËK
½d
u"‘˜ *kË}7[µŸ9³3í4!(VŒ!œ¾
ÊØò       2<Wj~(œÅÛû5Nl‰&›*Âí
Þ•–ÌÓ|       ÈÉLËK
½d
u"‘˜ *kË}7[µŸ9³3í4!(VŒ!œ¾
ÊØò       2<Wj~(œÅÛû5Nl‰&›*Âí
DCU+™&Å,ì:51p9¢6Ü"-!Pr)Š´Ò%ä#
DCU+™&Å,ì:51p9¢6Ü"-!Pr)Š´Ò%ä#
+.+Z1†1¸%ê+1<1n% $Æ/ë3Ng.|+«×ñ#'7K!ƒ!¥5Ç"ý+ L0g˜¨"Ãæ)#Mj‡¢%µ&Û*!6;X”+²/Þ&>UqŒ§!Â!ä &% 2L 2 2² 0å ,!C!)]!‡!¦!Ã!5Ý!$"-8";f"$¢"/Ç"      ÷"#     ##(#7#O#j# # #¹#~Ì#K%SM%S¡%Âõ%z¸&3'¡Ã'je(‚Ð(ZS)¡®)!P*@r*5³*6é*- +
N+\+-l+š+§+»+Ú+     ù+, ",#,,P,f,!{,3,Ñ,ç,,-3-S-%p-$–-»-*Ò-2ý-0.G.RS.R¦.3ù..-/8\/•/?µ/8õ/>.0Cm0±0,Ñ0,þ0+1.H1(w1 1)´1$Þ162/:2:j2:¥2(à20     3B:3B}31À3.ò3P!4r4 4#±4#Õ4=ù4=75!u5—5#µ5,Ù596#@6'd6>Œ6%Ë63ñ6%7VE7œ7³7&Ñ7 ø7 8/:8 j84‹8À8ß8/ø81(9Z9q9
Œ91š9=Ì9#
+.+Z1†1¸%ê+1<1n% $Æ/ë3Ng.|+«×ñ#'7K!ƒ!¥5Ç"ý+ L0g˜¨"Ãæ)#Mj‡¢%µ&Û*!6;X”+²/Þ&>UqŒ§!Â!ä &% 2L 2 2² 0å ,!C!)]!‡!¦!Ã!5Ý!$"-8";f"$¢"/Ç"      ÷"#     ##(#7#O#j# # #¹#~Ì#K%SM%S¡%Âõ%z¸&3'¡Ã'je(‚Ð(ZS)¡®)!P*@r*5³*6é*- +
N+\+-l+š+§+»+Ú+     ù+, ",#,,P,f,!{,3,Ñ,ç,,-3-S-%p-$–-»-*Ò-2ý-0.G.RS.R¦.3ù..-/8\/•/?µ/8õ/>.0Cm0±0,Ñ0,þ0+1.H1(w1 1)´1$Þ162/:2:j2:¥2(à20     3B:3B}31À3.ò3P!4r4 4#±4#Õ4=ù4=75!u5—5#µ5,Ù596#@6'd6>Œ6%Ë63ñ6%7VE7œ7³7&Ñ7 ø7 8/:8 j84‹8À8ß8/ø81(9Z9q9
Œ91š9=Ì9#
:0.:4_:”:°:Ì:$ç:#;#0;#T;&x;&Ÿ;%Æ;+ì;5<5N<5„<3º</î<=3==q=!‘="³=BÖ=*><D>J>)Ì>9ö>
:0.:4_:”:°:Ì:$ç:#;#0;#T;&x;&Ÿ;%Æ;+ì;5<5N<5„<3º</î<=3==q=!‘="³=BÖ=*><D>J>)Ì>9ö>
0?;?C?R?b?q? Œ?­? Ë?ì?@1€L_,8|(}&9ƒ{eQ“Žu+;Š%X†!H]m*q 6zn-…=E‰#Tw`‘A5–RyGFI.C7Sh’\ˆ)4^'‡?Œgi”"rZ0@‹‚Y <Dx[okcj>UJbtN:d~v
0?;?C?R?b?q? Œ?­? Ë?ì?@1€L_,8|(}&9ƒ{eQ“Žu+;Š%X†!H]m*q 6zn-…=E‰#Tw`‘A5–RyGFI.C7Sh’\ˆ)4^'‡?Œgi”"rZ0@‹‚Y <Dx[okcj>UJbtN:d~v
V3O„$/a•sPfpWKB
2Ml
V3O„$/a•sPfpWKB
2Ml
  For the options above, The following values are supported for "ARCH":
  For the options above, The following values are supported for "ARCH":
  For the options above, the following values are supported for "ABI":
  For the options above, the following values are supported for "ABI":
  cp0-names=ARCH           Print CP0 register names according to
  cp0-names=ARCH           Print CP0 register names according to
                           specified architecture.
                           specified architecture.
                           Default: based on binary being disassembled.
                           Default: based on binary being disassembled.
  fpr-names=ABI            Print FPR names according to specified ABI.
  fpr-names=ABI            Print FPR names according to specified ABI.
                           Default: numeric.
                           Default: numeric.
  gpr-names=ABI            Print GPR names according to  specified ABI.
  gpr-names=ABI            Print GPR names according to  specified ABI.
                           Default: based on binary being disassembled.
                           Default: based on binary being disassembled.
  hwr-names=ARCH           Print HWR names according to specified
  hwr-names=ARCH           Print HWR names according to specified
                           architecture.
                           architecture.
                           Default: based on binary being disassembled.
                           Default: based on binary being disassembled.
  reg-names=ABI            Print GPR and FPR names according to
  reg-names=ABI            Print GPR and FPR names according to
                           specified ABI.
                           specified ABI.
  reg-names=ARCH           Print CP0 register and HWR names according to
  reg-names=ARCH           Print CP0 register and HWR names according to
                           specified architecture.
                           specified architecture.
The following ARM specific disassembler options are supported for use with
The following ARM specific disassembler options are supported for use with
the -M switch:
the -M switch:
The following MIPS specific disassembler options are supported for use
The following MIPS specific disassembler options are supported for use
with the -M switch (multiple options should be separated by commas):
with the -M switch (multiple options should be separated by commas):
# # internal disassembler error, unrecognised modifier (%c)# internal error, incomplete extension sequence (+)# internal error, undefined extension sequence (+%c)# internal error, undefined modifier(%c)$%02x          *unknown*%operator operand is not a symbol%s: Error: %s: Warning: (DP) offset out of range.(SP) offset out of range.(unknown)*unknown operands type: %d**unknown*21-bit offset out of range
# # internal disassembler error, unrecognised modifier (%c)# internal error, incomplete extension sequence (+)# internal error, undefined extension sequence (+%c)# internal error, undefined modifier(%c)$%02x          *unknown*%operator operand is not a symbol%s: Error: %s: Warning: (DP) offset out of range.(SP) offset out of range.(unknown)*unknown operands type: %d**unknown*21-bit offset out of range
Address 0x%s is out of bounds.
Address 0x%s is out of bounds.
Attempt to find bit index of 0Bad case %d (%s) in %s:%d
Attempt to find bit index of 0Bad case %d (%s) in %s:%d
Bad immediate expressionBad register in postincrementBad register in preincrementBad register nameByte address required. - must be even.Don't know how to specify # dependency %s
Bad immediate expressionBad register in postincrementBad register in preincrementBad register nameByte address required. - must be even.Don't know how to specify # dependency %s
Don't understand 0x%x
Don't understand 0x%x
Hmmmm 0x%xIC note %d for opcode %s (IC:%s) conflicts with resource %s note %d
Hmmmm 0x%xIC note %d for opcode %s (IC:%s) conflicts with resource %s note %d
IC note %d in opcode %s (IC:%s) conflicts with resource %s note %d
IC note %d in opcode %s (IC:%s) conflicts with resource %s note %d
IC:%s [%s] has no terminals or sub-classes
IC:%s [%s] has no terminals or sub-classes
IC:%s has no terminals or sub-classes
IC:%s has no terminals or sub-classes
Illegal limm reference in last instruction!
Illegal limm reference in last instruction!
Internal disassembler errorInternal error:  bad sparc-opcode.h: "%s", %#.8lx, %#.8lx
Internal disassembler errorInternal error:  bad sparc-opcode.h: "%s", %#.8lx, %#.8lx
Internal error: bad sparc-opcode.h: "%s" == "%s"
Internal error: bad sparc-opcode.h: "%s" == "%s"
Internal error: bad sparc-opcode.h: "%s", %#.8lx, %#.8lx
Internal error: bad sparc-opcode.h: "%s", %#.8lx, %#.8lx
Internal: Non-debugged code (test-case missing): %s:%dLabel conflicts with `Rx'Label conflicts with register nameNo relocation for small immediateOperand is not a symbolSmall operand was not an immediate numberSyntax error: No trailing ')'Unknown error %d
Internal: Non-debugged code (test-case missing): %s:%dLabel conflicts with `Rx'Label conflicts with register nameNo relocation for small immediateOperand is not a symbolSmall operand was not an immediate numberSyntax error: No trailing ')'Unknown error %d
Unrecognised disassembler option: %s
Unrecognised disassembler option: %s
Unrecognised register name set: %s
Unrecognised register name set: %s
Unrecognized field %d while building insn.
Unrecognized field %d while building insn.
Unrecognized field %d while decoding insn.
Unrecognized field %d while decoding insn.
Unrecognized field %d while getting int operand.
Unrecognized field %d while getting int operand.
Unrecognized field %d while getting vma operand.
Unrecognized field %d while getting vma operand.
Unrecognized field %d while parsing.
Unrecognized field %d while parsing.
Unrecognized field %d while printing insn.
Unrecognized field %d while printing insn.
Unrecognized field %d while setting int operand.
Unrecognized field %d while setting int operand.
Unrecognized field %d while setting vma operand.
Unrecognized field %d while setting vma operand.
W keyword invalid in FR operand slot.Warning: rsrc %s (%s) has no chks%s
W keyword invalid in FR operand slot.Warning: rsrc %s (%s) has no chks%s
attempt to set y bit when using + or - modifierbad instruction `%.50s'bad instruction `%.50s...'branch operand unalignedbranch to odd offsetbranch value not in range and to an odd offsetbranch value not in range and to odd offsetbranch value out of rangecan't cope with insert %d
attempt to set y bit when using + or - modifierbad instruction `%.50s'bad instruction `%.50s...'branch operand unalignedbranch to odd offsetbranch value not in range and to an odd offsetbranch value not in range and to odd offsetbranch value out of rangecan't cope with insert %d
can't find %s for reading
can't find %s for reading
can't find ia64-ic.tbl for reading
can't find ia64-ic.tbl for reading
cgen_parse_address returned a symbol. Literal required.class %s is defined but not used
cgen_parse_address returned a symbol. Literal required.class %s is defined but not used
displacement value is not aligneddisplacement value is not in range and is not aligneddisplacement value is out of rangedon't know how to specify %% dependency %s
displacement value is not aligneddisplacement value is not in range and is not aligneddisplacement value is out of rangedon't know how to specify %% dependency %s
ignoring invalid mfcr maskignoring least significant bits in branch offsetillegal bitmaskillegal use of parenthesesimmediate value cannot be registerimmediate value is out of rangeimmediate value must be evenimmediate value not in range and not evenimmediate value out of rangeindex register in load rangeinvalid conditional optioninvalid mask fieldinvalid register for stack adjustmentinvalid register operand when updatingjump hint unalignedjunk at end of linemissing `)'missing mnemonic in syntax stringmost recent format '%s'
ignoring invalid mfcr maskignoring least significant bits in branch offsetillegal bitmaskillegal use of parenthesesimmediate value cannot be registerimmediate value is out of rangeimmediate value must be evenimmediate value not in range and not evenimmediate value out of rangeindex register in load rangeinvalid conditional optioninvalid mask fieldinvalid register for stack adjustmentinvalid register operand when updatingjump hint unalignedjunk at end of linemissing `)'missing mnemonic in syntax stringmost recent format '%s'
appears more restrictive than '%s'
appears more restrictive than '%s'
multiple note %s not handled
multiple note %s not handled
no insns mapped directly to terminal IC %s
no insns mapped directly to terminal IC %s
no insns mapped directly to terminal IC %s [%s]offset greater than 124offset greater than 248offset greater than 62offset not a multiple of 16offset not a multiple of 2offset not a multiple of 4offset not a multiple of 8offset not between -2048 and 2047offset not between -8192 and 8191offset(IP) is not a valid formopcode %s has no class (ops %d %d %d)
no insns mapped directly to terminal IC %s [%s]offset greater than 124offset greater than 248offset greater than 62offset not a multiple of 16offset not a multiple of 2offset not a multiple of 4offset not a multiple of 8offset not between -2048 and 2047offset not between -8192 and 8191offset(IP) is not a valid formopcode %s has no class (ops %d %d %d)
operand out of range (%ld not between %ld and %ld)operand out of range (%ld not between %ld and %lu)operand out of range (%lu not between %lu and %lu)operand out of range (%lu not between 0 and %lu)operand out of range (not between 1 and 255)overlapping field %s->%s
operand out of range (%ld not between %ld and %ld)operand out of range (%ld not between %ld and %lu)operand out of range (%lu not between %lu and %lu)operand out of range (%lu not between 0 and %lu)operand out of range (not between 1 and 255)overlapping field %s->%s
overwriting note %d with note %d (IC:%s)
overwriting note %d with note %d (IC:%s)
parse_addr16: invalid opindex.register number must be evenrsrc %s (%s) has no regs
parse_addr16: invalid opindex.register number must be evenrsrc %s (%s) has no regs
source and target register operands must be differentsource register operand must be evensyntax error (expected char `%c', found `%c')syntax error (expected char `%c', found end of instruction)target register operand must be evenunable to change directory to "%s", errno = %s
source and target register operands must be differentsource register operand must be evensyntax error (expected char `%c', found `%c')syntax error (expected char `%c', found end of instruction)target register operand must be evenunable to change directory to "%s", errno = %s
undefinedunknownunknown      0x%02xunknown  0x%04lxunknown 0x%04xunknown constraint `%c'unknown operand shift: %x
undefinedunknownunknown      0x%02xunknown  0x%04lxunknown 0x%04xunknown constraint `%c'unknown operand shift: %x
unknown pop reg: %d
unknown pop reg: %d
unrecognized form of instructionunrecognized instructionvalue out of rangeProject-Id-Version: opcodes 2.15.96
unrecognized form of instructionunrecognized instructionvalue out of rangeProject-Id-Version: opcodes 2.15.96
Report-Msgid-Bugs-To:
Report-Msgid-Bugs-To:
POT-Creation-Date: 2005-03-05 20:32+1030
POT-Creation-Date: 2005-03-05 20:32+1030
PO-Revision-Date: 2005-03-14 08:00-0500
PO-Revision-Date: 2005-03-14 08:00-0500
Last-Translator: Michel Robitaille 
Last-Translator: Michel Robitaille 
Language-Team: French 
Language-Team: French 
MIME-Version: 1.0
MIME-Version: 1.0
Content-Type: text/plain; charset=ISO-8859-1
Content-Type: text/plain; charset=ISO-8859-1
Content-Transfer-Encoding: 8bit
Content-Transfer-Encoding: 8bit
Plural-Forms: nplurals=2; plural=(n > 1);
Plural-Forms: nplurals=2; plural=(n > 1);
  Pour les options ci-haut, les valeurs suivantes sont supportées pour "ARCH":
  Pour les options ci-haut, les valeurs suivantes sont supportées pour "ARCH":
  Pour les options ci-haut, les valeurs suivantes sont supportés pour l'"ABI":
  Pour les options ci-haut, les valeurs suivantes sont supportés pour l'"ABI":
  cp0-names=ARCH           Afficher les noms des registres CP0 selon
  cp0-names=ARCH           Afficher les noms des registres CP0 selon
                           l'architecture spécifiée.
                           l'architecture spécifiée.
                           Par défaut: basé sur le binaire déassemblé.
                           Par défaut: basé sur le binaire déassemblé.
  fpr-names=ABI            Afficher les noms FPR selon l'ABI spécifié.
  fpr-names=ABI            Afficher les noms FPR selon l'ABI spécifié.
                           Par défaut: numérique.
                           Par défaut: numérique.
  gpr-names=ABI            Afficher les noms GPR selon l'ABI spécifié.
  gpr-names=ABI            Afficher les noms GPR selon l'ABI spécifié.
                           Par défaut: basé sur le binaire déassemblé.
                           Par défaut: basé sur le binaire déassemblé.
  hwr-names=ARCH           Afficher les noms HWR selon
  hwr-names=ARCH           Afficher les noms HWR selon
                           l'architecture spécifiée.
                           l'architecture spécifiée.
                           Par défaut: basé sur le binaire déassemblé.
                           Par défaut: basé sur le binaire déassemblé.
  reg-names=ABI            Afficher les noms GPR et FPR selon l'ABI
  reg-names=ABI            Afficher les noms GPR et FPR selon l'ABI
                           spécifié.
                           spécifié.
  reg-names=ARCH           Afficher les noms des registres CP0 et HWR selon
  reg-names=ARCH           Afficher les noms des registres CP0 et HWR selon
                           l'architecture spécifiée.
                           l'architecture spécifiée.
Les options spécifiques ARM suivantes sont supportées avec l'utilisation de
Les options spécifiques ARM suivantes sont supportées avec l'utilisation de
l'option -M:
l'option -M:
Les options spécifiques MIPS du désassembleur sont supportées avec l'utilisation de
Les options spécifiques MIPS du désassembleur sont supportées avec l'utilisation de
l'option -M (les options multiples doivent être séparées par des virgules):
l'option -M (les options multiples doivent être séparées par des virgules):
# # erreur interne du déssassembleur, modificateur non reconnu(%c)# erreur interne, séquence d'extension incomplète (+)# erreur interne, séquence d'extension indéfinie (+%c)# erreur interne, modificateur non défini(%c)$%02x          *inconnu*opérande de l'%opérateur n'est pas un symbole%s: ERREUR: %s: AVERTISSEMENT: décalage (DP) est hors limite.décalage (SP) est hors limite.(inconnu)*type d'opérande inconnue: %d**inconnu*décalage de 21 bits est hors limite
# # erreur interne du déssassembleur, modificateur non reconnu(%c)# erreur interne, séquence d'extension incomplète (+)# erreur interne, séquence d'extension indéfinie (+%c)# erreur interne, modificateur non défini(%c)$%02x          *inconnu*opérande de l'%opérateur n'est pas un symbole%s: ERREUR: %s: AVERTISSEMENT: décalage (DP) est hors limite.décalage (SP) est hors limite.(inconnu)*type d'opérande inconnue: %d**inconnu*décalage de 21 bits est hors limite
Adresse 0x%s est hors limite.
Adresse 0x%s est hors limite.
Tentative de repérage d'un index de bit de 0Case erroné %d (%s) dans %s:%d
Tentative de repérage d'un index de bit de 0Case erroné %d (%s) dans %s:%d
Expression immédiate erronéeRegistre erroné dans un postincrémentRegistre erroné dans un préincrémentNom erroné de registreadresse d'octet requise - doit être paire.Ne sait comment spécifier # pour la dépendence %s
Expression immédiate erronéeRegistre erroné dans un postincrémentRegistre erroné dans un préincrémentNom erroné de registreadresse d'octet requise - doit être paire.Ne sait comment spécifier # pour la dépendence %s
Ne comprend pas 0x%x
Ne comprend pas 0x%x
Hummmm 0x%xIC note %d pour l'opcode %s (IC:%s) entre en conflit avec la ressource %s note %d
Hummmm 0x%xIC note %d pour l'opcode %s (IC:%s) entre en conflit avec la ressource %s note %d
IC note %d dans l'opcode %s (IC:%s) entre en conflit avec la ressource %s note %d
IC note %d dans l'opcode %s (IC:%s) entre en conflit avec la ressource %s note %d
IC:%s [%s] n'a pas de terminals ou de sous-classes
IC:%s [%s] n'a pas de terminals ou de sous-classes
IC:%s n'a pas de terminals ou de sous-classes
IC:%s n'a pas de terminals ou de sous-classes
Référence limite illégale dans la dernière instruction!
Référence limite illégale dans la dernière instruction!
Erreur interne du désassembleurErreur interne:  sparc-opcode.h erroné: « %s », %#.8lx, %#.8lx
Erreur interne du désassembleurErreur interne:  sparc-opcode.h erroné: « %s », %#.8lx, %#.8lx
Erreur interne: sparc-opcode.h erroné: « %s » == « %s »
Erreur interne: sparc-opcode.h erroné: « %s » == « %s »
Erreur interne: sparc-opcode.h erroné: « %s », %#.8lx, %#.8lx
Erreur interne: sparc-opcode.h erroné: « %s », %#.8lx, %#.8lx
Interne: code qui n'est pas au point (case de test manquant): %s:%dConflit d'étiquette avec « Rx »Conflits d'étiquette avec le nom de registreaucune relocalisation pour un petit immédiatopérande n'est pas un symbolPetite opérande n'était pas un nombre immédiatErreur de syntaxe: pas de ')' en suffixeErreur inconnue %d
Interne: code qui n'est pas au point (case de test manquant): %s:%dConflit d'étiquette avec « Rx »Conflits d'étiquette avec le nom de registreaucune relocalisation pour un petit immédiatopérande n'est pas un symbolPetite opérande n'était pas un nombre immédiatErreur de syntaxe: pas de ')' en suffixeErreur inconnue %d
Option du désassembleur non reconnue: %s
Option du désassembleur non reconnue: %s
Nom de jeu de registres inconnu: %s
Nom de jeu de registres inconnu: %s
Champ non reconnu %d lors de la construction de insn.
Champ non reconnu %d lors de la construction de insn.
Champ non reconnu %d lors du décodage de insn.
Champ non reconnu %d lors du décodage de insn.
Champ non reconnu %d lors de la prise d'une opérande int.
Champ non reconnu %d lors de la prise d'une opérande int.
Champ non reconnu %d lors de la prise d'une opérande vma.
Champ non reconnu %d lors de la prise d'une opérande vma.
Champ non reconnu %d lors de l'analyse.
Champ non reconnu %d lors de l'analyse.
Champ non reconnu %d lors de l'impression insn.
Champ non reconnu %d lors de l'impression insn.
Champ non reconnu %d lors de l'initialisation d'une opérande int.
Champ non reconnu %d lors de l'initialisation d'une opérande int.
Champ non reconnu %d lors de l'initialisation d'une opérande vma.
Champ non reconnu %d lors de l'initialisation d'une opérande vma.
W mot clé invalide dans la slot de l'opérance FR.AVERTISSEMENT: rsrc %s (%s) n'a pas de chks%s
W mot clé invalide dans la slot de l'opérance FR.AVERTISSEMENT: rsrc %s (%s) n'a pas de chks%s
tentative d'initialisation du bit y lorsque le modificateur + ou - a été utiliséinstruction erronée « %.50s »instruction erronée « %.50s... »opérande de branchement non alignéeBranchement avec un décalage impairvaleur de branchement est hors limite et a un décalage impairvaleur de branchement est hors limite et a un décalage impairvaleur de branchement hors limiteNe peut gérer l'insertion %d
tentative d'initialisation du bit y lorsque le modificateur + ou - a été utiliséinstruction erronée « %.50s »instruction erronée « %.50s... »opérande de branchement non alignéeBranchement avec un décalage impairvaleur de branchement est hors limite et a un décalage impairvaleur de branchement est hors limite et a un décalage impairvaleur de branchement hors limiteNe peut gérer l'insertion %d
ne peut trouver %s pour la lecture
ne peut trouver %s pour la lecture
ne peut trouver ia64-ic.tbl pour la lecture
ne peut trouver ia64-ic.tbl pour la lecture
cgen_parse_address a retourné un symbole. Litéral requis.classe %s défini mais non utilisée
cgen_parse_address a retourné un symbole. Litéral requis.classe %s défini mais non utilisée
valeur de déplacement n'est pas alignéeLa valeur de déplacement est hors limite et n'est pas alignée.valeur de déplacement est hors limitene sait comment spécifier %% pour la dépendance %s
valeur de déplacement n'est pas alignéeLa valeur de déplacement est hors limite et n'est pas alignée.valeur de déplacement est hors limitene sait comment spécifier %% pour la dépendance %s
masque mfcr invalide est ignoréLes derniers bits les moins significatifs sont ignorés dans le décalage de branchementmasque de bits illégalusage illégal des parenthèsesvaleur immédiate doit être un registrevaleur immédiate est hors limitevaleur immédiate doit être pairevaleur immédiate est hors limite et est impairevaleur immédiate est hors limiteregistre index n'est pas dans la plage de chargementoption conditionnelle invalidemasque de champ invalideregistre invalide pour un ajustement de la pileopérande registre invalide lors de la mise à joursaut indicé non alignérebut à la fin de la ligne`)' manquantemnémonique manquante dans la syntaxe de la chaînele plus récent format '%s'
masque mfcr invalide est ignoréLes derniers bits les moins significatifs sont ignorés dans le décalage de branchementmasque de bits illégalusage illégal des parenthèsesvaleur immédiate doit être un registrevaleur immédiate est hors limitevaleur immédiate doit être pairevaleur immédiate est hors limite et est impairevaleur immédiate est hors limiteregistre index n'est pas dans la plage de chargementoption conditionnelle invalidemasque de champ invalideregistre invalide pour un ajustement de la pileopérande registre invalide lors de la mise à joursaut indicé non alignérebut à la fin de la ligne`)' manquantemnémonique manquante dans la syntaxe de la chaînele plus récent format '%s'
apparaît plus restrictif que '%s'
apparaît plus restrictif que '%s'
note multiple %s n'est pas traitée
note multiple %s n'est pas traitée
aucun insns mappé directement au terminal IC %s
aucun insns mappé directement au terminal IC %s
aucun insns mappé directement au terminal IC %s [%s]décalage plus grand que 124décalage plus grand que 248décalage plus grand que 62décalage n'est pas un multiple de 16décalage n'est pas un multiple de 2décalage n'est pas un multiple de 4décalage n'est pas un multiple de 8décalage n'est pas entre -2048 et 2047décalage n'est pas entre -8192 et 8191décalage(IP) n'a pas un format valideopcode %s n'a pas de classe (ops %d %d %d)
aucun insns mappé directement au terminal IC %s [%s]décalage plus grand que 124décalage plus grand que 248décalage plus grand que 62décalage n'est pas un multiple de 16décalage n'est pas un multiple de 2décalage n'est pas un multiple de 4décalage n'est pas un multiple de 8décalage n'est pas entre -2048 et 2047décalage n'est pas entre -8192 et 8191décalage(IP) n'a pas un format valideopcode %s n'a pas de classe (ops %d %d %d)
opérande hors limite (%ld n'est pas entre %ld et %ld)opérande hors limite (%ld n'est pas entre %ld et %lu)opérande hors limite (%lu n'est pas entre %lu et %lu)opérande hors limite (%lu n'est pas entre 0 et %lu)opérande hors limite (n'est pas entre 1 et 255)chevauchement de champ %s->%s
opérande hors limite (%ld n'est pas entre %ld et %ld)opérande hors limite (%ld n'est pas entre %ld et %lu)opérande hors limite (%lu n'est pas entre %lu et %lu)opérande hors limite (%lu n'est pas entre 0 et %lu)opérande hors limite (n'est pas entre 1 et 255)chevauchement de champ %s->%s
sur-écriture de la note %d avec la note %d (IC:%s)
sur-écriture de la note %d avec la note %d (IC:%s)
parse_addr16: opindex invalide.numéro de registre doit être pairrsrc %s (%s) n'a pas de registres
parse_addr16: opindex invalide.numéro de registre doit être pairrsrc %s (%s) n'a pas de registres
les opérandes des registres source et cible doivent être diffrentsopérande du registre source doit être pairerreur de syntaxe (caractère « %c » attendu,  « %c » obtenu)erreur de syntaxe (caractère « %c » attendu, fin de l'instruction obtenue)opérande du registre cible doit être pairincapable de changer de répertoire vers "%s", errno = %s
les opérandes des registres source et cible doivent être diffrentsopérande du registre source doit être pairerreur de syntaxe (caractère « %c » attendu,  « %c » obtenu)erreur de syntaxe (caractère « %c » attendu, fin de l'instruction obtenue)opérande du registre cible doit être pairincapable de changer de répertoire vers "%s", errno = %s
non définiinconnuinconnu     0x%02xinconnu  0x%04lxinconnu 0x%04xcontrainte inconnue « %c »décalage d'opérande inconnu: %x
non définiinconnuinconnu     0x%02xinconnu  0x%04lxinconnu 0x%04xcontrainte inconnue « %c »décalage d'opérande inconnu: %x
registre de pile inconnu: %d
registre de pile inconnu: %d
 
 

powered by: WebSVN 2.1.0

© copyright 1999-2024 OpenCores.org, equivalent to Oliscience, all rights reserved. OpenCores®, registered trademark.