OpenCores
URL https://opencores.org/ocsvn/openrisc_2011-10-31/openrisc_2011-10-31/trunk

Subversion Repositories openrisc_2011-10-31

[/] [openrisc/] [trunk/] [gnu-src/] [binutils-2.18.50/] [gas/] [po/] [es.gmo] - Diff between revs 38 and 156

Only display areas with differences | Details | Blame | View Log

Rev 38 Rev 156
Þ•'TY팲@îAîUîiîoîqî
‹ïc™ð>ýñA<òO~òBÎò>ó?Pó6ó!Çó0éó3ô6NôH…ô%ÎôMôô:Bõ4}õ5²õMèõR6ö&‰ö[°öL÷Yø4høNøCìø;0ùBlù"¯ùCÒù3ú@Jú?‹úHËúCû5Xû—Žû&üt·üÎ,ývûýsrþ?æþI&ÿ:pÿ«ÿK<7ˆ7ÀLøOEB•2Ø?=K;‰Å@Ú>IZA¤;æO"'rFš=áDCd"¨}Ë>I>ˆ,ÇKô>@H;È"        A' @i Dª jï 9Z
Þ•'TY팲@îAîUîiîoîqî
‹ïc™ð>ýñA<òO~òBÎò>ó?Pó6ó!Çó0éó3ô6NôH…ô%ÎôMôô:Bõ4}õ5²õMèõR6ö&‰ö[°öL÷Yø4høNøCìø;0ùBlù"¯ùCÒù3ú@Jú?‹úHËúCû5Xû—Žû&üt·üÎ,ývûýsrþ?æþI&ÿ:pÿ«ÿK<7ˆ7ÀLøOEB•2Ø?=K;‰Å@Ú>IZA¤;æO"'rFš=áDCd"¨}Ë>I>ˆ,ÇKô>@H;È"        A' @i Dª jï 9Z
3”
3”
@È
@È
L  KV–¢H9E‚EÈ]
-l
êš3…5¹.ï=]\>º?ùE9GiÇD1Ov|ÆHCLŒ,Ù…BŒ?Ï"N2B8Ä"ý" HCOŒ     Ü1æ-$K!p%’%¸%Þ%%*#Pt&„*««Ö0‚1³/å"28'k“² Êë47GZr{ƒ$‹4°2å(
L  KV–¢H9E‚EÈ]
-l
êš3…5¹.ï=]\>º?ùE9GiÇD1Ov|ÆHCLŒ,Ù…BŒ?Ï"N2B8Ä"ý" HCOŒ     Ü1æ-$K!p%’%¸%Þ%%*#Pt&„*««Ö0‚1³/å"28'k“² Êë47GZr{ƒ$‹4°2å(
ALi!y›-¸-æ3#H%l&’¹8Ì
"35i`}`Þ&?  f ‡  § 1È 5ú 80!*i!D”!Ù!æ!ó!""4"BC"D†"Ë"Ø"ø"#%#-C#%q#—#%«#Ñ#â#Bê#-$A$—X$Eð%6&1R&"„&$§&kÌ&8'7W'4',Ä'.ñ'@ (ma($Ï($ô(Ý)/÷)%'*3M*'*D©*²î+'¡-eÉ--/.-].$‹.°.WÃ.—12³15æ1&2.C2Br32µ3>è3+'4MS4W¡48ù4425g52„5(·5)à5
ALi!y›-¸-æ3#H%l&’¹8Ì
"35i`}`Þ&?  f ‡  § 1È 5ú 80!*i!D”!Ù!æ!ó!""4"BC"D†"Ë"Ø"ø"#%#-C#%q#—#%«#Ñ#â#Bê#-$A$—X$Eð%6&1R&"„&$§&kÌ&8'7W'4',Ä'.ñ'@ (ma($Ï($ô(Ý)/÷)%'*3M*'*D©*²î+'¡-eÉ--/.-].$‹.°.WÃ.—12³15æ1&2.C2Br32µ3>è3+'4MS4W¡48ù4425g52„5(·5)à5
8!8:8X8v8#”8#¸8Ü8ú8#9#<9#`9(„9W­;A<'G<Jo<7º<8ò<4+==`=*ž=2É=%ü=·"@dÚA&?B(fB6B%ÆB/ìB:C,WC4„C¹C"½C"àC)D-D$CD"hD‹D#¡D"ÅD3èDE0;E3lE4 E2ÕE"F$+F2PF3ƒF.·F1æF0G7IG G3¢G2ÖG4	H3>HrH’H¯H(ÊH/óH##I1GI2yI2¬I$ßIJ'J(EJnJ*‹J6¶J#íJ#K5KPK$mK"’KµK'ÆKîKL-LLLeL|L“L!§L8ÉL6M19M4kM* MËMÝM+óMN7NPNfNƒN+¡NÍN$éN,O;O7WO1O0ÁO6òO1)P3[P3PÃP*ÞP4  Q4>Q,sQ( Q$ÉQ#îQ-R)@RjREƒR&ÉRðR9S6AS3xS3¬SàSþST1T4CT4xT3­TáTþT:U&VUA}U¿U3ÞU3V/FV(vV)ŸVÉV1ãVW#.W%RWxW•W%¯W%ÕWûWXXD+X)pX!šX'¼X8äX'Y%EY&kY’Y¤Y½YÐYåY úYZ6Z&SZ zZ"›Z¾ZÝZ+øZ)$[$N[-s[4¡["Ö[&ù[! \&B\-i\—\3\(Ñ\5ú\0]9]	A]'K]4s]<¨]5å]*^/F^4v^0«^!Ü^3þ^2_³H_#ü`% a.Fa1uai§aCbUb$rbD—bÜbûbc8c Xc!ycZ›c öde6e;ReŽe"¨eËe!àe'f!*f"Lf(of*˜f.Ãf6òf!)g0Kg|g‘g­g!Ëg'ígh*h ?h `hh•h6°h6çh8i6Wi2Ži4Áiöij!j?jUjkjA‚jÄjÚjój#k57kmk(yk)¢k!Ìkîkll!6lXlsl0lÀlÜlül>m'Qmym‘m+¨m-Ômnn"/nRn)nn˜n%±n4×n+o 8oYo!qo4“oÈo-èo)p=@p!~p p1¾p:ðp+q3Jq:~q=¹q-÷q3%r#Yr&}r¤r¶rËr&êrs(sBsUs-ns,œs És"ês
t )t Jt2kt6žtÕt%ét#u23u0fu—u&®u)Õuÿuvv-v:v3Sv2‡vºv$Év!îv wE1w-wwF¥wMìw7:x5rx¨x.Æx#õx-y1Gy=yy2·y êy.z&:z@az0¢zWÓz)+|&U|%||,¢|%Ï|õ|T}9]}9—}<Ñ}!~0~P~n~5~~4´~é~$"'J"gŠ¨'¸àý€#€10€b€5‚€3¸€*ì€"":]w –7·ï‚‚%5‚/[‚‹‚'¥‚0Í‚ þ‚ƒ67ƒnƒ*vƒ¡ƒ+Àƒìƒ2„.7„f„,|„#©„
Í„%Û„!…%#…?I…8‰…9Â…,ü…%)†(O†<x†µ†1φ‡ ‡32‡f‡4‚‡·‡$ׇü‡,ˆ@Fˆ‡ˆ6žˆ$Õˆ)úˆ$‰>3‰!r$”/¹$é*Ž*9ŽdŽ,ƒŽ°ŽÏŽ?éŽ2):\—¬7Ë7;Te#vš²@ÅO‘/V‘3†‘/º‘6ê‘=!’O_’J¯’>ú’*9“6d“,›“)È“*ò“2”&P”+w”1£”.Õ” •0%•(V•/•1¯•0á•0–'C–0k–'œ–.Ä–0ó–)$—(N—w——¥—Á—/Þ—1˜3@˜4t˜]©˜/™.7™+f™+’™&¾™%å™+š-7š#ešO‰šqÙš)K›u›R“›(æ›Bœ.RœAœ5Ãœ,ùœ.&sUkÉ>5ž"tž+—ž!Þ+åž2Ÿ/DŸ1tŸI¦ŸðŸ' -) 7W 0 $À )å '¡(7¡)`¡(Š¡³¡Сí¡¢'¢?¢Z¢p¢ Š¢ «¢Ì¢#ä¢$£"-£&P£%w££ º£Û£ú£&¤&=¤d¤&„¤«¤Ȥä¤!ü¤¥(5¥#^¥#‚¥#¦¥Ê¥!è¥
8!8:8X8v8#”8#¸8Ü8ú8#9#<9#`9(„9W­;A<'G<Jo<7º<8ò<4+==`=*ž=2É=%ü=·"@dÚA&?B(fB6B%ÆB/ìB:C,WC4„C¹C"½C"àC)D-D$CD"hD‹D#¡D"ÅD3èDE0;E3lE4 E2ÕE"F$+F2PF3ƒF.·F1æF0G7IG G3¢G2ÖG4	H3>HrH’H¯H(ÊH/óH##I1GI2yI2¬I$ßIJ'J(EJnJ*‹J6¶J#íJ#K5KPK$mK"’KµK'ÆKîKL-LLLeL|L“L!§L8ÉL6M19M4kM* MËMÝM+óMN7NPNfNƒN+¡NÍN$éN,O;O7WO1O0ÁO6òO1)P3[P3PÃP*ÞP4  Q4>Q,sQ( Q$ÉQ#îQ-R)@RjREƒR&ÉRðR9S6AS3xS3¬SàSþST1T4CT4xT3­TáTþT:U&VUA}U¿U3ÞU3V/FV(vV)ŸVÉV1ãVW#.W%RWxW•W%¯W%ÕWûWXXD+X)pX!šX'¼X8äX'Y%EY&kY’Y¤Y½YÐYåY úYZ6Z&SZ zZ"›Z¾ZÝZ+øZ)$[$N[-s[4¡["Ö[&ù[! \&B\-i\—\3\(Ñ\5ú\0]9]	A]'K]4s]<¨]5å]*^/F^4v^0«^!Ü^3þ^2_³H_#ü`% a.Fa1uai§aCbUb$rbD—bÜbûbc8c Xc!ycZ›c öde6e;ReŽe"¨eËe!àe'f!*f"Lf(of*˜f.Ãf6òf!)g0Kg|g‘g­g!Ëg'ígh*h ?h `hh•h6°h6çh8i6Wi2Ži4Áiöij!j?jUjkjA‚jÄjÚjój#k57kmk(yk)¢k!Ìkîkll!6lXlsl0lÀlÜlül>m'Qmym‘m+¨m-Ômnn"/nRn)nn˜n%±n4×n+o 8oYo!qo4“oÈo-èo)p=@p!~p p1¾p:ðp+q3Jq:~q=¹q-÷q3%r#Yr&}r¤r¶rËr&êrs(sBsUs-ns,œs És"ês
t )t Jt2kt6žtÕt%ét#u23u0fu—u&®u)Õuÿuvv-v:v3Sv2‡vºv$Év!îv wE1w-wwF¥wMìw7:x5rx¨x.Æx#õx-y1Gy=yy2·y êy.z&:z@az0¢zWÓz)+|&U|%||,¢|%Ï|õ|T}9]}9—}<Ñ}!~0~P~n~5~~4´~é~$"'J"gŠ¨'¸àý€#€10€b€5‚€3¸€*ì€"":]w –7·ï‚‚%5‚/[‚‹‚'¥‚0Í‚ þ‚ƒ67ƒnƒ*vƒ¡ƒ+Àƒìƒ2„.7„f„,|„#©„
Í„%Û„!…%#…?I…8‰…9Â…,ü…%)†(O†<x†µ†1φ‡ ‡32‡f‡4‚‡·‡$ׇü‡,ˆ@Fˆ‡ˆ6žˆ$Õˆ)úˆ$‰>3‰!r$”/¹$é*Ž*9ŽdŽ,ƒŽ°ŽÏŽ?éŽ2):\—¬7Ë7;Te#vš²@ÅO‘/V‘3†‘/º‘6ê‘=!’O_’J¯’>ú’*9“6d“,›“)È“*ò“2”&P”+w”1£”.Õ” •0%•(V•/•1¯•0á•0–'C–0k–'œ–.Ä–0ó–)$—(N—w——¥—Á—/Þ—1˜3@˜4t˜]©˜/™.7™+f™+’™&¾™%å™+š-7š#ešO‰šqÙš)K›u›R“›(æ›Bœ.RœAœ5Ãœ,ùœ.&sUkÉ>5ž"tž+—ž!Þ+åž2Ÿ/DŸ1tŸI¦ŸðŸ' -) 7W 0 $À )å '¡(7¡)`¡(Š¡³¡Сí¡¢'¢?¢Z¢p¢ Š¢ «¢Ì¢#ä¢$£"-£&P£%w££ º£Û£ú£&¤&=¤d¤&„¤«¤Ȥä¤!ü¤¥(5¥#^¥#‚¥#¦¥Ê¥!è¥
¦+¦J¦g¦(…¦+®¦+Ú¦2§29§7l§7¤§%ܧ/¨=2¨p¨Ž¨§¨"À¨"㨩&%©(L© u©–©/µ©/婪/ª(Bªkª‡ªª¯ª1Ǫ ùª«5«N«2j«7«Õ«=é«'¬"F¬i¬+‡¬(³¬8ܬ"­8­U­u­‡­$Ÿ­Ä­*×­8®;®T®q®%‘®*·®1â®-¯(B¯k¯ƒ¯ ¯±¯2ï-ö¯$°*<°7g°8Ÿ°9Ø°9±2L±'±'§±8ϱ&²-/²3]²,‘²2¾²ñ²ú²H³(L´ìu´bµ$}µ4¢µ%×µ!ýµ/¶!Oº qº0’ºúàº5ÿºL5» ‚» £»Ä»ä»¼#¼B¼.b¼à‘¼(r¿›¿.¶¿9å¿	À)À=ÀXÀ$jÀÀ¢À±À+ÃÀ/ïÀ"Á*BÁmÁ7ÁÅÁâÁ õÁÂ&Â27ÂjÂ2ŠÂ<½ÂúÂ7Ã6HÃ-Ã$­Ã¯ÒÃ;‚Çb¾Ç5!ÈWÈ0jÈ/›È%ËÈñÈÉÉ5É$NÉsÉ(ŒÉ$µÉ!ÚÉ4üÉ41Ê!fÊ!ˆÊªÊÇÊåÊË4ËAË#WË){˥˴ËÒË ëËÌ#'ÌKÌ_ÌpÌ!„̦Ì,ÁÌBîÌ&1Í XÍ1yÍ2«Í:ÞÍ'Î%AÎ'gÎ%Î9µÎïÎ=ÏALÏBŽÏBÑÏÐ&$Ð)KÐ'uÐ&Ð%ÄÐ#êÐ"Ñ1Ñ1OÑ0ѲÑ'ÑÑ<ùÓ?6ÔNvÔ ÅÔæÔÕ $Õ=EÕ1ƒÕ-µÕ-ãÕ/ÖRAÖ”Ö!³ÖÕÖ2õÖ4(×"]×$€×¥×?¾×Aþ×,@Ø,mØ*šØÅØ$áØ(Ù*/ÙZÙ7sÙ6«ÙâÙ$þÙ$#Ú"HÚkÚ‚Ú7›ÚÓÚêÚ0Û#8Û!\Û?~Û8¾Û9÷Û1ÜDOÜ0”Ü5ÅÜ ûÜ2ÝOÝ2bÝ"•Ý%¸ÝÞÝ ÷ÝíÞHà2Oà‚à¢à7²àêàá%á>á;Sá:á9Êáaâ5fâ6œâ-Óâãã.8ãgã!‚ã+¤ãÐã-íã,äDHääªä3Æä%úä% å9Få;€å<¼åùå4æ%Næ4tæ*©æ)Ôæ)þæ)(ç-Rç.€ç%¯ç,Õç1è74è-lè>šè+Ùè1é(7é5`é4–é0Ëéüé'ê6ê.Lê{ê4šêÏê!ìê$ë43ë%hëŽë3¤ë3Øë/ì<<ì'yì'¡ì+Éìõì5í0Hí"yíœí0¶í"çí&
¦+¦J¦g¦(…¦+®¦+Ú¦2§29§7l§7¤§%ܧ/¨=2¨p¨Ž¨§¨"À¨"㨩&%©(L© u©–©/µ©/婪/ª(Bªkª‡ªª¯ª1Ǫ ùª«5«N«2j«7«Õ«=é«'¬"F¬i¬+‡¬(³¬8ܬ"­8­U­u­‡­$Ÿ­Ä­*×­8®;®T®q®%‘®*·®1â®-¯(B¯k¯ƒ¯ ¯±¯2ï-ö¯$°*<°7g°8Ÿ°9Ø°9±2L±'±'§±8ϱ&²-/²3]²,‘²2¾²ñ²ú²H³(L´ìu´bµ$}µ4¢µ%×µ!ýµ/¶!Oº qº0’ºúàº5ÿºL5» ‚» £»Ä»ä»¼#¼B¼.b¼à‘¼(r¿›¿.¶¿9å¿	À)À=ÀXÀ$jÀÀ¢À±À+ÃÀ/ïÀ"Á*BÁmÁ7ÁÅÁâÁ õÁÂ&Â27ÂjÂ2ŠÂ<½ÂúÂ7Ã6HÃ-Ã$­Ã¯ÒÃ;‚Çb¾Ç5!ÈWÈ0jÈ/›È%ËÈñÈÉÉ5É$NÉsÉ(ŒÉ$µÉ!ÚÉ4üÉ41Ê!fÊ!ˆÊªÊÇÊåÊË4ËAË#WË){˥˴ËÒË ëËÌ#'ÌKÌ_ÌpÌ!„̦Ì,ÁÌBîÌ&1Í XÍ1yÍ2«Í:ÞÍ'Î%AÎ'gÎ%Î9µÎïÎ=ÏALÏBŽÏBÑÏÐ&$Ð)KÐ'uÐ&Ð%ÄÐ#êÐ"Ñ1Ñ1OÑ0ѲÑ'ÑÑ<ùÓ?6ÔNvÔ ÅÔæÔÕ $Õ=EÕ1ƒÕ-µÕ-ãÕ/ÖRAÖ”Ö!³ÖÕÖ2õÖ4(×"]×$€×¥×?¾×Aþ×,@Ø,mØ*šØÅØ$áØ(Ù*/ÙZÙ7sÙ6«ÙâÙ$þÙ$#Ú"HÚkÚ‚Ú7›ÚÓÚêÚ0Û#8Û!\Û?~Û8¾Û9÷Û1ÜDOÜ0”Ü5ÅÜ ûÜ2ÝOÝ2bÝ"•Ý%¸ÝÞÝ ÷ÝíÞHà2Oà‚à¢à7²àêàá%á>á;Sá:á9Êáaâ5fâ6œâ-Óâãã.8ãgã!‚ã+¤ãÐã-íã,äDHääªä3Æä%úä% å9Få;€å<¼åùå4æ%Næ4tæ*©æ)Ôæ)þæ)(ç-Rç.€ç%¯ç,Õç1è74è-lè>šè+Ùè1é(7é5`é4–é0Ëéüé'ê6ê.Lê{ê4šêÏê!ìê$ë43ë%hëŽë3¤ë3Øë/ì<<ì'yì'¡ì+Éìõì5í0Hí"yíœí0¶í"çí&
î31îeî,{î%¨î'Îî'öîï6ïRï!gï‰ï¡ïºïÏïäïð*ð!>ð1`ð’ð®ð/Åðõðñ/ñ!Dñfñ€ñ›ñ¸ñÖñ òñ%ò9òVò)tòžò ¼òÝò3÷ò+óDó _ó&€ó&§ó8Îó$ô,ôFô"cô)†ô°ôËôãôûôõ0õ$Oõtõõ«õ-Áõ0ïõ# ö4Dö&yöJ öëö7÷@@÷@÷Â÷fÚ÷Aø0`ø&‘ø;¸øôø+ù=ù!Pùrùz’ù>
ú1Lû/~û.®ûÝû<ûû8ü%Wü&}ü&¤üËü&éüý$.ýSýný;‰ýÅýÞý     çý3ñý.%þTþkþ;„þ(Àþ)éþ-ÿ$Aÿ6fÿ)ÿ,Çÿôÿ**17\4”!Éë(
î31îeî,{î%¨î'Îî'öîï6ïRï!gï‰ï¡ïºïÏïäïð*ð!>ð1`ð’ð®ð/Åðõðñ/ñ!Dñfñ€ñ›ñ¸ñÖñ òñ%ò9òVò)tòžò ¼òÝò3÷ò+óDó _ó&€ó&§ó8Îó$ô,ôFô"cô)†ô°ôËôãôûôõ0õ$Oõtõõ«õ-Áõ0ïõ# ö4Dö&yöJ öëö7÷@@÷@÷Â÷fÚ÷Aø0`ø&‘ø;¸øôø+ù=ù!Pùrùz’ù>
ú1Lû/~û.®ûÝû<ûû8ü%Wü&}ü&¤üËü&éüý$.ýSýný;‰ýÅýÞý     çý3ñý.%þTþkþ;„þ(Àþ)éþ-ÿ$Aÿ6fÿ)ÿ,Çÿôÿ**17\4”!Éë(
3Q+pœ$¶Û0ø))>S$’$·Ü%ü'"&J:q+¬Øå<ò</l"yœ(³IÜ3&Zt#‘
µ*Ã%î(=Si}/’Â)Ý%1Lk‰3¤Øø 8!YA{½"Üÿ<        &\ ƒ £ - /ð D
3Q+pœ$¶Û0ø))>S$’$·Ü%ü'"&J:q+¬Øå<ò</l"yœ(³IÜ3&Zt#‘
µ*Ã%î(=Si}/’Â)Ý%1Lk‰3¤Øø 8!YA{½"Üÿ<        &\ ƒ £ - /ð D
e
e
‚
‚
–
–
®
®
3É
3É
-ý
-ý
,+)X!‚¤'Ä'ì,*A(l.•Ä*ã
)
*I
Ct
#¸
Ü
ó
1,Cp˜
·!Åç">Th!y›)®Øø.62e˜³*Ð$û 5Lcy ‰ªÈ5à)=@<~»Ø&ï4"K(n—¶Ñé*@Wm…˜­Âáý	)'Qew¡¾Ø#ô$5Z!q>“DÒ( Bcr&¬6Ó!
,+)X!‚¤'Ä'ì,*A(l.•Ä*ã
)
*I
Ct
#¸
Ü
ó
1,Cp˜
·!Åç">Th!y›)®Øø.62e˜³*Ð$û 5Lcy ‰ªÈ5à)=@<~»Ø&ï4"K(n—¶Ñé*@Wm…˜­Âáý	)'Qew¡¾Ø#ô$5Z!q>“DÒ( Bcr&¬6Ó!
%,+R$~£(·.à$>4 s”,³àù&:&Y € ¡)Âì
%,+R$~£(·.à$>4 s”,³àù&:&Y € ¡)Âì
'%(M3vªÉÜíD0u$µÇÚö-)<f…*¥Ðî2:m‡š*±+Ü3(#\&€'§)Ï!ù )- -W 0… ¶ 'É *ñ ! 9!%Z!9€! º!-Û!	"()"%R"0x"©"2Ã"6ö"!-#3O#9ƒ#:½#/ø##($+L$1x$4ª$.ß$5%/D%0t%*¥%Ð%ì%ü%#&&=& d&…&¤& ½& Þ&ÿ&'06'g'z'4š' Ï'ð'(-,(Z(w((—(À()Ø(
))&')"N))q)#›)(¿)è)þ)$
*C2*6v*/­*-Ý**+%6+\++h+2”+*Ç+/ò+",,B,?o,¯,4Î,:-=>-.|-'«-#Ó-"÷-8.7S.:‹.:Æ./C/#a/…/"–/ ¹/"Ú/+ý/&)0P0e0{0 Œ0%­0$Ó0ø01$1-A1o1ˆ1"¡1,Ä14ñ1&2(=2f2 †2$§2Ì22ë23>3O3h3„3'—3+¿3)ë3$4 :4#[44!Ž4°4Î4å4û45$505=F5„5%”5
º5È5ä5ú56*6?6[6y66Ÿ6¹61Ø6$
'%(M3vªÉÜíD0u$µÇÚö-)<f…*¥Ðî2:m‡š*±+Ü3(#\&€'§)Ï!ù )- -W 0… ¶ 'É *ñ ! 9!%Z!9€! º!-Û!	"()"%R"0x"©"2Ã"6ö"!-#3O#9ƒ#:½#/ø##($+L$1x$4ª$.ß$5%/D%0t%*¥%Ð%ì%ü%#&&=& d&…&¤& ½& Þ&ÿ&'06'g'z'4š' Ï'ð'(-,(Z(w((—(À()Ø(
))&')"N))q)#›)(¿)è)þ)$
*C2*6v*/­*-Ý**+%6+\++h+2”+*Ç+/ò+",,B,?o,¯,4Î,:-=>-.|-'«-#Ó-"÷-8.7S.:‹.:Æ./C/#a/…/"–/ ¹/"Ú/+ý/&)0P0e0{0 Œ0%­0$Ó0ø01$1-A1o1ˆ1"¡1,Ä14ñ1&2(=2f2 †2$§2Ì22ë23>3O3h3„3'—3+¿3)ë3$4 :4#[44!Ž4°4Î4å4û45$505=F5„5%”5
º5È5ä5ú56*6?6[6y66Ÿ6¹61Ø6$
7?/7o77§7¾7Ð7ç7þ7=8
7?/7o77§7¾7Ð7ç7þ7=8
Q8\8h8(t8081Î8<9=9(]9)†9°91Î9':(:/4:&d:‹:ª:É:å:(ý:(&;O;g;"~;+¡;Í;é;	<<)<5<I<%X<~<š<®<Ã<â<%=$(=*M=x=-’="À=/ã=+>?>+U>@>Â>!Õ>÷>$?'6?^?x?$”?"¹?!Ü?þ?+@*H@5s@©@&¶@(Ý@3A:AQAlA ‹A¬AÃAáA(óA&BCB'bB2ŠB½BÙB1óB)%C,OC|C C °C(ÑCúCD38D5lDG¢D3êD3ERE*iE+”E$ÀE.åE'F&Y$rY—Y °Y"ÑYôYZ!Z6ZVZnZˆZ§Z)ÁZëZJ[)P[z[‘[)¬[&Ö[ ý["\A\]\y\•\"¦\7É\<]<>]<{]9¸],ò]^-=^9k^¥^%¸^)Þ^)_2_P_b_u_•_;§_/ã_`*`J`1i`›`&µ`1Ü`a1*a\aqa‹a©aÃaáaûa
Q8\8h8(t8081Î8<9=9(]9)†9°91Î9':(:/4:&d:‹:ª:É:å:(ý:(&;O;g;"~;+¡;Í;é;	<<)<5<I<%X<~<š<®<Ã<â<%=$(=*M=x=-’="À=/ã=+>?>+U>@>Â>!Õ>÷>$?'6?^?x?$”?"¹?!Ü?þ?+@*H@5s@©@&¶@(Ý@3A:AQAlA ‹A¬AÃAáA(óA&BCB'bB2ŠB½BÙB1óB)%C,OC|C C °C(ÑCúCD38D5lDG¢D3êD3ERE*iE+”E$ÀE.åE'F&Y$rY—Y °Y"ÑYôYZ!Z6ZVZnZˆZ§Z)ÁZëZJ[)P[z[‘[)¬[&Ö[ ý["\A\]\y\•\"¦\7É\<]<>]<{]9¸],ò]^-=^9k^¥^%¸^)Þ^)_2_P_b_u_•_;§_/ã_`*`J`1i`›`&µ`1Ü`a1*a\aqa‹a©aÃaáaûa
b1$b'Vb~bb£b*³bÞbõbAcNcec|c“c²c<Éc"d.)d.Xd.‡d.¶d.åd0e/Ee-ue/£e)Óe(ýe(&f&Of(vfŸf°fÌf#ãf,g34ghg*g ¬gÍg-ãgh'h&=h2dh—h"µhØhñh'i,i"Ii)li)–i)Àiêiûi%j26j/ij<™jÖj
ëjùjk)kFk]kqk Šk «k!Ìk#îkl/l Olpl†lŸl¹l"Òlõlm9)m=cm¡m»mÚmðm#n
*n8nHn+an*n¸n*Ên9õn;/o;ko<§o.äo/p&CpJjp6µpìpX
b1$b'Vb~bb£b*³bÞbõbAcNcec|c“c²c<Éc"d.)d.Xd.‡d.¶d.åd0e/Ee-ue/£e)Óe(ýe(&f&Of(vfŸf°fÌf#ãf,g34ghg*g ¬gÍg-ãgh'h&=h2dh—h"µhØhñh'i,i"Ii)li)–i)Àiêiûi%j26j/ij<™jÖj
ëjùjk)kFk]kqk Šk «k!Ìk#îkl/l Olpl†lŸl¹l"Òlõlm9)m=cm¡m»mÚmðm#n
*n8nHn+an*n¸n*Ên9õn;/o;ko<§o.äo/p&CpJjp6µpìpX
qcq*yqE¤qêq@ÿq@r`rHsrB¼r7ÿr"7s*Zs…s$£s"Ès0ës#t@tYt"wtšt«tÊtÙt÷tu-u$Gulu{u’u¥u»uÈu     ÔuÞuëu$v
0v
>v LvVv hvrv2~v±v½vÏvïvw+w
KwYwxww
£w"±wÔw6ëw"x;x
qcq*yqE¤qêq@ÿq@r`rHsrB¼r7ÿr"7s*Zs…s$£s"Ès0ës#t@tYt"wtšt«tÊtÙt÷tu-u$Gulu{u’u¥u»uÈu     ÔuÞuëu$v
0v
>v LvVv hvrv2~v±v½vÏvïvw+w
KwYwxww
£w"±wÔw6ëw"x;x
Qx\xxx%‹x±x
ÄxÒxëxyyy/y My:ny©yÂyÕy"ëyz z-zEzTzhzuzŠz
—z,¥zÒz îz-{!={"_{5‚{¸{×{ô{+|/=|-m|›|)­|×|
ê|ø|}'}>}P}p}„}˜} °}'Ñ}Uù}DO~"”~·~#Ô~ø~ -(Nw/)¿(é€.*€*Y€„€"¢€0Å€ö€.C.a©!À*â#
‚1‚L‚`‚q‚ ‘‚ ²‚3Ó‚#ƒ-+ƒYƒ2oƒ0¢ƒ'Óƒûƒ&„/7„%g„9„JÇ„=…AP…>’…;Ñ…
†)†.?†n†(‡†°†Άæ†‡‡8‡X‡1x‡2ª‡݇õ‡(
Qx\xxx%‹x±x
ÄxÒxëxyyy/y My:ny©yÂyÕy"ëyz z-zEzTzhzuzŠz
—z,¥zÒz îz-{!={"_{5‚{¸{×{ô{+|/=|-m|›|)­|×|
ê|ø|}'}>}P}p}„}˜} °}'Ñ}Uù}DO~"”~·~#Ô~ø~ -(Nw/)¿(é€.*€*Y€„€"¢€0Å€ö€.C.a©!À*â#
‚1‚L‚`‚q‚ ‘‚ ²‚3Ó‚#ƒ-+ƒYƒ2oƒ0¢ƒ'Óƒûƒ&„/7„%g„9„JÇ„=…AP…>’…;Ñ…
†)†.?†n†(‡†°†Άæ†‡‡8‡X‡1x‡2ª‡݇õ‡(
ˆ*3ˆ^ˆxˆ’ˆ1£ˆ&Õˆüˆ*‰G‰*^‰6‰‰À‰,Ò‰0ÿ‰50ŠfŠ…Š  Š&ÁŠ
èŠöŠ‹D‹!Q‹!s‹$•‹/º‹
ê‹ø‹ŒŒ#!Œ"EŒhŒ)tŒ&žŒÅŒ-åŒ
2!%T"z5¹ï3
Ž4AŽ!vŽ˜Ž)¸Ž)âŽ4A]$y'ž"ÆAé+@\0q¢'Âêú#‘%>‘d‘x‘‰‘!›‘½‘$Ý‘%’>(’$g’EŒ’-Ò’!“"“)?“i“‡“¡“Á“&Û“%”(”C”^”{”–”³” Δ)D8•!}•Ÿ•½•וõ•–'+–,S–(€–8©–â–ü–—(—B—Z—u——¨—5À—ö—-˜,9˜+f˜’˜$©˜Θ0ᘙ1™O™i™,ƒ™I°™,ú™D'š1lšžšµš'Κ3öš!*›(L›@u›>¶›"õ›'œ'@œ)hœF’œ@Ùœ/1J(|F¥Iì#6ž%Zž&€ž
ˆ*3ˆ^ˆxˆ’ˆ1£ˆ&Õˆüˆ*‰G‰*^‰6‰‰À‰,Ò‰0ÿ‰50ŠfŠ…Š  Š&ÁŠ
èŠöŠ‹D‹!Q‹!s‹$•‹/º‹
ê‹ø‹ŒŒ#!Œ"EŒhŒ)tŒ&žŒÅŒ-åŒ
2!%T"z5¹ï3
Ž4AŽ!vŽ˜Ž)¸Ž)âŽ4A]$y'ž"ÆAé+@\0q¢'Âêú#‘%>‘d‘x‘‰‘!›‘½‘$Ý‘%’>(’$g’EŒ’-Ò’!“"“)?“i“‡“¡“Á“&Û“%”(”C”^”{”–”³” Δ)D8•!}•Ÿ•½•וõ•–'+–,S–(€–8©–â–ü–—(—B—Z—u——¨—5À—ö—-˜,9˜+f˜’˜$©˜Θ0ᘙ1™O™i™,ƒ™I°™,ú™D'š1lšžšµš'Κ3öš!*›(L›@u›>¶›"õ›'œ'@œ)hœF’œ@Ùœ/1J(|F¥Iì#6ž%Zž&€ž
§ž0²ž&ãž2
§ž0²ž&ãž2
Ÿ+=Ÿ%iŸ#Ÿ5³Ÿ+韠/ M d %w  ¹ <Ò  ¡0¡0M¡5~¡%´¡Ú¡#ø¡¢-#¢%Q¢w¢'’¢&º¢0á¢.£A£GU£'£Å£0×£%¤.¤F¤$b¤	‡¤.‘¤À¤%Û¤#¥%¥#D¥'h¥¥+¬¥Ø¥,÷¥*$¦%O¦u¦~¦4›¦Ц%ݦ%§)§C§,\§)‰§'³§(Û§#¨*(¨7S¨"‹¨®¨*Ǩ,ò¨-©+M©y©(“©D¼©'ª*)ª$Tª)yª'£ª%˪4ñª-&«>T«5“«8É«*¬0-¬6^¬2•¬ Ȭé¬ú¬­-­*D­o­‚­"’­#µ­+Ù­,®#2®#V®z®,Œ® ¹®Ú®ð®¯ ¯18¯j¯„¯Ÿ¯¹¯Ò¯ð¯%°*+°0V°‡°,œ°1É°:û°6±*R±7}±µ±!ѱó±²"!²%D²j²+z²!¦²Ȳ.ã²"³/5³ e³"†³©³Ƴ+ã³%´/5´e´t´´
¬´!º´Ü´ù´µ#*µ0Nµµ‡µ§µºµϵîµÿµ&¶#A¶e¶}¶˜¶´¶϶ç¶ø¶'
Ÿ+=Ÿ%iŸ#Ÿ5³Ÿ+韠/ M d %w  ¹ <Ò  ¡0¡0M¡5~¡%´¡Ú¡#ø¡¢-#¢%Q¢w¢'’¢&º¢0á¢.£A£GU£'£Å£0×£%¤.¤F¤$b¤	‡¤.‘¤À¤%Û¤#¥%¥#D¥'h¥¥+¬¥Ø¥,÷¥*$¦%O¦u¦~¦4›¦Ц%ݦ%§)§C§,\§)‰§'³§(Û§#¨*(¨7S¨"‹¨®¨*Ǩ,ò¨-©+M©y©(“©D¼©'ª*)ª$Tª)yª'£ª%˪4ñª-&«>T«5“«8É«*¬0-¬6^¬2•¬ Ȭé¬ú¬­-­*D­o­‚­"’­#µ­+Ù­,®#2®#V®z®,Œ® ¹®Ú®ð®¯ ¯18¯j¯„¯Ÿ¯¹¯Ò¯ð¯%°*+°0V°‡°,œ°1É°:û°6±*R±7}±µ±!ѱó±²"!²%D²j²+z²!¦²Ȳ.ã²"³/5³ e³"†³©³Ƴ+ã³%´/5´e´t´´
¬´!º´Ü´ù´µ#*µ0Nµµ‡µ§µºµϵîµÿµ&¶#A¶e¶}¶˜¶´¶϶ç¶ø¶'
·02· c·B„· Ç·#è·¸,¸E¸^¸s¸‚¸–¸¨¸"¼¸߸õ¸¹¹3¹F¹a¹z¹AŽ¹4йº!º>º%Vº|º˜º°ºϺ
éº÷º» *»3K»»:•»л (¼<¼V¼n¼¼!¬¼μè¼½%½1C½+u½!¡½ý"ß½6¾%9¾._¾%Ž¾´¾ Ͼð¾!¿*)¿T¿"p¿'“¿»¿%Ï¿õ¿
·02· c·B„· Ç·#è·¸,¸E¸^¸s¸‚¸–¸¨¸"¼¸߸õ¸¹¹3¹F¹a¹z¹AŽ¹4йº!º>º%Vº|º˜º°ºϺ
éº÷º» *»3K»»:•»л (¼<¼V¼n¼¼!¬¼μè¼½%½1C½+u½!¡½ý"ß½6¾%9¾._¾%Ž¾´¾ Ͼð¾!¿*)¿T¿"p¿'“¿»¿%Ï¿õ¿
À!À2ÀDÀUÀgÀxÀŠÀ›À­À
ÀÀÎÀÝÀìÀýÀÁÁ,Á=ÁNÁ]ÁmÁ~ÁÁ¡Á³ÁÅÁ×ÁèÁúÁÂÂ2ÂBÂSÂdÂv†™¨¹ÂÈÂÙÂêÂýÂÃ"Ã9ÃQÃiÃzÊÃ
šÃ-¨Ã)ÖÃÄ0Ä0CÄ2tÄ1§Ä&ÙÄÅÅ15ÅgÅ$‡Å)¬ÅÖÅíÅ,Æ39Æ,mÆ1šÆÌÆßÆ%öÆ!Ç>ÇSÇlÇ.ŒÇ<»Ç1øÇ0*È+[ÈA‡È%ÉÈ'ïÈÉ(0É"YÉ)|ɦɽÉ#ÒÉDöÉ#;Ê_Ê|ÊIÊ×ËïËÌ
Ì]Ì?mÍ£­ÎFQÐF˜ÐOßÐM/ÑG}ÑCÅÑ;     Ò"EÒ4hÒ7Ò?ÕÒMÓ(cÓRŒÓ>ßÓ9Ô:XÔX“ÔYìÔ FÕmgÕŒÕÕb×4s×e¨×PØ>_ØFžØ&åØDÙ8QÙBŠÙDÍÙXÚXkÚ9ÄÚÖþÚ½ÕÛ„“ÜÝ!Þw¡ÞLßGfßD®ßŸóßN“àAâàH$áWmáZÅáQ â0râH£âAìâ<.ã5kãD¡ä?æäU&åC|åBÀå[æ%_æR…æAØæPçGkç&³ç“ÚçLnèP»è-éM:é@ˆéJÉé=ê&RêJyêIÄêUëwdë;ÜëEìN^ìN­ìUüìžRíWñíNIîN˜îrçîqZïçÌð6´ñ<ëñ2(òB[òmžòCóDPóP•óOæóm6ôF¤ô[ëô}GõRÅõTö.möˆœöJ%÷Cp÷&´÷ZÛ÷E6øC|ø&Àø&çøQùk`ùÌù3èúû4!û$Vû,{û3¨û3Üû6ü6Gü6~ü.µüäü6÷ü8.ý¼gý:$þ<_þ:œþ%×þ7ýþ05ÿ fÿ‡ÿ"¤ÿÇÿ9Úÿ"*Mgp
À!À2ÀDÀUÀgÀxÀŠÀ›À­À
ÀÀÎÀÝÀìÀýÀÁÁ,Á=ÁNÁ]ÁmÁ~ÁÁ¡Á³ÁÅÁ×ÁèÁúÁÂÂ2ÂBÂSÂdÂv†™¨¹ÂÈÂÙÂêÂýÂÃ"Ã9ÃQÃiÃzÊÃ
šÃ-¨Ã)ÖÃÄ0Ä0CÄ2tÄ1§Ä&ÙÄÅÅ15ÅgÅ$‡Å)¬ÅÖÅíÅ,Æ39Æ,mÆ1šÆÌÆßÆ%öÆ!Ç>ÇSÇlÇ.ŒÇ<»Ç1øÇ0*È+[ÈA‡È%ÉÈ'ïÈÉ(0É"YÉ)|ɦɽÉ#ÒÉDöÉ#;Ê_Ê|ÊIÊ×ËïËÌ
Ì]Ì?mÍ£­ÎFQÐF˜ÐOßÐM/ÑG}ÑCÅÑ;     Ò"EÒ4hÒ7Ò?ÕÒMÓ(cÓRŒÓ>ßÓ9Ô:XÔX“ÔYìÔ FÕmgÕŒÕÕb×4s×e¨×PØ>_ØFžØ&åØDÙ8QÙBŠÙDÍÙXÚXkÚ9ÄÚÖþÚ½ÕÛ„“ÜÝ!Þw¡ÞLßGfßD®ßŸóßN“àAâàH$áWmáZÅáQ â0râH£âAìâ<.ã5kãD¡ä?æäU&åC|åBÀå[æ%_æR…æAØæPçGkç&³ç“ÚçLnèP»è-éM:é@ˆéJÉé=ê&RêJyêIÄêUëwdë;ÜëEìN^ìN­ìUüìžRíWñíNIîN˜îrçîqZïçÌð6´ñ<ëñ2(òB[òmžòCóDPóP•óOæóm6ôF¤ô[ëô}GõRÅõTö.möˆœöJ%÷Cp÷&´÷ZÛ÷E6øC|ø&Àø&çøQùk`ùÌù3èúû4!û$Vû,{û3¨û3Üû6ü6Gü6~ü.µüäü6÷ü8.ý¼gý:$þ<_þ:œþ%×þ7ýþ05ÿ fÿ‡ÿ"¤ÿÇÿ9Úÿ"*Mgp
x-ƒ;±6í,$
x-ƒ;±6í,$
Q%\‚”#³0×,25?h%¨&ÎõEL \f@ÀjÙjD*¯"Ú*ý!(7J@‚GÃ.N:‰™©»×ñDFH)Ÿ)Éó 1$+V‚'•½ÑTÙ.    A ÛX G4|7œÔ*ôŒ"¬=Ï:

0H
4y
L®
wû
$s$˜é½7§.ß8&GsnÏâ+²—Þ-v-¤'Òú£™¯<I=†&ÄSëR?8’>Ë,
Q%\‚”#³0×,25?h%¨&ÎõEL \f@ÀjÙjD*¯"Ú*ý!(7J@‚GÃ.N:‰™©»×ñDFH)Ÿ)Éó 1$+V‚'•½ÑTÙ.    A ÛX G4|7œÔ*ôŒ"¬=Ï:

0H
4y
L®
wû
$s$˜é½7§.ß8&GsnÏâ+²—Þ-v-¤'Òú£™¯<I=†&ÄSëR?8’>Ë,
G7QAÑ<"P=s+±ƒÝa}&›&Â&é$ $5 &Z & -¨ $Ö $û è !Q	#P[#&¬#CÓ#G$A_$<¡$=Þ$7%<T%c‘%Øõ']Î)+,*1X*DŠ*%Ï*1õ*7'+,_+1Œ+¾+)Â+*ì+4,L,.h,&—,¾,(Ú,(-7,-d-3„-2¸-3ë-C.$c.8ˆ.1Á.2ó.;&/2b/7•/>Í/'0B40Ew0A½0Dÿ0D1d1!‚14¤15Ù1720G21x21ª21Ü230.3'_3‡3?¤3Cä3&(4&O4!v4"˜41»4)í452(5[5u5;‹5#Ç5ë566+06<\68™6:Ò6>
77L7„7˜78¬7"å70898M8#h8:Œ8Ç82â8;9#Q99u93¯97ã93:CO:D“:DØ:;:4;Eo;Eµ;.û;7*<3b<&–<<½<8ú<3=fH=1¯=á=Gù=DA>D†>DË> ?%1?W?v?E‡?EÍ?,@#@@!d@:†@=Á@Fÿ@'FADnAD³A>øA67B4nB£B2ºBíB0C*=C#hC)ŒC2¶C*éCD%D6DWGD7ŸD,×D&E<+E&hE'E(·EàEôE
F#F9F3QF0…F0¶F-çF*G*@G!kGG4¬G.áG)H2:H8mH,¦H(ÓH(üH(%I3NI‚I9ˆI0ÂITóIHJ
G7QAÑ<"P=s+±ƒÝa}&›&Â&é$ $5 &Z & -¨ $Ö $û è !Q	#P[#&¬#CÓ#G$A_$<¡$=Þ$7%<T%c‘%Øõ']Î)+,*1X*DŠ*%Ï*1õ*7'+,_+1Œ+¾+)Â+*ì+4,L,.h,&—,¾,(Ú,(-7,-d-3„-2¸-3ë-C.$c.8ˆ.1Á.2ó.;&/2b/7•/>Í/'0B40Ew0A½0Dÿ0D1d1!‚14¤15Ù1720G21x21ª21Ü230.3'_3‡3?¤3Cä3&(4&O4!v4"˜41»4)í452(5[5u5;‹5#Ç5ë566+06<\68™6:Ò6>
77L7„7˜78¬7"å70898M8#h8:Œ8Ç82â8;9#Q99u93¯97ã93:CO:D“:DØ:;:4;Eo;Eµ;.û;7*<3b<&–<<½<8ú<3=fH=1¯=á=Gù=DA>D†>DË> ?%1?W?v?E‡?EÍ?,@#@@!d@:†@=Á@Fÿ@'FADnAD³A>øA67B4nB£B2ºBíB0C*=C#hC)ŒC2¶C*éCD%D6DWGD7ŸD,×D&E<+E&hE'E(·EàEôE
F#F9F3QF0…F0¶F-çF*G*@G!kGG4¬G.áG)H2:H8mH,¦H(ÓH(üH(%I3NI‚I9ˆI0ÂITóIHJ
QJ
\J+jJG–JKÞJM*K=xK5¶K6ìK>#L-bLHLÙLÌõL*ÂN+íN8OERO˜O\)P †P-§PYÕP(/QXQ xQ(™Q)ÂQ)ìQƒR šS,»S#èS@T#MT qT’T$­T*ÒT$ýT'"U+JU3vU8ªUKãU%/V3UV‰V#V$ÁV&æV,
W:WSW+lW+˜WÄWÜWBûWB>XDXBÆX>	Y@HY‰Y£Y&¿YæYZZJ;Z†Z ¢Z&ÃZ@êZT+[€[/‘[0Á[.ò[!\@\/Z\%Š\!°\$Ò\G÷\)?]"i]$Œ]P±]<^(?^h^2…^6¸^'ï^_/3_$c_3ˆ_*¼_3ç_>`5Z`)`º`&Ù`8a.9a?ha;¨a\äa0Ab,rbMŸbKíb)9cRccT¶cWd@cd\¤dKe-Me{e˜e,¸eAåe!'f!If"kf0ŽfD¿f:g,?g/lg$œg2Ág,ôgJ!hHlh!µh2×h1
QJ
\J+jJG–JKÞJM*K=xK5¶K6ìK>#L-bLHLÙLÌõL*ÂN+íN8OERO˜O\)P †P-§PYÕP(/QXQ xQ(™Q)ÂQ)ìQƒR šS,»S#èS@T#MT qT’T$­T*ÒT$ýT'"U+JU3vU8ªUKãU%/V3UV‰V#V$ÁV&æV,
W:WSW+lW+˜WÄWÜWBûWB>XDXBÆX>	Y@HY‰Y£Y&¿YæYZZJ;Z†Z ¢Z&ÃZ@êZT+[€[/‘[0Á[.ò[!\@\/Z\%Š\!°\$Ò\G÷\)?]"i]$Œ]P±]<^(?^h^2…^6¸^'ï^_/3_$c_3ˆ_*¼_3ç_>`5Z`)`º`&Ù`8a.9a?ha;¨a\äa0Ab,rbMŸbKíb)9cRccT¶cWd@cd\¤dKe-Me{e˜e,¸eAåe!'f!If"kf0ŽfD¿f:g,?g/lg$œg2Ág,ôgJ!hHlh!µh2×h1
i=±j=ðj.k%Ck+ik'•kM½k5lMAl_lDïlB4m&wm1žm&Ðm5÷mA-nMonA½n&ÿn.&o4UoTŠoBßot"p3—q0Ëq*üq1'r:Yr”rX§rDsDEsGŠs+Òs,þs%+tQt;dt/ tÐt.ét#u%
i=±j=ðj.k%Ck+ik'•kM½k5lMAl_lDïlB4m&wm1žm&Ðm5÷mA-nMonA½n&ÿn.&o4UoTŠoBßot"p3—q0Ëq*üq1'r:Yr”rX§rDsDEsGŠs+Òs,þs%+tQt;dt/ tÐt.ét#u%
‹%‹H;‹U„‹5Ú‹6Œ<GŒC„ŒRÈŒ`U|KÒ4Ž<SŽ+Ž+¼Ž=èŽF&-m8›5Ô2
‹%‹H;‹U„‹5Ú‹6Œ<GŒC„ŒRÈŒ`U|KÒ4Ž<SŽ+Ž+¼Ž=èŽF&-m8›5Ô2
 =8^5—?Í?
‘>M‘>Œ‘4Ë‘>’4?’>t’>³’.ò’-!“O“g“)ƒ“­“;Ì“=”6F”@}”c¾”?"•9b•9œ•1Ö•-–16–2h–?›–#Û–jÿ–™j—+˜"0˜iS˜-½˜Cë˜0/™S`™9´™3î™9"š›\š‹øšC„›,È›Aõ›+7œ4cœ?˜œ7Øœ5ZF¡(².ÛC
 =8^5—?Í?
‘>M‘>Œ‘4Ë‘>’4?’>t’>³’.ò’-!“O“g“)ƒ“­“;Ì“=”6F”@}”c¾”?"•9b•9œ•1Ö•-–16–2h–?›–#Û–jÿ–™j—+˜"0˜iS˜-½˜Cë˜0/™S`™9´™3î™9"š›\š‹øšC„›,È›Aõ›+7œ4cœ?˜œ7Øœ5ZF¡(².ÛC
žKNž.šž;Éž*Ÿ+0Ÿ-\Ÿ,ŠŸ·ŸÕŸóŸ# 7 T t !Œ ,® -Û  ¡(%¡0N¡-¡1­¡*ß¡
žKNž.šž;Éž*Ÿ+0Ÿ-\Ÿ,ŠŸ·ŸÕŸóŸ# 7 T t !Œ ,® -Û  ¡(%¡0N¡-¡1­¡*ß¡
¢+'¢$S¢x¢.—¢3Æ¢'ú¢)"£L£j£†£*ž£É£/ä£)¤*>¤'i¤‘¤%¯¤%Õ¤$û¤  ¥!A¥,c¥+¥+¼¥2è¥2¦7N¦7†¦-¾¦<ì¦?)§i§„§£§#½§'á§#	¨*-¨,X¨)…¨!¯¨6Ѩ6©?©[©5r©%¨©Ωæ©'ù©9!ª%[ªª ª¼ª?ܪE«b«Hy«"«&å«#¬00¬+a¬<¬)ʬ ô¬$­:­M­$f­‹­2 ­>Ó­® ,®&M®8t®8­®Cæ®?*¯+j¯–¯¯¯ίå¯5ý¯83°"l°2°7°8ú°93±=m±P«±0ü±1-²?_²-Ÿ²3ͲQ³<S³S³ä³´|´/µ½µ¾¶2ݶ>·1O··@ž·(ß».¼:7¼$r¼—¼6¶¼_í¼+M½&y½% ½$ƽ%ë½$¾%6¾>\¾,›¾7ÈÁ!Â<"Â@_ ¨½ÂÛÂ*îÂÃ-Ã=Ã2PÃ;ƒÃ2¿Ã.òÃ%!ÄDGÄ%ŒÄ²Ä%ËÄñÄÅ<Å'SÅ:{ÅN¶ÅÆ@#Æ=dÆ2¢Æ*ÕÆ8ÇB9Ëq|Ë6îË%Ì;>Ì;zÌ3¶ÌêÌÍ"Í?Í8]Í–Í<´Í8ñÍ1*ÎD\ÎD¡Î$æÎ2Ï!>Ï"`Ï*ƒÏ®ÏC¾Ï!Ð5$Ð6ZÐ!‘Ð*³Ð%ÞÐ3Ñ8Ñ(SÑ|љѱÑ*ÌÑ#÷Ñ/ÒUKÒ5¡Ò.×ÒJÓKQÓ<Ó0ÚÓ.Ô+:Ô-fÔD”Ô+ÙÔWÕ^]Õ]¼Õ]ÖxÖ4•Ö4ÊÖ+ÿÖ*+×2V×*‰×)´× Þ×=ÿ×>=Ø|ØT›ØPðÚSAÛ`•Û"öÛÜ)7Ü(aÜGŠÜ<ÒÜHÝHXÝF¡ÝVèÝ#?Þ'cÞ%‹Þ7±Þ@éÞ*ß)GßqßVßOçß47à4là2¡à$Ôà)ùà.#á4Rá!‡áA©á@ëá#,â#Pâ#tâ@˜âÙâ$ùâIã!hã"ŠãD­ã-òã/ äMPä=žä>Üä åU<åB’å:Õå&æ@7æxæCæ(Ñæ/úæ*ç'IçàqçYRé4¬é)áéêAê!^ê!€ê1¢êÔêKïêK;ëH‡ërÐëFCìFŠì7Ñì	í'í3@í)tí"ží:Áíüí:î;WîP“î*äî ï20ï&cï&Šï<±ï:îï;)ð'eð1ð¿ð5ßð+ñ*Añ*lñ*—ñ(Âñ:ëñ&ò(Eò0nòAŸò,áò=ó-Ló1zó(¬ó8Õó;ô>Jô‰ô.žôÍô<æô*#õ@Nõ õ,°õ5ÝõIö9]ö—ö6´ö6ëö;"÷J^÷/©÷9Ù÷;ø!OøOqø9Áø$ûø ù?;ù&{ù.¢ù9Ñùú0$ú.Uú.„ú.³úâú%üú"û);ûeûû%žû%Äû(êûü2(ü([ü=„ü!Âüäü8ÿü(8ý aý‚ý$Ÿý!Äý'æý!þ&0þ!Wþ*yþ2¤þ$×þ&üþ5#ÿ"Yÿ6|ÿ+³ÿAßÿ!?-_++¹Cå/)Y$x,3Ê#þ"Bb(¡*Êõ45N>„/Ã=ó*1^\»<ÖLM`®„Ë&P7w/¯Iß&)3P„,—*ÄŸï²NB
¢+'¢$S¢x¢.—¢3Æ¢'ú¢)"£L£j£†£*ž£É£/ä£)¤*>¤'i¤‘¤%¯¤%Õ¤$û¤  ¥!A¥,c¥+¥+¼¥2è¥2¦7N¦7†¦-¾¦<ì¦?)§i§„§£§#½§'á§#	¨*-¨,X¨)…¨!¯¨6Ѩ6©?©[©5r©%¨©Ωæ©'ù©9!ª%[ªª ª¼ª?ܪE«b«Hy«"«&å«#¬00¬+a¬<¬)ʬ ô¬$­:­M­$f­‹­2 ­>Ó­® ,®&M®8t®8­®Cæ®?*¯+j¯–¯¯¯ίå¯5ý¯83°"l°2°7°8ú°93±=m±P«±0ü±1-²?_²-Ÿ²3ͲQ³<S³S³ä³´|´/µ½µ¾¶2ݶ>·1O··@ž·(ß».¼:7¼$r¼—¼6¶¼_í¼+M½&y½% ½$ƽ%ë½$¾%6¾>\¾,›¾7ÈÁ!Â<"Â@_ ¨½ÂÛÂ*îÂÃ-Ã=Ã2PÃ;ƒÃ2¿Ã.òÃ%!ÄDGÄ%ŒÄ²Ä%ËÄñÄÅ<Å'SÅ:{ÅN¶ÅÆ@#Æ=dÆ2¢Æ*ÕÆ8ÇB9Ëq|Ë6îË%Ì;>Ì;zÌ3¶ÌêÌÍ"Í?Í8]Í–Í<´Í8ñÍ1*ÎD\ÎD¡Î$æÎ2Ï!>Ï"`Ï*ƒÏ®ÏC¾Ï!Ð5$Ð6ZÐ!‘Ð*³Ð%ÞÐ3Ñ8Ñ(SÑ|љѱÑ*ÌÑ#÷Ñ/ÒUKÒ5¡Ò.×ÒJÓKQÓ<Ó0ÚÓ.Ô+:Ô-fÔD”Ô+ÙÔWÕ^]Õ]¼Õ]ÖxÖ4•Ö4ÊÖ+ÿÖ*+×2V×*‰×)´× Þ×=ÿ×>=Ø|ØT›ØPðÚSAÛ`•Û"öÛÜ)7Ü(aÜGŠÜ<ÒÜHÝHXÝF¡ÝVèÝ#?Þ'cÞ%‹Þ7±Þ@éÞ*ß)GßqßVßOçß47à4là2¡à$Ôà)ùà.#á4Rá!‡áA©á@ëá#,â#Pâ#tâ@˜âÙâ$ùâIã!hã"ŠãD­ã-òã/ äMPä=žä>Üä åU<åB’å:Õå&æ@7æxæCæ(Ñæ/úæ*ç'IçàqçYRé4¬é)áéêAê!^ê!€ê1¢êÔêKïêK;ëH‡ërÐëFCìFŠì7Ñì	í'í3@í)tí"ží:Áíüí:î;WîP“î*äî ï20ï&cï&Šï<±ï:îï;)ð'eð1ð¿ð5ßð+ñ*Añ*lñ*—ñ(Âñ:ëñ&ò(Eò0nòAŸò,áò=ó-Ló1zó(¬ó8Õó;ô>Jô‰ô.žôÍô<æô*#õ@Nõ õ,°õ5ÝõIö9]ö—ö6´ö6ëö;"÷J^÷/©÷9Ù÷;ø!OøOqø9Áø$ûø ù?;ù&{ù.¢ù9Ñùú0$ú.Uú.„ú.³úâú%üú"û);ûeûû%žû%Äû(êûü2(ü([ü=„ü!Âüäü8ÿü(8ý aý‚ý$Ÿý!Äý'æý!þ&0þ!Wþ*yþ2¤þ$×þ&üþ5#ÿ"Yÿ6|ÿ+³ÿAßÿ!?-_++¹Cå/)Y$x,3Ê#þ"Bb(¡*Êõ45N>„/Ã=ó*1^\»<ÖLM`®„Ë&P7w/¯Iß&)3P„,—*ÄŸï²NB
5‘
5‘
4Ç
4Ç
"ü
"ü
I+i5•4Ë4*54`*•4À õ
J/
z
Š
‘
8™
8Ò
$?@:€2»:î))AS4•:Ê,,H=u:³8î',Gt“.³"â)"/5R+ˆH´)ý#'K%g-'»8ã-JZQjQ¼(G1_b‘>ô3"R%u›<¬7é!8Pi‚™A± ó:(Ox „ ¥Æ%æ=(J.s(¢(Ë)ôK&j%‘#·GÛ/#$S#x,œUÉj)Š´ÊãRÿ9R3Œ5À-ö+$0P0.²+á-
9;!u;—Ó&ó4 NO 6ž Õ ñ 
I+i5•4Ë4*54`*•4À õ
J/
z
Š
‘
8™
8Ò
$?@:€2»:î))AS4•:Ê,,H=u:³8î',Gt“.³"â)"/5R+ˆH´)ý#'K%g-'»8ã-JZQjQ¼(G1_b‘>ô3"R%u›<¬7é!8Pi‚™A± ó:(Ox „ ¥Æ%æ=(J.s(¢(Ë)ôK&j%‘#·GÛ/#$S#x,œUÉj)Š´ÊãRÿ9R3Œ5À-ö+$0P0.²+á-
9;!u;—Ó&ó4 NO 6ž Õ ñ 
!#!;!8U!Ž!§!&Â!é!0ü!'-""U"&x"Ÿ"»"Õ"&î"#30#+d##¢#$À#@å#B&$i$'‰$=±$4ï$$%=%\%|%œ%3¶%)ê% &E5&9{&Pµ&O'/V'(†'(¯'7Ø'*(1;($m(&’(¹($Ø(ý()/)N)n))¬)Æ) ã)/*#4*X*-i*.—*Æ*â*ü*+#7+"[+~+2™+Ì+3è+,/9,Ui,W¿,-*-D-d-t-%“-<¹-Dö-!;.5].5“.@É.
!#!;!8U!Ž!§!&Â!é!0ü!'-""U"&x"Ÿ"»"Õ"&î"#30#+d##¢#$À#@å#B&$i$'‰$=±$4ï$$%=%\%|%œ%3¶%)ê% &E5&9{&Pµ&O'/V'(†'(¯'7Ø'*(1;($m(&’(¹($Ø(ý()/)N)n))¬)Æ) ã)/*#4*X*-i*.—*Æ*â*ü*+#7+"[+~+2™+Ì+3è+,/9,Ui,W¿,-*-D-d-t-%“-<¹-Dö-!;.5].5“.@É.
/?&/<f/1£/NÕ/#$0#H0/l0œ0·0(Ó0 ü0+1$I1$n1:“1,Î1!û1528S2<Œ2.É2ø23*3C3b3Y‚30Ü36
4,D4-q44Ÿ4 Ô4<õ4325)f5,5=½5%û5!6%:61`6I’6-Ü6
/?&/<f/1£/NÕ/#$0#H0/l0œ0·0(Ó0 ü0+1$I1$n1:“1,Î1!û1528S2<Œ2.É2ø23*3C3b3Y‚30Ü36
4,D4-q44Ÿ4 Ô4<õ4325)f5,5=½5%û5!6%:61`6I’6-Ü6
7%73@7/t7.¤7:Ó7287A8:y8=´80ò8#93<9=p9A®9ð9-:,::+g:%“:(¹:Kâ:1.;:`;/›;:Ë;3<=:<1x<Iª<Hô</==<m=Kª=Hö=@?>1€><²>Dï>E4?3z?J®?;ù?M5@;ƒ@)¿@é@,ø@/%A(UA-~A(¬AÕA3óA3'B[B$uB;šBÖB'ðB@C#YC$}C#¢C<ÆC#D&'D=NDŒD6«D
âDðD4
7%73@7/t7.¤7:Ó7287A8:y8=´80ò8#93<9=p9A®9ð9-:,::+g:%“:(¹:Kâ:1.;:`;/›;:Ë;3<=:<1x<Iª<Hô</==<m=Kª=Hö=@?>1€><²>Dï>E4?3z?J®?;ù?M5@;ƒ@)¿@é@,ø@/%A(UA-~A(¬AÕA3óA3'B[B$uB;šBÖB'ðB@C#YC$}C#¢C<ÆC#D&'D=NDŒD6«D
âDðD4
E+?E3kE+ŸE6ËEFF),FFVF?F3ÝF@G)RG*|G§G5¯G?åG4%H7ZH’HD²H]÷H!UIAwIG¹IEJBGJ6ŠJ,ÁJ+îJDKC_KF£KEêK"0LOSL&£LÊL$ÜL*M,M9LM8†M¿MÔMêM ûM%N+BNnN‡N"šN8½NöNO*.O3YOCOÑO8ñO$*P(OP,xP'¥PGÍP%Q;QHQ`QQ4ŽQ-ÃQ7ñQ5)R._R1ŽRÀR%ÑR$÷RS8STSnS„S“SM­SûS*
T8T(ITrT‹T¨TÂT&ÝT)U$.USU$hU,UBºU2ýU`0V#‘V"µV%ØVþV"W9W VWNwW
ÆW
ÔW
âW4ðW7%X9]XS—X(ëX6Y4KY&€Y?§Y3çY
Z=)Z)gZ‘Z®ZËZëZ3[38[ l[[*ª[6Õ[ \,-\Z\q\
E+?E3kE+ŸE6ËEFF),FFVF?F3ÝF@G)RG*|G§G5¯G?åG4%H7ZH’HD²H]÷H!UIAwIG¹IEJBGJ6ŠJ,ÁJ+îJDKC_KF£KEêK"0LOSL&£LÊL$ÜL*M,M9LM8†M¿MÔMêM ûM%N+BNnN‡N"šN8½NöNO*.O3YOCOÑO8ñO$*P(OP,xP'¥PGÍP%Q;QHQ`QQ4ŽQ-ÃQ7ñQ5)R._R1ŽRÀR%ÑR$÷RS8STSnS„S“SM­SûS*
T8T(ITrT‹T¨TÂT&ÝT)U$.USU$hU,UBºU2ýU`0V#‘V"µV%ØVþV"W9W VWNwW
ÆW
ÔW
âW4ðW7%X9]XS—X(ëX6Y4KY&€Y?§Y3çY
Z=)Z)gZ‘Z®ZËZëZ3[38[ l[[*ª[6Õ[ \,-\Z\q\
„\\¤\/³\"ã\]!]%=]&c]:Š]1Å]4÷],^)I^6s^=ª^Cè^,_DF_W‹_ã_*`,`6L`*ƒ`®`*Í`1ø`G*a+ra ža/¿a3ïaD#b
hb;vb7²bCêb.cGc-dc=’cÐc'ìcd6&d4]d!’dM´d0e3ePe.keEše2àef &f)Gf1qf'£f&Ëf?òfA2gctg;ØgIh!^h7€h<¸h/õh6%i6\i1“i<Åij6"j3Yj%j%³j#Ùj*ýj&(kOkhk(yk¢k,±kÞkPîk?l.Rllžl)¼l+ælm,1m?^m&žmÅm,ám)n&8n_n$xn>n#Ün&o'o@Fo8‡o/Ào+ðo$p,Ap*np'™p3ÁpõpD
„\\¤\/³\"ã\]!]%=]&c]:Š]1Å]4÷],^)I^6s^=ª^Cè^,_DF_W‹_ã_*`,`6L`*ƒ`®`*Í`1ø`G*a+ra ža/¿a3ïaD#b
hb;vb7²bCêb.cGc-dc=’cÐc'ìcd6&d4]d!’dM´d0e3ePe.keEše2àef &f)Gf1qf'£f&Ëf?òfA2gctg;ØgIh!^h7€h<¸h/õh6%i6\i1“i<Åij6"j3Yj%j%³j#Ùj*ýj&(kOkhk(yk¢k,±kÞkPîk?l.Rllžl)¼l+ælm,1m?^m&žmÅm,ám)n&8n_n$xn>n#Ün&o'o@Fo8‡o/Ào+ðo$p,Ap*np'™p3ÁpõpD
qFOq;–q6Òq: rCDr7ˆr7Àr'ør, s5Ms)ƒs)­s6×s5t5Dt'zt8¢t7Ût6u8Ju.ƒu8²u.ëu'v Bv,cv v+±v$ÝvAw,Dw-qwVŸw8öw/x;Kx9‡xDÁx.y65yDlyW±y> z9Hz;‚z"¾z6ázO{)h{0’{7Ã{$û{6 |4W|.Œ|9»|7õ|7-}4e}:š}2Õ}A~3J~I~~CÈ~bTo'Ä9ì,&€ S€2t€0§€Ø€ ñ€%8O!g"‰¬Åà‚1‚M‚cm‚:Ñ‚!ƒ,.ƒ3[ƒ*ƒ$ºƒ&߃"„!)„&K„r„1…„E·„Jý„JH…J“…GÞ…8&†&_†4††M»† ‡(‡.G‡*v‡!¡‡Ç؇$ñ‡ˆD)ˆ=nˆ¬ˆ'ň%íˆ6‰J‰0e‰9–‰Љ@ð‰1Š$GŠ#lŠŠ#«ŠÏŠêŠ$úŠF‹9f‹ ‹#½‹á‹-ó‹!Œ:ŒKSŒŸŒ¸ŒÑŒ*êŒD16v9­9ç9!Ž9[Ž9•Ž9ÏŽ8 8B8{.´-ã-+?.kš/®Þ8ú03‘7d‘œ‘/¶‘#æ‘
qFOq;–q6Òq: rCDr7ˆr7Àr'ør, s5Ms)ƒs)­s6×s5t5Dt'zt8¢t7Ût6u8Ju.ƒu8²u.ëu'v Bv,cv v+±v$ÝvAw,Dw-qwVŸw8öw/x;Kx9‡xDÁx.y65yDlyW±y> z9Hz;‚z"¾z6ázO{)h{0’{7Ã{$û{6 |4W|.Œ|9»|7õ|7-}4e}:š}2Õ}A~3J~I~~CÈ~bTo'Ä9ì,&€ S€2t€0§€Ø€ ñ€%8O!g"‰¬Åà‚1‚M‚cm‚:Ñ‚!ƒ,.ƒ3[ƒ*ƒ$ºƒ&߃"„!)„&K„r„1…„E·„Jý„JH…J“…GÞ…8&†&_†4††M»† ‡(‡.G‡*v‡!¡‡Ç؇$ñ‡ˆD)ˆ=nˆ¬ˆ'ň%íˆ6‰J‰0e‰9–‰Љ@ð‰1Š$GŠ#lŠŠ#«ŠÏŠêŠ$úŠF‹9f‹ ‹#½‹á‹-ó‹!Œ:ŒKSŒŸŒ¸ŒÑŒ*êŒD16v9­9ç9!Ž9[Ž9•Ž9ÏŽ8 8B8{.´-ã-+?.kš/®Þ8ú03‘7d‘œ‘/¶‘#æ‘
’8&’_’|’+˜’:Ä’ÿ’-“!K“m“-‚“"°“(Ó“0ü“0-”3^”’”¤”*¾”=é”4'•G\•¤•»•%Ó•ù•"–3–J–d–'€–'¨–)Ж*ú–&%—%L—'r—)š—Ä—á— ú—*˜#F˜ j˜@‹˜K̘!™):™d™ƒ™5¢™Ø™ê™þ™?šI]š§š8š>ûšF:›F›GÈ›5œ6Fœ/}œY­œK.Sp‚"ó:žhQžºžCÕž'ŸAŸS\Ÿ\°Ÿ@
 .N 0} 1® 3à 9¡>N¡.¡)¼¡7æ¡&¢E¢V¢u¢&„¢«¢¾¢TÙ¢1.£`£u£‘£§£
Á£Ï£
’8&’_’|’+˜’:Ä’ÿ’-“!K“m“-‚“"°“(Ó“0ü“0-”3^”’”¤”*¾”=é”4'•G\•¤•»•%Ó•ù•"–3–J–d–'€–'¨–)Ж*ú–&%—%L—'r—)š—Ä—á— ú—*˜#F˜ j˜@‹˜K̘!™):™d™ƒ™5¢™Ø™ê™þ™?šI]š§š8š>ûšF:›F›GÈ›5œ6Fœ/}œY­œK.Sp‚"ó:žhQžºžCÕž'ŸAŸS\Ÿ\°Ÿ@
 .N 0} 1® 3à 9¡>N¡.¡)¼¡7æ¡&¢E¢V¢u¢&„¢«¢¾¢TÙ¢1.£`£u£‘£§£
Á£Ï£
Ü£
ç£%õ£-¤I¤X¤
Ü£
ç£%õ£-¤I¤X¤
g¤r¤
g¤r¤
Š¤•¤@¢¤ã¤ð¤%¥$*¥O¥2b¥•¥'¤¥Ì¥å¥¦,¦<¦DZ¦Ÿ¦¼¦ئ%ä¦
Š¤•¤@¢¤ã¤ð¤%¥$*¥O¥2b¥•¥'¤¥Ì¥å¥¦,¦<¦DZ¦Ÿ¦¼¦ئ%ä¦
§)§H§b§u§§©§¹§Ö§ è§. ¨D8¨ }¨ž¨»¨*Ú¨©©(©F©W©
s©©
–©¤©7³©!ë©%
ª63ª'jª/’ªAª#«(«H«4h«8«4Ö«¬7¬V¬j¬#z¬ž¬³¬̬"嬭(­'H­:p­=«­~é­Xh®.Á®,ð®,¯J¯h¯"…¯6¨¯"߯>°(A°/j°š°2¶°.é°#±-<±7j±"¢±<ű"²3%²Y²y²-’²4À²3õ²()³R³p³&³$·³'ܳE´,J´1w´©´<´Gÿ´<Gµ&„µ6«µ?âµ="¶S`¶_´¶X·Zm·XÈ·E!¸g¸3p¸8¤¸!ݸ*ÿ¸ *¹K¹#h¹Œ¹"«¹%ι%ô¹;º9Vº"º³º*˺:öº1»N»k»A†»AÈ»*
§)§H§b§u§§©§¹§Ö§ è§. ¨D8¨ }¨ž¨»¨*Ú¨©©(©F©W©
s©©
–©¤©7³©!ë©%
ª63ª'jª/’ªAª#«(«H«4h«8«4Ö«¬7¬V¬j¬#z¬ž¬³¬̬"嬭(­'H­:p­=«­~é­Xh®.Á®,ð®,¯J¯h¯"…¯6¨¯"߯>°(A°/j°š°2¶°.é°#±-<±7j±"¢±<ű"²3%²Y²y²-’²4À²3õ²()³R³p³&³$·³'ܳE´,J´1w´©´<´Gÿ´<Gµ&„µ6«µ?âµ="¶S`¶_´¶X·Zm·XÈ·E!¸g¸3p¸8¤¸!ݸ*ÿ¸ *¹K¹#h¹Œ¹"«¹%ι%ô¹;º9Vº"º³º*˺:öº1»N»k»A†»AÈ»*
¼=5¼"s¼.–¼Tż½<5½5r½>¨½%ç½
¾!+¾'M¾u¾…¾”¾`£¾*¿*/¿%Z¿;€¿¼¿ο׿ó¿1À0=ÀnÀ,}À?ªÀ0êÀ=ÁYÁ=oÁ*­Á'ØÁ!ÂG"Â#jÂ@ŽÂ3ÏÂ"Ã&&Ã/MÃ/}Ã=­ÃëÃÄ)%Ä0OÄ€ÄJŸÄêÄ-Å/Å:FÅ Å*¢ÅÍÅ ßÅ&Æ('ÆPÆfÆ„Æ+œÆ$ÈÆ3íÆ8!ÇNZÇ1©ÇLÛÇ9(È/bÈ!’È?´È#ôÈÉ$4É!YÉ.{É1ªÉÜÉùÉÊ1ÊNÊiÊ<†Ê;ÃÊ(ÿÊO(Ë.xË$§Ë#ÌË!ðËÌ2Ì0PÌ9Ì>»Ì=úÌ8ÍWÍrÍ!ͲÍÍÍíÍ
Î(ÎGC΋Î+œÎ=ÈÎGÏNÏ)dÏŽÏ:žÏ-ÙÏ$Ð,ÐJÐ3jÐQžÐ-ðÐGÑAfѨÑÂÑ1áÑRÒ&fÒ2ÒVÀÒHÓ'`Ó4ˆÓ1½Ó,ïÓ]ÔEzÔ=ÀÔ?þÔ)>ÕVhÕI¿Õ1	Ö*;Ö+fÖ
¼=5¼"s¼.–¼Tż½<5½5r½>¨½%ç½
¾!+¾'M¾u¾…¾”¾`£¾*¿*/¿%Z¿;€¿¼¿ο׿ó¿1À0=ÀnÀ,}À?ªÀ0êÀ=ÁYÁ=oÁ*­Á'ØÁ!ÂG"Â#jÂ@ŽÂ3ÏÂ"Ã&&Ã/MÃ/}Ã=­ÃëÃÄ)%Ä0OÄ€ÄJŸÄêÄ-Å/Å:FÅ Å*¢ÅÍÅ ßÅ&Æ('ÆPÆfÆ„Æ+œÆ$ÈÆ3íÆ8!ÇNZÇ1©ÇLÛÇ9(È/bÈ!’È?´È#ôÈÉ$4É!YÉ.{É1ªÉÜÉùÉÊ1ÊNÊiÊ<†Ê;ÃÊ(ÿÊO(Ë.xË$§Ë#ÌË!ðËÌ2Ì0PÌ9Ì>»Ì=úÌ8ÍWÍrÍ!ͲÍÍÍíÍ
Î(ÎGC΋Î+œÎ=ÈÎGÏNÏ)dÏŽÏ:žÏ-ÙÏ$Ð,ÐJÐ3jÐQžÐ-ðÐGÑAfѨÑÂÑ1áÑRÒ&fÒ2ÒVÀÒHÓ'`Ó4ˆÓ1½Ó,ïÓ]ÔEzÔ=ÀÔ?þÔ)>ÕVhÕI¿Õ1	Ö*;Ö+fÖ
’Ö:Ö0ØÖ<	×6F×2}×!°×>Ò×2Ø+DØ2pØ$£ØÈØ6æØÙ8ÙZQÙ(¬Ù"ÕÙ1øÙE*Ú*pÚ"›Ú,¾ÚëÚ>òÚ31ÛeÛC„Û)ÈÛEòÛB8Ü{ÜZ’Ü2íÜ Ý55Ý-kÝ™Ý#²Ý1ÖÝ
’Ö:Ö0ØÖ<	×6F×2}×!°×>Ò×2Ø+DØ2pØ$£ØÈØ6æØÙ8ÙZQÙ(¬Ù"ÕÙ1øÙE*Ú*pÚ"›Ú,¾ÚëÚ>òÚ31ÛeÛC„Û)ÈÛEòÛB8Ü{ÜZ’Ü2íÜ Ý55Ý-kÝ™Ý#²Ý1ÖÝ
ÞEÞ#YÞ+}Þ&©Þ"ÐÞ.óÞ2"ß Uß:vß ±ß0Òß3à-7à	eà#oà=“àÑà(âà)á5áSá8pá4©á2ÞáDâ,Vâ7ƒâ=»â(ùâ"ã8Bã9{ã8µã:îã%)ä6OäG†ä9Îä,å,5å,bå-å&½å4äå-æEGæNæ;Üæ#ç5<ç:rç7­ç"åçèè<èUè2oè¢è¸è-Ïè.ýè6,é7cé*›é*Æéñé4ê&;êbê"{êžê,²êIßê)ëAëZërë‰ë¥ë,¸ë:åë9 ìZì:zì9µìRïì$Bí7gí=Ÿí"Ýí$î%î!:î'\î+„î°î3Ðî#ï(ï7Hï'€ï:¨ï3ãï"ð(:ð(cð4Œð'Áð8éð"ñ1ñ%Qñwñ.‡ñ"¶ñÙñ(òñ*òDFò‹ò#—ò»òÒò"ëòó'#ó8Kó*„ó¯óËó!êó#ô0ôMôbô2xô:«ô'æôMõ&\õ*ƒõ+®õ Úõûõö.ö$Nö"sö$–ö8»ö&ôö&÷#B÷%f÷Œ÷+¤÷Ð÷ð÷FøAOø!‘ø.³ø!âø-ù"2ùUù$rù—ù·ùÉù"èù%ú?1úqúLŽú&Ûú*û-û(Kûtû%“û'¹û%áû)ü!1ü&Sü&zü'¡ü=Éü+ý+3ý%_ý,…ýA²ý.ôý:#þ2^þ‘þ)±þÛþ%÷þFÿ#dÿ(ˆÿ<±ÿîÿ/20Ct…—¨ºËÝî
!0?P_n¡°ÀÑãô*;M_q…•¦·ÉÙìû,=PauŒ¤¼ÍÝ
í>û!:\MqM¿5
4C)x"¢Å6ä*.F6u¬ Å5æ;5XBŽÑæ,ÿ,,Yt#„8¨Dá5& /\ :Œ _Ç :'
ÞEÞ#YÞ+}Þ&©Þ"ÐÞ.óÞ2"ß Uß:vß ±ß0Òß3à-7à	eà#oà=“àÑà(âà)á5áSá8pá4©á2ÞáDâ,Vâ7ƒâ=»â(ùâ"ã8Bã9{ã8µã:îã%)ä6OäG†ä9Îä,å,5å,bå-å&½å4äå-æEGæNæ;Üæ#ç5<ç:rç7­ç"åçèè<èUè2oè¢è¸è-Ïè.ýè6,é7cé*›é*Æéñé4ê&;êbê"{êžê,²êIßê)ëAëZërë‰ë¥ë,¸ë:åë9 ìZì:zì9µìRïì$Bí7gí=Ÿí"Ýí$î%î!:î'\î+„î°î3Ðî#ï(ï7Hï'€ï:¨ï3ãï"ð(:ð(cð4Œð'Áð8éð"ñ1ñ%Qñwñ.‡ñ"¶ñÙñ(òñ*òDFò‹ò#—ò»òÒò"ëòó'#ó8Kó*„ó¯óËó!êó#ô0ôMôbô2xô:«ô'æôMõ&\õ*ƒõ+®õ Úõûõö.ö$Nö"sö$–ö8»ö&ôö&÷#B÷%f÷Œ÷+¤÷Ð÷ð÷FøAOø!‘ø.³ø!âø-ù"2ùUù$rù—ù·ùÉù"èù%ú?1úqúLŽú&Ûú*û-û(Kûtû%“û'¹û%áû)ü!1ü&Sü&zü'¡ü=Éü+ý+3ý%_ý,…ýA²ý.ôý:#þ2^þ‘þ)±þÛþ%÷þFÿ#dÿ(ˆÿ<±ÿîÿ/20Ct…—¨ºËÝî
!0?P_n¡°ÀÑãô*;M_q…•¦·ÉÙìû,=PauŒ¤¼ÍÝ
í>û!:\MqM¿5
4C)x"¢Å6ä*.F6u¬ Å5æ;5XBŽÑæ,ÿ,,Yt#„8¨Dá5& /\ :Œ _Ç :'
&b
&b
‰
‰
:¥
:¥
(à
(à
/  9N#kG(×'(#>Žö|5Ã
/  9N#kG(×'(#>Žö|5Ã
4 Ö     Íï
4 Ö     Íï
a;
a;
7×@Ã*
7×@Ã*
Ü8 (
Ü8 (
hÜÐr¾§aׂ
hÜÐr¾§aׂ
¢>†     ¯ßhèµ:ÙcÕ“[é
¢>†     ¯ßhèµ:ÙcÕ“[é
¢¤#xŸáØ R~;8s«×     (tˆÓÁ³®S     ¹³+ÿ¾O æ®lº ½@ 
O­u¬žˆ} Ž”…•¿Ò‚
¢¤#xŸáØ R~;8s«×     (tˆÓÁ³®S     ¹³+ÿ¾O æ®lº ½@ 
O­u¬žˆ} Ž”…•¿Ò‚
aË ÍYu
aË ÍYu
ê0É«ý
ê0É«ý
¹w3     äµnûD¶Æ °˜…[H ‹¼
¹w3     äµnûD¶Æ °˜…[H ‹¼
²½
²½
KÒrV¿     ±
KÒrV¿     ±
N
N
‘     Ù
‘     Ù
.     œÕA‹
.     œÕA‹
,'Š»áØ
,'Š»áØ
j      À    ð
j      À    ð
¬«Vâ
¬«Vâ
À` 6ò˜¤ ‘Ðù?i楑¾–Nô›g
À` 6ò˜¤ ‘Ðù?i楑¾–Nô›g
Öò1     è4û2ªq¦
Öò1     è4û2ªq¦
p mØþ„
p mØþ„
œ     ƒƒ
œ     ƒƒ
›v™š     •
›v™š     •
–ô`Y     %Z     °õm
–ô`Y     %Z     °õm
 ±U’çÖ‘J·
f1~M ê!.wQ
 ±U’çÖ‘J·
f1~M ê!.wQ
è     ùý“¿.{
è     ùý“¿.{
w
w
ºWúô2!È     Äœ.‚-í¿‰ ß     &
ºWúô2!È     Äœ.‚-í¿‰ ß     &
©<ë Ü     ¨
©<ë Ü     ¨
…)l2Á     ¶ŒER
…)l2Á     ¶ŒER
ÊJÊä
ÊJÊä
™Ù     6¢ œa«Ä’’     P
™Ù     6¢ œa«Ä’’     P
^á«‘
^á«‘
ÉçÌ-'_þ     ºëvDìY´
ÉçÌ-'_þ     ºëvDìY´
‰NQPd¨²     eã €×w     %òIü í»ÿéÈ®‡vø°     Î     ¬ŸC%ò 7s|Òj M›žâ     ÐWrÐ ø¨Kñ     Â(L}      ¿j
‰NQPd¨²     eã €×w     %òIü í»ÿéÈ®‡vø°     Î     ¬ŸC%ò 7s|Òj M›žâ     ÐWrÐ ø¨Kñ     Â(L}      ¿j
ý     1{ ÉÆ¡ß™©lu')–c7úb     îà Ep
ý     1{ ÉÆ¡ß™©lu')–c7úb     îà Ep
Jõ½Õ¡
Jõ½Õ¡
Éé#þ•Û&Ÿ4_     þ
Éé#þ•Û&Ÿ4_     þ
ü
ü
°Í        Ï<]´æöÐ~ o6     –%¯×
°Í        Ï<]´æöÐ~ o6     –%¯×
@Fô
@Fô
å
å
2 B: ã2z¦K     €ƒ´     %
2 B: ã2z¦K     €ƒ´     %
è)›±3kmҜӈ¼U;·…ÔÇ6è(¶ªT´ÝÈ
ë£$
è)›±3kmҜӈ¼U;·…ÔÇ6è(¶ªT´ÝÈ
ë£$
ÝÊu W     ážD  Š š¦·¾# äȇŸ‹+î\å•m     {t…
ÝÊu W     ážD  Š š¦·¾# äȇŸ‹+î\å•m     {t…
,
,
Ïýw!V áÒ
Ïýw!V áÒ
™iRë\Ñ/
™iRë\Ñ/
f†F#󳈅t     ‰Ñ¿r
f†F#󳈅t     ‰Ñ¿r
Bõ
Bõ
‘¨Ñ     XÞIü»c
‘¨Ñ     XÞIü»c
ï,ïBGãLg J‹     ûWŠŽëà"
ï,ïBGãLg J‹     ûWŠŽëà"
2Ì
2Ì
Ó     '¬|{ž°½Å
Ó     '¬|{ž°½Å
zÔÞÇÝå€
 /ˆ
zÔÞÇÝå€
 /ˆ
yð¾Uc»ù
yð¾Uc»ù
í GÖ5ÝE\û×;zéšjÄ
í GÖ5ÝE\û×;zéšjÄ
H
H
§:')ž     I     jÜôñ¬¹*™ ³”P­Ø7$

§:')ž     I     jÜôñ¬¹*™ ³”P­Ø7$

²d6FýMò¢ðó X©
²d6FýMò¢ðó X©
ØA I@ÿOn zÿ)É f˜v´\
ØA I@ÿOn zÿ)É f˜v´\
Gä     ‚     Úãôq>ÿ
Gä     ‚     Úãôq>ÿ
Ž˜k
Ž˜k
o
o


}Œ9     I©é$ž
}Œ9     I©é$ž
hK!C"lÿ¶p˜¶ÍÎÑz%õ¶Œ¸o…„ %î
hK!C"lÿ¶p˜¶ÍÎÑz%õ¶Œ¸o…„ %î
t Çl¥–†ø•÷Ú
t Çl¥–†ø•÷Ú
ª
ª
ð     &jËcAƒ+È
ð     &jËcAƒ+È
÷, y% A d¨¼¤Ó"âi     C     œ =¦ñ     £ú
÷, y% A d¨¼¤Ó"âi     C     œ =¦ñ     £ú
Ž ’Sê&Z¦lS¦†ü¿e ÓïËO‡     Xó^¹Õ ~a
Ž ’Sê&Z¦lS¦†ü¿e ÓïËO‡     Xó^¹Õ ~a
RL
RL
µ     µ¹ò
µ     µ¹ò
?t] ‡ØSýõöÎÌX®
?t] ‡ØSýõöÎÌX®
Ûg    
áòN7䃞Ÿ»—Y£V®õÍÇ8V5åÄ     Êúkw:     ÈOVo     k²½†E
Ûg    
áòN7䃞Ÿ»—Y£V®õÍÇ8V5åÄ     Êúkw:     ÈOVo     k²½†E
ƒà  œ…Äq÷°ïJîD
ƒà  œ…Äq÷°ïJîD
‰š¡â
‰š¡â
=Hb‰7 ìY:
=Hb‰7 ìY:
d
d
¿
¿
=     T     »Së2fW
=     T     »Së2fW
kÏ[>f     ¤QÚñË¡ÙxMŒZæVß~€«Š#ÄäbA†òà"Õ     C£ æÊ
kÏ[>f     ¤QÚñË¡ÙxMŒZæVß~€«Š#ÄäbA†òà"Õ     C£ æÊ
D{
D{
xº9
xº9
%Iç?æ#xŸ
%Iç?æ#xŸ
±íì     mhßåè'LUƒ Í=ç0v3ÅÅ¡ ûþ-^
±íì     mhßåè'LUƒ Í=ç0v3ÅÅ¡ ûþ-^
öA'     ¦4ƒ`Š
öA'     ¦4ƒ`Š
t³JhÞf 0-¹r.¥Šâ
t³JhÞf 0-¹r.¥Šâ
6
6


}X/îN É
}X/îN É
J
J
,fŠšòæ ½. å*¶
,fŠšòæ ½. å*¶
;„¤
;„¤
¾     ØÎñš±
¾     ØÎñš±
À‡Á\     <€ýCQ9$Žk I
À‡Á\     <€ýCQ9$Žk I
觗     –@“
觗     –@“
oÜž\a oL,Ný£í%› 
oÜž\a oL,Ný£í%› 
Ê7
Ê7
œó¢GFÀ
œó¢GFÀ
YùÚ¼v
YùÚ¼v
ª~u> 3Rí?Ï
ª~u> 3Rí?Ï
¥ša}
¥ša}
          \9•     3
          \9•     3
E»T ‰Æ 
E»T ‰Æ 
&¦#
&¦#
C
C
E#c|DÂÃr^"ÊS5âK
E#c|DÂÃr^"ÊS5âK
¯0+1§M_
¯0+1§M_
&±!˜«
&±!˜«
=øŠ*8.
=øŠ*8.
 /Ïr     »Îš}y
 /Ïr     »Îš}y
îª     .=b‡\p¨y     Q          Aôx§ÇÇ  êù KÓeÚú¤Z
îª     .=b‡\p¨y     Q          Aôx§ÇÇ  êù KÓeÚú¤Z

ˆÃT5     hoRª0 §Ãt

ˆÃT5     hoRª0 §Ãt
ˆ¥ Í
ˆ¥ Í
_³     2‚L9Ûk¿-
_³     2‚L9Ûk¿-
[vó
[vó
ï[?¸     B$á51º¹ ßî ~]b~uÅ°OÂêhô     ‰
ï[?¸     B$á51º¹ ßî ~]b~uÅ°OÂêhô     ‰
A å     ýíݾ
A å     ýíݾ
E3´î¢
E3´î¢
G•Ç«çÔ£·
G•Ç«çÔ£·
(     9Àm/¶HUÐB
(     9Àm/¶HUÐB
<K£9þö     Ýf–uÎ!V
<K£9þö     Ýf–uÎ!V
ìFõ¤Qø     „§©§=¯– ¤qÇ ¨…     ä×
ìFõ¤Qø     „§©§=¯– ¤qÇ ¨…     ä×
Ìž¨Â ™
Ìž¨Â ™
'
'
ãL +     mmÿª¢¨ ûØiÒÃðÁÆ°}©     x”˜Ìá i!
ãL +     mmÿª¢¨ ûØiÒÃðÁÆ°}©     x”˜Ìá i!
sbm—¬     Sp~
sbm—¬     Sp~
ê
ê
ÞF™ a     ¹6›/÷ö›¡Ž
ÞF™ a     ¹6›/÷ö›¡Ž
9|”ƒ4`Ÿ     —
9|”ƒ4`Ÿ     —
ìÆ
ìÆ
3·u÷F
3·u÷F
EÐöJ¤·nÁPêååâ±µ
EÐöJ¤·nÁPêååâ±µ
%Üù-—âHZxó­ oPVòõ X¦Ü
%Üù-—âHZxó­ oPVòõ X¦Ü
Ìå„OÎH®     '—šq
Ìå„OÎH®     '—šq
        ‡bãS
        ‡bãS
é$0“‰:}„<>sòö
é$0“‰:}„<>sòö
Ck¬yS     C?
Ck¬yS     C?
ÜR ¥?q”ÅAIwËv Šg­uDY
UâÓ`jg4
ÜR ¥?q”ÅAIwËv Šg­uDY
UâÓ`jg4
lf(
lf(
×     ÷]ù16¼z           ¯    †Ú
×     ÷]ù16¼z           ¯    †Ú
ˆþ
ˆþ
Ο|  -)
Ο|  -)
9dX
9dX
“     —‚ªË‚iF Ê7!U p*ó²‹â
“     —‚ªË‚iF Ê7!U p*ó²‹â
Oç     ¸^]äéÂúà`s™LÔÏ@-Df¨Ñk^àM¿
Oç     ¸^]äéÂúà`s™LÔÏ@-Df¨Ñk^àM¿


¼<
¼<
Y©³R}’"W7`Ø”
Y©³R}’"W7`Ø”
×w*à¯Q`à—
×w*à¯Q`à—
Ûüpœ[tG
Ûüpœ[tG
‚rjÉ     6ÍÄ«
‚rjÉ     6ÍÄ«
‹´eñp     øT@
‹´eñp     øT@
ƒÈñ­.cI     ]
ƒÈñ­.cI     ]
ìÊeè?í
ìÊeè?í
o7²•›Ê     WÝø
o7²•›Ê     WÝø
qP‡l h
qP‡l h
Z»{R‚½ûvš
Z»{R‚½ûvš
`é Q•¥±ß¡‹à
`é Q•¥±ß¡‹à
6~eNßARZ+
6~eNßARZ+
f
f
ë
ë
ó æ ú&G¦ ^¡¤Ÿ¸e”¤’     Æn
ó æ ú&G¦ ^¡¤Ÿ¸e”¤’     Æn
ÕÅC
ÕÅC
DëÆã†c“]iÁ* øuÙ1á
DëÆã†c“]iÁ* øuÙ1á
ª‹/­u     (2ÌÆn”ñð“¢°‡²È
ª‹/­u     (2ÌÆn”ñð“¢°‡²È
n)d
n)d
r­åß
r­åß
ˆ oŠíÏü§     \B‰kx)‹·Ö
ˆ oŠíÏü§     \B‰kx)‹·Ö
|í¸_ç
|í¸_ç
lßs€ —ð
lßs€ —ð
# |
# |
c&T=
c&T=
 }Ùi
 }Ùi
²
²
HÙn¸
HÙn¸
ŸBÀyÎ4Kìh’£@âùéï]ݼq
ŸBÀyÎ4Kìh’£@âùéï]ݼq
Ó G$B ÆÙ€¼ê"$¢b
Ó G$B ÆÙ€¼ê"$¢b
§½G ùÈ8¬’*ÿpXYŒh ^mWyK
§½G ùÈ8¬’*ÿpXYŒh ^mWyK
UÐ8Üê     j|ð·C< ÓG     (0
UÐ8Üê     j|ð·C< ÓG     (0
{1¬³nÀG
{1¬³nÀG
g*¨Õ˜
g*¨Õ˜
=ÑŠsCT
=ÑŠsCT
ÒßU
ÒßU
Ú Æ„ Â
Ú Æ„ Â
À’¬öX-ÃÕ±X    ¥Zp˜x     ü     ºw5Ù<jÁÅÉl
À’¬öX-ÃÕ±X    ¥Zp˜x     ü     ºw5Ù<jÁÅÉl
WPMj3½s
WPMj3½s
Ì/q_‘ÛÖ+ü$…e
Ì/q_‘ÛÖ+ü$…e
²ŽïÅ0Òƒ™æ
²ŽïÅ0Òƒ™æ
²z      L®£÷¯Ƿ
²z      L®£÷¯Ƿ
Dô‹ñŒŽ JK©
Dô‹ñŒŽ JK©
iÎÄFž5Ï     ´©ÿW-dFL
iÎÄFž5Ï     ´©ÿW-dFL
_ðªM»
_ðªM»
:¯¥ËÊ#0nW–Ø,&Ú     q     s nU  Ö$¡üQ@        Ô Ð
:¯¥ËÊ#0nW–Ø,&Ú     q     s nU  Ö$¡üQ@        Ô Ð
‘Ñ
‘Ñ
Ó
Ó
"ägÏ„5
"ägÏ„5
ÇïyÎ
ÇïyÎ
µ ¦ÛφóþŽúÞ
µ ¦ÛφóþŽúÞ
8"r¾µdS
­
8"r¾µdS
­
kO     È©“4      ç i¼ô_Ìá>{        ;a’
kO     È©“4      ç i¼ô_Ìá>{        ;a’
7ÍÅ‘ö÷
7ÍÅ‘ö÷
Ö 
Ö 
æ¾À3J      t;    éBY
æ¾À3J      t;    éBY
{?Ì 8 ÿ     œ
{?Ì 8 ÿ     œ
Z/É4ëUTøõO
Z/É4ëUTøõO
8(+Á
8(+Á
:3îÑ09VPú ì¬
:3îÑ09VPú ì¬
ºÇ
ºÇ
µIÅ     1Žõ·éÏúûè
µIÅ     1Žõ·éÏúûè
š? ÖH
š? ÖH
ÙÂÚ;qÚ]&     ½     àˆ!     µŒ
ÙÂÚ;qÚ]&     ½     àˆ!     µŒ
ÞnÄ<S•ÞÁ
ÞnÄ<S•ÞÁ
+ö….ã
+ö….ã
3ï °§
3ï °§
½ŒÒ  Á dŒ
½ŒÒ  Á dŒ
þlOî;w×Yêc+[Z–
þlOî;w×Yêc+[Z–
· 
· 
P‡
P‡
º¥
º¥

4Zۖ

4Zۖ
>©Ó¸”B»     à³     ™
>©Ó¸”B»     à³     ™
” ®=Û
” ®=Û
x
x
>÷’ñ‚)     }ܳ>
>÷’ñ‚)     }ܳ>
K.ì´[z0T]íFðÒe,­Ëç—“z¾«xNeLz
K.ì´[z0T]íFðÒe,­Ëç—“z¾«xNeLz
)9÷     •,HN
1‚4ž
)9÷     •,HN
1‚4ž
¡mìv     `ýMg°
¡mìv     `ýMg°
­(ØI柸µäT!:RÚý:ã¼Ä!“pÔŒ&Æó
­(ØI柸µäT!:RÚý:ã¼Ä!“pÔŒ&Æó
[
[
üE‡ ¹N1
üE‡ ¹N1
'a/     gd yHvÉ_®ì
'a/     gd yHvÉ_®ì
Ô' P M
Ô' P M
¾Õ
¾Õ
£
£
ãøÙð± Þ     yþEþÀ&     Ý
ãøÙð± Þ     yþEþÀ&     Ý
Ñ2     µ[ ®
Ñ2     µ[ ®
£ÿÔ
£ÿÔ
ÛH¿ïNE bd\ÞJ _‰8Äë–ú^
ÛH¿ïNE bd\ÞJ _‰8Äë–ú^
±(ËщÐÔiÝ
±(ËщÐÔiÝ
8
8
„;A
„;A
ü@s_ïè2
ü@s_ïè2
Ý     s!o´6Œ ¯
Ý     s!o´6Œ ¯
™áÕ|     û®)÷* º
™áÕ|     û®)÷* º
º ø³
º ø³
À›`
À›`
“?„¸$ ¸Ò     ‘{Áy
“?„¸$ ¸Ò     ‘{Áy
ÂT¢     ˜[bX踛û —<ÞºD
ÂT¢     ˜[bX踛û —<ÞºD
ÑwÔ¶a]=|ë˜ ª      {:+bùB"        "-     htÈ”É
ÑwÔ¶a]=|ë˜ ª      {:+bùB"        "-     htÈ”É
rõÖ›
rõÖ›
ç@ÛÌ€Û Æ«     Ûz,"Í#gÜÔ‘„àêMc Â
ç@ÛÌ€Û Æ«     Ûz,"Í#gÜÔ‘„àêMc Â
$>¢te%g¹
$>¢te%g¹
Ë;
Ë;
Èç'¡<²Q¹/ô 〶ÍÐË
Èç'¡<²Q¹/ô 〶ÍÐË
^     äœP5´ÕÖó\×5 *¥V,û
^     äœP5´ÕÖó\×5 *¥V,û
~Þ
~Þ
¼     ^Qù­Å                 [default is %d]
¼     ^Qù­Å                 [default is %d]
                       [default is %s]
                       [default is %s]
        %s
        %s
                        specify variant of 960 architecture
                        specify variant of 960 architecture
-b                      add code to collect statistics about branches taken
-b                      add code to collect statistics about branches taken
-link-relax             preserve individual alignment directives so linker
-link-relax             preserve individual alignment directives so linker
                        can do relaxing (b.out format only)
                        can do relaxing (b.out format only)
-no-relax               don't alter compare-and-branch instructions for
-no-relax               don't alter compare-and-branch instructions for
                        long displacements
                        long displacements
                        specify variant of SPARC architecture
                        specify variant of SPARC architecture
-bump                   warn when assembler switches architectures
-bump                   warn when assembler switches architectures
-sparc                  ignored
-sparc                  ignored
--enforce-aligned-data  force .long, etc., to be aligned correctly
--enforce-aligned-data  force .long, etc., to be aligned correctly
-relax                  relax jumps and branches (default)
-relax                  relax jumps and branches (default)
-no-relax               avoid changing any jumps and branches
-no-relax               avoid changing any jumps and branches
D30V options:
D30V options:
-O                      Make adjacent short instructions parallel if possible.
-O                      Make adjacent short instructions parallel if possible.
-n                      Warn about all NOPs inserted by the assembler.
-n                      Warn about all NOPs inserted by the assembler.
-N                      Warn about NOPs inserted after word multiplies.
-N                      Warn about NOPs inserted after word multiplies.
-c                      Warn about symbols whoes names match register names.
-c                      Warn about symbols whoes names match register names.
-C                      Opposite of -C.  -c is the default.
-C                      Opposite of -C.  -c is the default.
                                         contraint violations
                                         contraint violations
                                         fo contraint violations
                                         fo contraint violations
                                         instructions might violate contraints
                                         instructions might violate contraints
                                         might violate contraints
                                         might violate contraints
                          Registers will not need any prefix.
                          Registers will not need any prefix.
                          Registers will require a `$'-prefix.
                          Registers will require a `$'-prefix.
                          emulate output (default %s)
                          emulate output (default %s)
             Record the cpu type
             Record the cpu type
        -EB            assemble code for a big-endian cpu
        -EB            assemble code for a big-endian cpu
        -EL            assemble code for a little-endian cpu
        -EL            assemble code for a little-endian cpu
        -FIXDD         assemble code for fix data dependency
        -FIXDD         assemble code for fix data dependency
        -G gpnum       assemble code for setting gpsize and default is 8 byte
        -G gpnum       assemble code for setting gpsize and default is 8 byte
        -KPIC          assemble code for PIC
        -KPIC          assemble code for PIC
        -NWARN         assemble code for no warning message for fix data dependency
        -NWARN         assemble code for no warning message for fix data dependency
        -O0            assembler will not perform any optimizations
        -O0            assembler will not perform any optimizations
        -SCORE5                assemble code for target is SCORE5
        -SCORE5                assemble code for target is SCORE5
        -SCORE5U       assemble code for target is SCORE5U
        -SCORE5U       assemble code for target is SCORE5U
        -SCORE7                assemble code for target is SCORE7, this is default setting
        -SCORE7                assemble code for target is SCORE7, this is default setting
        -USE_R1                assemble code for no warning message when using temp register r1
        -USE_R1                assemble code for no warning message when using temp register r1
        -V             Sunplus release version
        -V             Sunplus release version
        -V                print assembler version number
        -V                print assembler version number
        -Qy, -Qn          ignored
        -Qy, -Qn          ignored
        S390 options:
        S390 options:
        -mregnames        Allow symbolic names for registers
        -mregnames        Allow symbolic names for registers
        -mwarn-areg-zero  Warn about zero base/index registers
        -mwarn-areg-zero  Warn about zero base/index registers
        -mno-regnames     Do not allow symbolic names for registers
        -mno-regnames     Do not allow symbolic names for registers
        -m31              Set file format to 31 bit format
        -m31              Set file format to 31 bit format
        -m64              Set file format to 64 bit format
        -m64              Set file format to 64 bit format
    ops were:   --32/--64               generate 32bit/64bit code
    ops were:   --32/--64               generate 32bit/64bit code
  --MD FILE               write dependency information in FILE (default none)
  --MD FILE               write dependency information in FILE (default none)
  --alternate             initially turn on alternate macro syntax
  --alternate             initially turn on alternate macro syntax
  --defsym SYM=VAL        define symbol SYM to given value
  --defsym SYM=VAL        define symbol SYM to given value
  --divide                do not treat `/' as a comment character
  --divide                do not treat `/' as a comment character
  --divide                ignored
  --divide                ignored
  --execstack             require executable stack for this object
  --execstack             require executable stack for this object
  --fatal-warnings        treat warnings as errors
  --fatal-warnings        treat warnings as errors
  --gdwarf-2              generate DWARF2 debugging information
  --gdwarf-2              generate DWARF2 debugging information
  --gstabs                generate STABS debugging information
  --gstabs                generate STABS debugging information
  --gstabs+               generate STABS debug info with GNU extensions
  --gstabs+               generate STABS debug info with GNU extensions
  --hash-size=     set the hash table size close to 
  --hash-size=     set the hash table size close to 
  --help                  show this message and exit
  --help                  show this message and exit
  --itbl INSTTBL          extend instruction set to include instructions
  --itbl INSTTBL          extend instruction set to include instructions
                          matching the specifications defined in file INSTTBL
                          matching the specifications defined in file INSTTBL
  --listing-cont-lines    set the maximum number of continuation lines used
  --listing-cont-lines    set the maximum number of continuation lines used
                          for the output data column of the listing
                          for the output data column of the listing
  --listing-lhs-width     set the width in words of the output data column of
  --listing-lhs-width     set the width in words of the output data column of
                          the listing
                          the listing
  --listing-lhs-width2    set the width in words of the continuation lines
  --listing-lhs-width2    set the width in words of the continuation lines
                          of the output data column; ignored if smaller than
                          of the output data column; ignored if smaller than
                          the width of the first line
                          the width of the first line
  --listing-rhs-width     set the max width in characters of the lines from
  --listing-rhs-width     set the max width in characters of the lines from
                          the source file
                          the source file
  --march=             Generate code for .  Valid choices for 
  --march=             Generate code for .  Valid choices for 
                                are v0_v10, v10, v32 and common_v10_v32.
                                are v0_v10, v10, v32 and common_v10_v32.
  --no-underscore         User symbols do not have any prefix.
  --no-underscore         User symbols do not have any prefix.
  --noexecstack           don't require executable stack for this object
  --noexecstack           don't require executable stack for this object
  --pic                        Enable generation of position-independent code.
  --pic                        Enable generation of position-independent code.
  --reduce-memory-overheads
  --reduce-memory-overheads
                          prefer smaller memory use at the cost of longer
                          prefer smaller memory use at the cost of longer
                          assembly times
                          assembly times
  --statistics            print various measured statistics from execution
  --statistics            print various measured statistics from execution
  --strip-local-absolute  strip local absolute symbols
  --strip-local-absolute  strip local absolute symbols
  --target-help           show target specific options
  --target-help           show target specific options
  --traditional-format    Use same format as native assembler when possible
  --traditional-format    Use same format as native assembler when possible
  --underscore            User symbols are normally prepended with underscore.
  --underscore            User symbols are normally prepended with underscore.
  --version               print assembler version number and exit
  --version               print assembler version number and exit
  --warn                  don't suppress warnings
  --warn                  don't suppress warnings
  -D                      produce assembler debugging messages
  -D                      produce assembler debugging messages
  -EB                     assemble code for a big-endian cpu
  -EB                     assemble code for a big-endian cpu
  -EB,-big                produce big endian code and data
  -EB,-big                produce big endian code and data
  -EL                    generate code for little endian mode (default)
  -EL                    generate code for little endian mode (default)
  -EB                     generate code for big endian mode
  -EB                     generate code for big endian mode
  -mwarn-expand           warn if pseudo operations are expanded
  -mwarn-expand           warn if pseudo operations are expanded
  -mxp                    enable i860XP support (disabled by default)
  -mxp                    enable i860XP support (disabled by default)
  -mintel-syntax          enable Intel syntax (default to AT&T/SVR4)
  -mintel-syntax          enable Intel syntax (default to AT&T/SVR4)
  -EL                     assemble code for a little-endian cpu
  -EL                     assemble code for a little-endian cpu
  -EL,-little             produce little endian code and data
  -EL,-little             produce little endian code and data
  -I DIR                  add DIR to search list for .include directives
  -I DIR                  add DIR to search list for .include directives
  -Ip                     synonym for -ignore-parallel-conflicts
  -Ip                     synonym for -ignore-parallel-conflicts
  -J                      don't warn about signed overflow
  -J                      don't warn about signed overflow
  -K                      warn when differences altered for long displacements
  -K                      warn when differences altered for long displacements
  -KPIC                   generate PIC
  -KPIC                   generate PIC
  -L,--keep-locals        keep local symbols (e.g. starting with `L')
  -L,--keep-locals        keep local symbols (e.g. starting with `L')
  -M,--mri                assemble in MRI compatibility mode
  -M,--mri                assemble in MRI compatibility mode
  -N                      Warn when branches are expanded to jumps.
  -N                      Warn when branches are expanded to jumps.
  -O                      try to optimize code.  Implies -parallel
  -O                      try to optimize code.  Implies -parallel
  -Q                      ignored
  -Q                      ignored
  -Q                      ignored
  -Q                      ignored
  -V                      print assembler version number
  -V                      print assembler version number
  -k                      ignored
  -k                      ignored
  -R                      fold data section into text section
  -R                      fold data section into text section
  -V                     print assembler version number
  -V                     print assembler version number
  -Qy, -Qn                ignored
  -Qy, -Qn                ignored
  -W  --no-warn           suppress warnings
  -W  --no-warn           suppress warnings
  -Wnp                    synonym for -no-warn-explicit-parallel-conflicts
  -Wnp                    synonym for -no-warn-explicit-parallel-conflicts
  -Wnuh                   synonym for -no-warn-unmatched-high
  -Wnuh                   synonym for -no-warn-unmatched-high
  -Wp                     synonym for -warn-explicit-parallel-conflicts
  -Wp                     synonym for -warn-explicit-parallel-conflicts
  -Wuh                    synonym for -warn-unmatched-high
  -Wuh                    synonym for -warn-unmatched-high
  -X                      ignored
  -X                      ignored
  -Z                      generate object file even after errors
  -Z                      generate object file even after errors
  -c                      print a warning if a comment is found
  -c                      print a warning if a comment is found
  -f                      skip whitespace and comment preprocessing
  -f                      skip whitespace and comment preprocessing
  -fixed-special-register-names
  -fixed-special-register-names
                          Allow only the original special register names.
                          Allow only the original special register names.
  -g --gen-debug          generate debugging information
  -g --gen-debug          generate debugging information
  -globalize-symbols      Make all symbols global.
  -globalize-symbols      Make all symbols global.
  -gnu-syntax             Turn off mmixal syntax compatibility.
  -gnu-syntax             Turn off mmixal syntax compatibility.
  -h, -H                  Don't execute, print this help text.  Deprecated.
  -h, -H                  Don't execute, print this help text.  Deprecated.
  -ignore-parallel-conflicts            do not check parallel instructions
  -ignore-parallel-conflicts            do not check parallel instructions
  -linker-allocated-gregs If there's no suitable GREG definition for the                          operands of an instruction, let the linker resolve.
  -linker-allocated-gregs If there's no suitable GREG definition for the                          operands of an instruction, let the linker resolve.
  -m32r                   disable support for the m32rx instruction set
  -m32r                   disable support for the m32rx instruction set
  -m32r2                  support the extended m32r2 instruction set
  -m32r2                  support the extended m32r2 instruction set
  -m32rx                  support the extended m32rx instruction set
  -m32rx                  support the extended m32rx instruction set
  -mQ - enable relaxation at assembly time. DANGEROUS!
  -mQ - enable relaxation at assembly time. DANGEROUS!
  -mP - enable polymorph instructions
  -mP - enable polymorph instructions
  -mall-opcodes    accept all AVR opcodes, even if not supported by MCU
  -mall-opcodes    accept all AVR opcodes, even if not supported by MCU
  -mno-skip-bug    disable warnings for skipping two-word instructions
  -mno-skip-bug    disable warnings for skipping two-word instructions
                   (default for avr4, avr5)
                   (default for avr4, avr5)
  -mno-wrap        reject rjmp/rcall instructions with 8K wrap-around
  -mno-wrap        reject rjmp/rcall instructions with 8K wrap-around
                   (default for avr3, avr5)
                   (default for avr3, avr5)
  -march=CPU/-mtune=CPU   generate code/optimize for CPU, where CPU is one of:
  -march=CPU/-mtune=CPU   generate code/optimize for CPU, where CPU is one of:
                           i386, i486, pentium, pentiumpro, pentium4, nocona,
                           i386, i486, pentium, pentiumpro, pentium4, nocona,
                           core, core2, k6, athlon, k8, generic32, generic64
                           core, core2, k6, athlon, k8, generic32, generic64
  -mip2022               restrict to IP2022 insns
  -mip2022               restrict to IP2022 insns
  -mip2022ext            permit extended IP2022 insn
  -mip2022ext            permit extended IP2022 insn
  -mrelax                   Enable relaxation
  -mrelax                   Enable relaxation
  -mv850                    The code is targeted at the v850
  -mv850                    The code is targeted at the v850
  -mv850any                 The code is generic, despite any processor specific instructions
  -mv850any                 The code is generic, despite any processor specific instructions
  -mv850e                   The code is targeted at the v850e
  -mv850e                   The code is targeted at the v850e
  -mv850e1                  The code is targeted at the v850e1
  -mv850e1                  The code is targeted at the v850e1
  -mwarn-signed-overflow    Warn if signed immediate values overflow
  -mwarn-signed-overflow    Warn if signed immediate values overflow
  -mwarn-unsigned-overflow  Warn if unsigned immediate values overflow
  -mwarn-unsigned-overflow  Warn if unsigned immediate values overflow
  -n                      Do not optimize code alignment
  -n                      Do not optimize code alignment
  -q                      quieten some warnings
  -q                      quieten some warnings
  -nIp                    synonym for -no-ignore-parallel-conflicts
  -nIp                    synonym for -no-ignore-parallel-conflicts
  -no-bitinst             disallow the M32R2's extended bit-field instructions
  -no-bitinst             disallow the M32R2's extended bit-field instructions
  -no-expand              Do not expand GETA, branches, PUSHJ or JUMP
  -no-expand              Do not expand GETA, branches, PUSHJ or JUMP
                          into multiple instructions.
                          into multiple instructions.
  -no-ignore-parallel-conflicts         check parallel instructions for
  -no-ignore-parallel-conflicts         check parallel instructions for
  -no-merge-gregs         Do not merge GREG definitions with nearby values.
  -no-merge-gregs         Do not merge GREG definitions with nearby values.
  -no-parallel            disable -parallel
  -no-parallel            disable -parallel
  -no-predefined-syms     Do not provide mmixal built-in constants.
  -no-predefined-syms     Do not provide mmixal built-in constants.
                          Implies -fixed-special-register-names.
                          Implies -fixed-special-register-names.
  -no-warn-explicit-parallel-conflicts  do not warn when parallel
  -no-warn-explicit-parallel-conflicts  do not warn when parallel
  -no-warn-unmatched-high do not warn about missing low relocs
  -no-warn-unmatched-high do not warn about missing low relocs
  -nocpp                  ignored
  -nocpp                  ignored
  -o OBJFILE              name the object-file output OBJFILE (default a.out)
  -o OBJFILE              name the object-file output OBJFILE (default a.out)
  -parallel               try to combine instructions in parallel
  -parallel               try to combine instructions in parallel
  -relax                  Create linker relaxable code.
  -relax                  Create linker relaxable code.
  -s                      ignored
  -s                      ignored
  -w                      ignored
  -w                      ignored
  -warn-explicit-parallel-conflicts     warn when parallel instructions
  -warn-explicit-parallel-conflicts     warn when parallel instructions
  -warn-unmatched-high    warn when an (s)high reloc has no matching low reloc
  -warn-unmatched-high    warn when an (s)high reloc has no matching low reloc
  -x                      Do not warn when an operand to GETA, a branch,
  -x                      Do not warn when an operand to GETA, a branch,
                          PUSHJ or JUMP is not known to be within range.
                          PUSHJ or JUMP is not known to be within range.
                          The linker will catch any errors.  Implies
                          The linker will catch any errors.  Implies
                          -linker-allocated-gregs.  @FILE                   read options from FILE
                          -linker-allocated-gregs.  @FILE                   read options from FILE
 %s; (Requires %s; requested architecture is %s.) *input_line_pointer == '%c' 0x%02x
 %s; (Requires %s; requested architecture is %s.) *input_line_pointer == '%c' 0x%02x
 ARM-specific assembler options:
 ARM-specific assembler options:
 BFIN specific command line options:
 BFIN specific command line options:
 FR30 specific command line options:
 FR30 specific command line options:
 M32C specific command line options:
 M32C specific command line options:
 M32R specific command line options:
 M32R specific command line options:
 MMIX-specific command line options:
 MMIX-specific command line options:
 Score-specific assembler options:
 Score-specific assembler options:
 V850 options:
 V850 options:
 XC16X specific command line options:
 XC16X specific command line options:
 XSTORMY16 specific command line options:
 XSTORMY16 specific command line options:
 Z8K options:
 Z8K options:
  -z8001                  generate segmented code
  -z8001                  generate segmented code
  -z8002                  generate unsegmented code
  -z8002                  generate unsegmented code
  -linkrelax              create linker relaxable code
  -linkrelax              create linker relaxable code
 branch relocation truncate (0x%x)  [-2^8 ~ 2^8] branch relocation truncate (0x%x) [-2^19 ~ 2^19] branch relocation truncate (0x%x) [-2^8 ~ 2^8]!%s does not use a sequence number!samegp reloc against symbol without .prologue: %s"%d" (instance number %d of a %s label)".else" without matching ".if"".elseif" after ".else"".elseif" without matching ".if"".endif" without ".if"# Example of `%s' instructions
 branch relocation truncate (0x%x)  [-2^8 ~ 2^8] branch relocation truncate (0x%x) [-2^19 ~ 2^19] branch relocation truncate (0x%x) [-2^8 ~ 2^8]!%s does not use a sequence number!samegp reloc against symbol without .prologue: %s"%d" (instance number %d of a %s label)".else" without matching ".if"".elseif" after ".else"".elseif" without matching ".if"".endif" without ".if"# Example of `%s' instructions
        .sect .text
        .sect .text
_start:
_start:
# bars register# conflicts length#4 not valid on H8/300.###% operator needs absolute expression%d error%s, %d warning%s, generating bad object file%d error%s, %d warning%s, no object file generated%d warnings, treating warnings as errors%s -- `%s'%s -- statement `%s' ignored%s NOP inserted%s `%s' already has an alias `%s'%s argument must be a string%s out of domain (%d is not a multiple of %d)%s out of range (%d is not between %d and %d)%s out of range (0x%s is not between 0x%s and 0x%s)%s register same as write-back base%s relocations do not fit in %d bytes%s relocations do not fit in %d bytes
# bars register# conflicts length#4 not valid on H8/300.###% operator needs absolute expression%d error%s, %d warning%s, generating bad object file%d error%s, %d warning%s, no object file generated%d warnings, treating warnings as errors%s -- `%s'%s -- statement `%s' ignored%s NOP inserted%s `%s' already has an alias `%s'%s argument must be a string%s out of domain (%d is not a multiple of %d)%s out of range (%d is not between %d and %d)%s out of range (0x%s is not between 0x%s and 0x%s)%s register same as write-back base%s relocations do not fit in %d bytes%s relocations do not fit in %d bytes
%s shortened to %s%s symbol recursion stopped at second appearance of '%s'%s unsupported%s without %s%s: data size %ld
%s shortened to %s%s symbol recursion stopped at second appearance of '%s'%s unsupported%s without %s%s: data size %ld
%s: global symbols not supported in common sections%s: no such section%s: output of 1st instruction is the same as an input to 2nd instruction - is this intentional ?%s: output of 2nd instruction is the same as an input to 1st instruction - is this intentional ?%s: total time in assembly: %ld.%06ld
%s: global symbols not supported in common sections%s: no such section%s: output of 1st instruction is the same as an input to 2nd instruction - is this intentional ?%s: output of 2nd instruction is the same as an input to 1st instruction - is this intentional ?%s: total time in assembly: %ld.%06ld
%s: unexpected function type: %d%s: unrecognized processor name%s: would close weakref loop: %s%s:%u: bad return from bfd_install_relocation: %x%u-byte relocation cannot be applied to %u-byte field'%s' is not repeatable. Resulting behavior is undefined.'%s' is only available in DD2.0 or higher.'%s': only the NOP instruction can be issued in parallel on the m32r')' required',' expected'ASR' required'CPSR' or 'SPSR' expected'LSL' or 'ASR' required'LSL' required'MFC_RdTagMask' (channel 12) is only available in DD2.0 or higher.'SPU_RdEventMask' (channel 11) is only available in DD2.0 or higher.'[' expected'[' expected after PLD mnemonic'[' expected after PLI mnemonic']' expected'd.%s' must be 8-byte aligned'entry_num' must be absolute number in [0,31]'}' expected at end of 'option' field(PC)+ unpredictable(plt) is only valid on branch targets(unknown reason)*-%s conflicts with the other architecture options, which imply -%s-(PC) unpredictable-- unterminated string--abi=[32|64]              set size of expanded SHmedia operands and object
%s: unexpected function type: %d%s: unrecognized processor name%s: would close weakref loop: %s%s:%u: bad return from bfd_install_relocation: %x%u-byte relocation cannot be applied to %u-byte field'%s' is not repeatable. Resulting behavior is undefined.'%s' is only available in DD2.0 or higher.'%s': only the NOP instruction can be issued in parallel on the m32r')' required',' expected'ASR' required'CPSR' or 'SPSR' expected'LSL' or 'ASR' required'LSL' required'MFC_RdTagMask' (channel 12) is only available in DD2.0 or higher.'SPU_RdEventMask' (channel 11) is only available in DD2.0 or higher.'[' expected'[' expected after PLD mnemonic'[' expected after PLI mnemonic']' expected'd.%s' must be 8-byte aligned'entry_num' must be absolute number in [0,31]'}' expected at end of 'option' field(PC)+ unpredictable(plt) is only valid on branch targets(unknown reason)*-%s conflicts with the other architecture options, which imply -%s-(PC) unpredictable-- unterminated string--abi=[32|64]              set size of expanded SHmedia operands and object
                        file type
                        file type
--shcompact-const-crange  emit code-range descriptors for constants in
--shcompact-const-crange  emit code-range descriptors for constants in
                        SHcompact code sections
                        SHcompact code sections
--no-mix                disallow SHmedia code in the same section as
--no-mix                disallow SHmedia code in the same section as
                        constants and SHcompact code
                        constants and SHcompact code
--no-expand             do not expand MOVI, PT, PTA or PTB instructions
--no-expand             do not expand MOVI, PT, PTA or PTB instructions
--expand-pt32           with -abi=64, expand PT, PTA and PTB instructions
--expand-pt32           with -abi=64, expand PT, PTA and PTB instructions
                        to 32 bits only
                        to 32 bits only
--absolute-literals option not supported in this Xtensa configuration--density option is ignored--generics is deprecated; use --transform instead--gstabs is not supported for ia64--hash-size needs a numeric argument--isa=[shmedia             set as the default instruction set for SH64
--absolute-literals option not supported in this Xtensa configuration--density option is ignored--generics is deprecated; use --transform instead--gstabs is not supported for ia64--hash-size needs a numeric argument--isa=[shmedia             set as the default instruction set for SH64
    | SHmedia
    | SHmedia
    | shcompact
    | shcompact
    | SHcompact]
    | SHcompact]
--no-density option is ignored--no-generics is deprecated; use --no-transform instead--no-relax is deprecated; use --no-transform instead--no-underscore is invalid with a.out format--relax is deprecated; use --transform instead-32                    create 32 bit object file
--no-density option is ignored--no-generics is deprecated; use --no-transform instead--no-relax is deprecated; use --no-transform instead--no-underscore is invalid with a.out format--relax is deprecated; use --transform instead-32                    create 32 bit object file
-64                     create 64 bit object file
-64                     create 64 bit object file
-32                    create o32 ABI object file (default)
-32                    create o32 ABI object file (default)
-n32                    create n32 ABI object file
-n32                    create n32 ABI object file
-64                     create 64 ABI object file
-64                     create 64 ABI object file
-32 is supported for ELF format only-64 is supported for ELF format only-EL                  generate code for a little endian machine
-32 is supported for ELF format only-64 is supported for ELF format only-EL                  generate code for a little endian machine
-EB                     generate code for a big endian machine
-EB                     generate code for a big endian machine
--little-endian-data    generate code for a machine having big endian
--little-endian-data    generate code for a machine having big endian
                        instructions and little endian data.
                        instructions and little endian data.
-G may not be used in position-independent code-G may not be used with SVR4 PIC code-G n         Data >= n bytes is in small data area
-G may not be used in position-independent code-G may not be used with SVR4 PIC code-G n         Data >= n bytes is in small data area
-G not supported in this configuration.-KPIC                  generate PIC
-G not supported in this configuration.-KPIC                  generate PIC
-V                      print assembler version number
-V                      print assembler version number
-undeclared-regs        ignore application global register usage without
-undeclared-regs        ignore application global register usage without
                        appropriate .register directive (default)
                        appropriate .register directive (default)
-no-undeclared-regs     force error on application global register usage
-no-undeclared-regs     force error on application global register usage
                        without appropriate .register directive
                        without appropriate .register directive
-q                      ignored
-q                      ignored
-Qy, -Qn                ignored
-Qy, -Qn                ignored
-s                      ignored
-s                      ignored
-KPIC, -call_shared    generate SVR4 position independent code
-KPIC, -call_shared    generate SVR4 position independent code
-mvxworks-pic           generate VxWorks position independent code
-mvxworks-pic           generate VxWorks position independent code
-non_shared             do not generate position independent code
-non_shared             do not generate position independent code
-xgot                   assume a 32 bit GOT
-xgot                   assume a 32 bit GOT
-mpdr, -mno-pdr         enable/disable creation of .pdr sections
-mpdr, -mno-pdr         enable/disable creation of .pdr sections
-mshared, -mno-shared   disable/enable .cpload optimization for
-mshared, -mno-shared   disable/enable .cpload optimization for
                        position dependent (non shared) code
                        position dependent (non shared) code
-mabi=ABI               create ABI conformant object file for:
-mabi=ABI               create ABI conformant object file for:
-R option not supported on this target.-TSO                   use Total Store Ordering
-R option not supported on this target.-TSO                   use Total Store Ordering
-PSO                    use Partial Store Ordering
-PSO                    use Partial Store Ordering
-RMO                    use Relaxed Memory Ordering
-RMO                    use Relaxed Memory Ordering
-call_shared is supported only for ELF format-expand-pt32 invalid together with -no-expand-expand-pt32 only valid with -abi=64-k                    generate PIC
-call_shared is supported only for ELF format-expand-pt32 invalid together with -no-expand-expand-pt32 only valid with -abi=64-k                    generate PIC
-l                     use 1 word for refs to undefined symbols [default 2]
-l                     use 1 word for refs to undefined symbols [default 2]
-pic, -k                generate position independent code
-pic, -k                generate position independent code
-S                      turn jbsr into jsr
-S                      turn jbsr into jsr
--pcrel                 never turn PC-relative branches into absolute jumps
--pcrel                 never turn PC-relative branches into absolute jumps
--register-prefix-optional
--register-prefix-optional
                        recognize register names without prefix character
                        recognize register names without prefix character
--bitwise-or            do not treat `|' as a comment character
--bitwise-or            do not treat `|' as a comment character
--base-size-default-16  base reg without size is 16 bits
--base-size-default-16  base reg without size is 16 bits
--base-size-default-32  base reg without size is 32 bits (default)
--base-size-default-32  base reg without size is 32 bits (default)
--disp-size-default-16  displacement with unknown size is 16 bits
--disp-size-default-16  displacement with unknown size is 16 bits
--disp-size-default-32  displacement with unknown size is 32 bits (default)
--disp-size-default-32  displacement with unknown size is 32 bits (default)
-mCPU                  equivalent to -march=CPU -mtune=CPU. Deprecated.
-mCPU                  equivalent to -march=CPU -mtune=CPU. Deprecated.
-no-mCPU                don't generate code specific to CPU.
-no-mCPU                don't generate code specific to CPU.
                        For -mCPU and -no-mCPU, CPU must be one of:
                        For -mCPU and -no-mCPU, CPU must be one of:
-mPIC        Note large position independent code
-mPIC        Note large position independent code
-m[no-]%-16s enable/disable%s architecture extension
-m[no-]%-16s enable/disable%s architecture extension
-mabi is supported for ELF format only-maltivec               generate code for AltiVec
-mabi is supported for ELF format only-maltivec               generate code for AltiVec
-me300                  generate code for PowerPC e300 family
-me300                  generate code for PowerPC e300 family
-me500, -me500x2        generate code for Motorola e500 core complex
-me500, -me500x2        generate code for Motorola e500 core complex
-mspe                   generate code for Motorola SPE instructions
-mspe                   generate code for Motorola SPE instructions
-mregnames              Allow symbolic names for registers
-mregnames              Allow symbolic names for registers
-mno-regnames           Do not allow symbolic names for registers
-mno-regnames           Do not allow symbolic names for registers
-march=                set architecture
-march=                set architecture
-mcpu=          set cpu [default %s]
-mcpu=          set cpu [default %s]
-mcpu=       Specify the CPU version
-mcpu=       Specify the CPU version
-mcpu={fr500|fr550|fr400|fr405|fr450|fr300|frv|simple|tomcat}
-mcpu={fr500|fr550|fr400|fr405|fr450|fr300|frv|simple|tomcat}
-mdouble     Note fp double insns are used
-mdouble     Note fp double insns are used
-mdsp                  generate DSP instructions
-mdsp                  generate DSP instructions
-mno-dsp                do not generate DSP instructions
-mno-dsp                do not generate DSP instructions
-mdspr2                        generate DSP R2 instructions
-mdspr2                        generate DSP R2 instructions
-mno-dspr2              do not generate DSP R2 instructions
-mno-dspr2              do not generate DSP R2 instructions
-mdword      Note stack is aligned to a 8 byte boundary
-mdword      Note stack is aligned to a 8 byte boundary
-me             Redirect errors to a file
-me             Redirect errors to a file
-merrors-to-file 
-merrors-to-file 
-mfar-mode | -mf          Use extended addressing
-mfar-mode | -mf          Use extended addressing
-mfdpic      Assemble for the FDPIC ABI
-mfdpic      Assemble for the FDPIC ABI
-mfix-vr4120           work around certain VR4120 errata
-mfix-vr4120           work around certain VR4120 errata
-mfix-vr4130            work around VR4130 mflo/mfhi errata
-mfix-vr4130            work around VR4130 mflo/mfhi errata
-mgp32                  use 32-bit GPRs, regardless of the chosen ISA
-mgp32                  use 32-bit GPRs, regardless of the chosen ISA
-mfp32                  use 32-bit FPRs, regardless of the chosen ISA
-mfp32                  use 32-bit FPRs, regardless of the chosen ISA
-msym32                 assume all symbols have 32-bit values
-msym32                 assume all symbols have 32-bit values
-O0                     remove unneeded NOPs, do not swap branches
-O0                     remove unneeded NOPs, do not swap branches
-O                      remove unneeded NOPs and swap branches
-O                      remove unneeded NOPs and swap branches
--[no-]construct-floats [dis]allow floating point values to be constructed
--[no-]construct-floats [dis]allow floating point values to be constructed
--trap, --no-break      trap exception on div by 0 and mult overflow
--trap, --no-break      trap exception on div by 0 and mult overflow
--break, --no-trap      break exception on div by 0 and mult overflow
--break, --no-trap      break exception on div by 0 and mult overflow
-mfp32 used with -mdmx-mfp32 used with -mips3d-mfp32 used with a 64-bit ABI-mfp64 used with a 32-bit ABI-mfp64 used with a 32-bit fpu-mfpr-32     Note 32 fprs are used
-mfp32 used with -mdmx-mfp32 used with -mips3d-mfp32 used with a 64-bit ABI-mfp64 used with a 32-bit ABI-mfp64 used with a 32-bit fpu-mfpr-32     Note 32 fprs are used
-mfpr-64     Note 64 fprs are used
-mfpr-64     Note 64 fprs are used
-mgp32 used with a 64-bit ABI-mgp64 used with a 32-bit ABI-mgp64 used with a 32-bit processor-mgpr-32     Note 32 gprs are used
-mgp32 used with a 64-bit ABI-mgp64 used with a 32-bit ABI-mgp64 used with a 32-bit processor-mgpr-32     Note 32 gprs are used
-mgpr-64     Note 64 gprs are used
-mgpr-64     Note 64 gprs are used
-mips1                 generate MIPS ISA I instructions
-mips1                 generate MIPS ISA I instructions
-mips2                  generate MIPS ISA II instructions
-mips2                  generate MIPS ISA II instructions
-mips3                  generate MIPS ISA III instructions
-mips3                  generate MIPS ISA III instructions
-mips4                  generate MIPS ISA IV instructions
-mips4                  generate MIPS ISA IV instructions
-mips5                  generate MIPS ISA V instructions
-mips5                  generate MIPS ISA V instructions
-mips32                 generate MIPS32 ISA instructions
-mips32                 generate MIPS32 ISA instructions
-mips32r2               generate MIPS32 release 2 ISA instructions
-mips32r2               generate MIPS32 release 2 ISA instructions
-mips64                 generate MIPS64 ISA instructions
-mips64                 generate MIPS64 ISA instructions
-mips64r2               generate MIPS64 release 2 ISA instructions
-mips64r2               generate MIPS64 release 2 ISA instructions
-march=CPU/-mtune=CPU   generate code/schedule for CPU, where CPU is one of:
-march=CPU/-mtune=CPU   generate code/schedule for CPU, where CPU is one of:
-mips16                        generate mips16 instructions
-mips16                        generate mips16 instructions
-no-mips16              do not generate mips16 instructions
-no-mips16              do not generate mips16 instructions
-mlibrary-pic Compile library for large position indepedent code
-mlibrary-pic Compile library for large position indepedent code
-mmedia      Note media insns are used
-mmedia      Note media insns are used
-mmt                   generate MT instructions
-mmt                   generate MT instructions
-mno-mt                 do not generate MT instructions
-mno-mt                 do not generate MT instructions
-mmuladd     Note multiply add/subtract insns are used
-mmuladd     Note multiply add/subtract insns are used
-mno-dword   Note stack is aligned to a 4 byte boundary
-mno-dword   Note stack is aligned to a 4 byte boundary
-mno-pack    Do not allow instructions to be packed
-mno-pack    Do not allow instructions to be packed
-mnopic      Disable -mpic, -mPIC, -mlibrary-pic and -mfdpic
-mnopic      Disable -mpic, -mPIC, -mlibrary-pic and -mfdpic
-mpack       Note instructions are packed
-mpack       Note instructions are packed
-mpic        Note small position independent code
-mpic        Note small position independent code
-mppc64, -m620         generate code for PowerPC 620/625/630
-mppc64, -m620         generate code for PowerPC 620/625/630
-mppc64bridge           generate code for PowerPC 64, including bridge insns
-mppc64bridge           generate code for PowerPC 64, including bridge insns
-mbooke64               generate code for 64-bit PowerPC BookE
-mbooke64               generate code for 64-bit PowerPC BookE
-mbooke, mbooke32       generate code for 32-bit PowerPC BookE
-mbooke, mbooke32       generate code for 32-bit PowerPC BookE
-mpower4                generate code for Power4 architecture
-mpower4                generate code for Power4 architecture
-mpower5                generate code for Power5 architecture
-mpower5                generate code for Power5 architecture
-mpower6                generate code for Power6 architecture
-mpower6                generate code for Power6 architecture
-mcell                  generate code for Cell Broadband Engine architecture
-mcell                  generate code for Cell Broadband Engine architecture
-mcom                   generate code Power/PowerPC common instructions
-mcom                   generate code Power/PowerPC common instructions
-many                   generate code for any architecture (PWR/PWRX/PPC)
-many                   generate code for any architecture (PWR/PWRX/PPC)
-mrelocatable          support for GCC's -mrelocatble option
-mrelocatable          support for GCC's -mrelocatble option
-mrelocatable-lib       support for GCC's -mrelocatble-lib option
-mrelocatable-lib       support for GCC's -mrelocatble-lib option
-memb                   set PPC_EMB bit in ELF flags
-memb                   set PPC_EMB bit in ELF flags
-mlittle, -mlittle-endian, -l, -le
-mlittle, -mlittle-endian, -l, -le
                        generate code for a little endian machine
                        generate code for a little endian machine
-mbig, -mbig-endian, -b, -be
-mbig, -mbig-endian, -b, -be
                        generate code for a big endian machine
                        generate code for a big endian machine
-msolaris               generate code for Solaris
-msolaris               generate code for Solaris
-mno-solaris            do not generate code for Solaris
-mno-solaris            do not generate code for Solaris
-V                      print assembler version number
-V                      print assembler version number
-Qy, -Qn                ignored
-Qy, -Qn                ignored
-msmartmips            generate smartmips instructions
-msmartmips            generate smartmips instructions
-mno-smartmips          do not generate smartmips instructions
-mno-smartmips          do not generate smartmips instructions
-msoft-float Note software fp is used
-msoft-float Note software fp is used
-mtomcat-debug Debug tomcat workarounds
-mtomcat-debug Debug tomcat workarounds
-mtomcat-stats Print out stats for tomcat workarounds
-mtomcat-stats Print out stats for tomcat workarounds
-n32 is supported for ELF format only-no-expand only valid with SHcompact or SHmedia-no-mix is invalid without specifying SHcompact or SHmedia-non_shared is supported only for ELF format-shcompact-const-crange is invalid without SHcompact....COMMon length (%d.) < 0! Ignored..COMMon length (%ld.) <0! Ignored..COMMon length (%lu) out of range ignored.EQU must use a label.EXIT must appear within a procedure.REG expression must be a register.REG must use a label.SCOMMon length (%ld.) <0! Ignored..abort detected.  Abandoning ship..arch  requires a matching --march=... option.begin [no-]density is ignored.begin directive with no matching .end directive.begin directive without a preceding .ent directive.begin directive without a preceding .file directive.begin literal is deprecated; use .literal instead.begin/.bend in different segments.bend directive names unknown symbol.bend directive without a preceding .ent directive.bend directive without a preceding .file directive.callinfo is not within a procedure definition.cfi_endproc without corresponding .cfi_startproc.cfi_lsda requires encoding and symbol arguments.cfi_personality requires encoding and symbol arguments.cpload not in noreorder section.def pseudo-op used inside of .def/.endef: ignored..def pseudo-op used inside of .def/.endef; ignored.dim pseudo-op used outside of .def/.endef: ignored..dim pseudo-op used outside of .def/.endef; ignored.ef with no preceding .function.end [no-]density is ignored.end directive has no name.end directive missing or unknown symbol.end directive names different symbol than .ent.end directive names unknown symbol.end directive without a preceding .ent directive.end directive without a preceding .ent directive..end directive without a preceding .file directive.end directive without matching .ent.end not in text section.end symbol does not match .ent symbol..end%c encountered without preceeding %s.end%s without preceding .%s.endef pseudo-op used before .def; ignored.endef pseudo-op used outside of .def/.endef: ignored..endfunc missing for previous .func.endfunc missing for previous .proc.ent directive has no name.ent directive has no symbol.ent directive without matching .end.ent or .aent not in text section..err encountered.error directive invoked in source file.es without preceding .bs.fail %ld encountered.field count '%d' out of range (1 <= X <= 32).fill size clamped to %d.fmask outside of .ent.frame outside of .ent.ifeqs syntax error.incbin count zero, ignoring `%s'.largecomm supported only in 64bit mode, producing .comm.linkonce is not supported for this object file format.literal not allowed inside .begin literal region.literal_position inside literal directive; ignoring.ln pseudo-op inside .def/.endef: ignored..loc before .file.loc outside of .text.loc pseudo-op inside .def/.endef: ignored..machine stack overflow.machine stack underflow.mask outside of .ent.mask/.fmask outside of .ent.name directive has no symbol.name directive not in link (.link) section.option pic%d not supported.pdesc directive has no entry symbol.pdesc directive not in link (.link) section.pdesc has no matching .ent.popsection without corresponding .pushsection; ignored.previous without corresponding .section; ignored.profiler pseudo requires at least two operands..prologue directive without a preceding .ent directive.sblock may be used for initialized sections only.scl pseudo-op used outside of .def/.endef ignored..scl pseudo-op used outside of .def/.endef; ignored.set pop with no .set push.size expression too complicated to fix up.size pseudo-op used outside of .def/.endef ignored..size pseudo-op used outside of .def/.endef; ignored.space or .fill with negative value, ignored.space repeat count is negative, ignored.space repeat count is zero, ignored.space specifies non-absolute value.space/.bes repeat count is negative, ignored.space/.bes repeat count is zero, ignored.stab%c is not supported.stab%c: description field '%x' too big, try a different debug format.stab%c: ignoring non-zero other field.stab%c: missing comma.syntax %s requires command-line option `--no-underscore'.syntax %s requires command-line option `--underscore'.tag pseudo-op used outside of .def/.endef ignored..tag pseudo-op used outside of .def/.endef; ignored.tag requires a structure tag.tag target '%s' undefined.tc not in .toc section.tc with no label.type pseudo-op used outside of .def/.endef ignored..type pseudo-op used outside of .def/.endef; ignored.unwind_save does not support this kind of register.usepv directive has no name.usepv directive has no type.uses does not refer to a local symbol in the same section.uses pseudo-op seen when not relaxing.uses target does not refer to a local symbol in the same section.val expression is too complex.val pseudo-op used outside of .def/.endef ignored..val pseudo-op used outside of .def/.endef; ignored.var may only be used within a macro definition.vliw unavailable when VLIW is disabled..warning directive invoked in source file.word %s-%s+%s didn't fit0x%lx: "%s" type = %ld, class = %d, segment = %d
-n32 is supported for ELF format only-no-expand only valid with SHcompact or SHmedia-no-mix is invalid without specifying SHcompact or SHmedia-non_shared is supported only for ELF format-shcompact-const-crange is invalid without SHcompact....COMMon length (%d.) < 0! Ignored..COMMon length (%ld.) <0! Ignored..COMMon length (%lu) out of range ignored.EQU must use a label.EXIT must appear within a procedure.REG expression must be a register.REG must use a label.SCOMMon length (%ld.) <0! Ignored..abort detected.  Abandoning ship..arch  requires a matching --march=... option.begin [no-]density is ignored.begin directive with no matching .end directive.begin directive without a preceding .ent directive.begin directive without a preceding .file directive.begin literal is deprecated; use .literal instead.begin/.bend in different segments.bend directive names unknown symbol.bend directive without a preceding .ent directive.bend directive without a preceding .file directive.callinfo is not within a procedure definition.cfi_endproc without corresponding .cfi_startproc.cfi_lsda requires encoding and symbol arguments.cfi_personality requires encoding and symbol arguments.cpload not in noreorder section.def pseudo-op used inside of .def/.endef: ignored..def pseudo-op used inside of .def/.endef; ignored.dim pseudo-op used outside of .def/.endef: ignored..dim pseudo-op used outside of .def/.endef; ignored.ef with no preceding .function.end [no-]density is ignored.end directive has no name.end directive missing or unknown symbol.end directive names different symbol than .ent.end directive names unknown symbol.end directive without a preceding .ent directive.end directive without a preceding .ent directive..end directive without a preceding .file directive.end directive without matching .ent.end not in text section.end symbol does not match .ent symbol..end%c encountered without preceeding %s.end%s without preceding .%s.endef pseudo-op used before .def; ignored.endef pseudo-op used outside of .def/.endef: ignored..endfunc missing for previous .func.endfunc missing for previous .proc.ent directive has no name.ent directive has no symbol.ent directive without matching .end.ent or .aent not in text section..err encountered.error directive invoked in source file.es without preceding .bs.fail %ld encountered.field count '%d' out of range (1 <= X <= 32).fill size clamped to %d.fmask outside of .ent.frame outside of .ent.ifeqs syntax error.incbin count zero, ignoring `%s'.largecomm supported only in 64bit mode, producing .comm.linkonce is not supported for this object file format.literal not allowed inside .begin literal region.literal_position inside literal directive; ignoring.ln pseudo-op inside .def/.endef: ignored..loc before .file.loc outside of .text.loc pseudo-op inside .def/.endef: ignored..machine stack overflow.machine stack underflow.mask outside of .ent.mask/.fmask outside of .ent.name directive has no symbol.name directive not in link (.link) section.option pic%d not supported.pdesc directive has no entry symbol.pdesc directive not in link (.link) section.pdesc has no matching .ent.popsection without corresponding .pushsection; ignored.previous without corresponding .section; ignored.profiler pseudo requires at least two operands..prologue directive without a preceding .ent directive.sblock may be used for initialized sections only.scl pseudo-op used outside of .def/.endef ignored..scl pseudo-op used outside of .def/.endef; ignored.set pop with no .set push.size expression too complicated to fix up.size pseudo-op used outside of .def/.endef ignored..size pseudo-op used outside of .def/.endef; ignored.space or .fill with negative value, ignored.space repeat count is negative, ignored.space repeat count is zero, ignored.space specifies non-absolute value.space/.bes repeat count is negative, ignored.space/.bes repeat count is zero, ignored.stab%c is not supported.stab%c: description field '%x' too big, try a different debug format.stab%c: ignoring non-zero other field.stab%c: missing comma.syntax %s requires command-line option `--no-underscore'.syntax %s requires command-line option `--underscore'.tag pseudo-op used outside of .def/.endef ignored..tag pseudo-op used outside of .def/.endef; ignored.tag requires a structure tag.tag target '%s' undefined.tc not in .toc section.tc with no label.type pseudo-op used outside of .def/.endef ignored..type pseudo-op used outside of .def/.endef; ignored.unwind_save does not support this kind of register.usepv directive has no name.usepv directive has no type.uses does not refer to a local symbol in the same section.uses pseudo-op seen when not relaxing.uses target does not refer to a local symbol in the same section.val expression is too complex.val pseudo-op used outside of .def/.endef ignored..val pseudo-op used outside of .def/.endef; ignored.var may only be used within a macro definition.vliw unavailable when VLIW is disabled..warning directive invoked in source file.word %s-%s+%s didn't fit0x%lx: "%s" type = %ld, class = %d, segment = %d
16-bit jump out of range32-bit conditional branch generated32bit mode not supported on this CPU.5-bit field must be absolute5-bit immediate too large62-bit relocation not yet implemented64bit mode not supported on this CPU.68000 or higher68010 or higher68020 or higher68040 and 68851 specified; mmu instructions may assemble incorrectly: PC-relative operand can't be a constant: TLS operand can't be a constant: There are only 32 f registers; [0-31]: There are only 32 single precision f registers; [0-31]: There are only 64 f registers; [0-63]: asr number must be between 0 and 31: asr number must be between 16 and 31: expecting %asrN: invalid ASI expression: invalid ASI name: invalid ASI number: invalid cpreg name: invalid membar mask expression: invalid membar mask name: invalid membar mask number: invalid prefetch function expression: invalid prefetch function name: invalid prefetch function number: invalid siam mode expression: invalid siam mode number: rd on write only ancillary state register: unrecognizable hyperprivileged register: unrecognizable privileged register: unrecognizable v9a ancillary state register: unrecognizable v9a or v9b ancillary state register:b not permitted; defaulting to :w:lower16: not allowed this instruction:upper16: not allowed instruction:upper16: not allowed this instruction     assemble for floating point ABI       assemble for architecture      assemble for CPU       assemble for FPU architecture ,X
16-bit jump out of range32-bit conditional branch generated32bit mode not supported on this CPU.5-bit field must be absolute5-bit immediate too large62-bit relocation not yet implemented64bit mode not supported on this CPU.68000 or higher68010 or higher68020 or higher68040 and 68851 specified; mmu instructions may assemble incorrectly: PC-relative operand can't be a constant: TLS operand can't be a constant: There are only 32 f registers; [0-31]: There are only 32 single precision f registers; [0-31]: There are only 64 f registers; [0-63]: asr number must be between 0 and 31: asr number must be between 16 and 31: expecting %asrN: invalid ASI expression: invalid ASI name: invalid ASI number: invalid cpreg name: invalid membar mask expression: invalid membar mask name: invalid membar mask number: invalid prefetch function expression: invalid prefetch function name: invalid prefetch function number: invalid siam mode expression: invalid siam mode number: rd on write only ancillary state register: unrecognizable hyperprivileged register: unrecognizable privileged register: unrecognizable v9a ancillary state register: unrecognizable v9a or v9b ancillary state register:b not permitted; defaulting to :w:lower16: not allowed this instruction:upper16: not allowed instruction:upper16: not allowed this instruction     assemble for floating point ABI       assemble for architecture      assemble for CPU       assemble for FPU architecture ,X
  -mmcu=[avr-name] select microcontroller variant
  -mmcu=[avr-name] select microcontroller variant
                   [avr-name] can be:
                   [avr-name] can be:
                   avr1 - AT90S1200, ATtiny1x, ATtiny28
                   avr1 - AT90S1200, ATtiny1x, ATtiny28
                   avr2 - AT90S2xxx, AT90S4xxx, AT90S8xxx, ATtiny22
                   avr2 - AT90S2xxx, AT90S4xxx, AT90S8xxx, ATtiny22
                   avr3 - ATmega103, ATmega603
                   avr3 - ATmega103, ATmega603
                   avr4 - ATmega83, ATmega85
                   avr4 - ATmega83, ATmega85
                   avr5 - ATmega161, ATmega163, ATmega32, AT94K
                   avr5 - ATmega161, ATmega163, ATmega32, AT94K
                   or immediate microcontroller name.
                   or immediate microcontroller name.
Aborting because statement has "%s"Accessing `%s' as thread-local objectAccessing function `%s' as thread-local objectAddend to unresolved symbol not on word boundary.Address mode *+ARx is not allowed in memory-mapped register addressing.  Resulting behavior is undefined.Address mode *+ARx is write-only. Results of reading are undefined.Address of immediate operandAddressing mode not implemented yet.Adjusted signed .word (%ld) overflows: `switch'-statement too large.Alignment must be a power of 2Alignment negative: 0 assumedAlignment negative: 0 assumed.Alignment too large: %d assumedAlignment too large: %d. assumedAlignment too large: %d. assumed.Alpha options:
Aborting because statement has "%s"Accessing `%s' as thread-local objectAccessing function `%s' as thread-local objectAddend to unresolved symbol not on word boundary.Address mode *+ARx is not allowed in memory-mapped register addressing.  Resulting behavior is undefined.Address mode *+ARx is write-only. Results of reading are undefined.Address of immediate operandAddressing mode not implemented yet.Adjusted signed .word (%ld) overflows: `switch'-statement too large.Alignment must be a power of 2Alignment negative: 0 assumedAlignment negative: 0 assumed.Alignment too large: %d assumedAlignment too large: %d. assumedAlignment too large: %d. assumed.Alpha options:
-32addr                 treat addresses as 32-bit values
-32addr                 treat addresses as 32-bit values
-F                      lack floating point instructions support
-F                      lack floating point instructions support
-mev4 | -mev45 | -mev5 | -mev56 | -mpca56 | -mev6 | -mev67 | -mev68 | -mall
-mev4 | -mev45 | -mev5 | -mev56 | -mpca56 | -mev6 | -mev67 | -mev68 | -mall
                        specify variant of Alpha architecture
                        specify variant of Alpha architecture
-m21064 | -m21066 | -m21164 | -m21164a | -m21164pc | -m21264 | -m21264a | -m21264b
-m21064 | -m21066 | -m21164 | -m21164a | -m21164pc | -m21264 | -m21264a | -m21264b
                        these variants include PALcode opcodes
                        these variants include PALcode opcodes
An instruction was expanded (%s)Architecture mismatch on "%s".Architecture variants are: Argument to .BLOCK/.BLOCKZ must be between 0 and 0x3fffffffArgument to .even ignoredAssembler does not yet support PICAssembler messages:
An instruction was expanded (%s)Architecture mismatch on "%s".Architecture variants are: Argument to .BLOCK/.BLOCKZ must be between 0 and 0x3fffffffArgument to .even ignoredAssembler does not yet support PICAssembler messages:
Assertion failure at %s line %d.
Assertion failure at %s line %d.
Assertion failure in %s at %s line %d.
Assertion failure in %s at %s line %d.
At least one PR argument expectedAt least two PR arguments expectedAttempt to purge non-existant macro `%s'Attempt to put a common symbol into set %sAttempt to put an undefined symbol into set %sAuto increment/decrement offset '%ld' is out of range.BALIGN immediate not 1 or 3 (%lu)BSPEC already active.  Nesting is not supported.BSPEC without ESPEC.BSS length (%d) < 0 ignoredBSS length (%d.) <0! Ignored.BYTE expression not a pure numberBYTE expression not in the range 0..255Bad .fmask directiveBad .frame directiveBad .frame directive 1./2. paramBad .frame directive 3./4. paramBad .mask directiveBad .mask/.fmask directiveBad .section directive: want a,e,w,x,M,S,G,T in stringBad .section directive: want a,l,w,x,M,S,G,T in stringBad .section directive: want a,o,s,w,x,M,S,G,T in stringBad .section directive: want a,s,w,x,M,S,G,T in stringBad .section directive: want a,v,w,x,M,S in stringBad .section directive: want a,w,x,M,S,G,T in stringBad COFF version '%s'Bad CPU version '%s'Bad base register, using $%d.Bad call to MD_ATOF()Bad call to MD_NTOF()Bad call to md_atof ()Bad call to md_atof () - floating point formats are not supportedBad call to md_atof()Bad element selector %ldBad floating point constant: %sBad opcode table, broken assembler.Bad opcode-table-option, check in file ns32k-opcode.hBad operandBad operand for a load instruction: <%s>Bad operand for a store instruction: <%s>Bad parameter list for macro `%s'Bad register name r%sBad register rangeBad relocation fixup type (%d)Bad segment (should be absolute).Bad segment in expression.Bad sequence number: !%s!%sBad suffix after ':' use {b|w|d} Defaulting to dBad suffix, defaulting to dBadly formed address expressionBig number is too bigBignum not permitted in short literal. Immediate mode assumed.Bignum too big for %c format; truncatedBignum too big for longBit field out of rangeBoth arguments must be substitution symbolsBoth the_insn.HI and the_insn.LO are set : %sBranch %s is always trueBranch out of rangeBranch to misaligned address (%lx)Branch to unaligned addressBroken assembler.  No assembly attempted.Buggy opcode: `%s' "%s"
At least one PR argument expectedAt least two PR arguments expectedAttempt to purge non-existant macro `%s'Attempt to put a common symbol into set %sAttempt to put an undefined symbol into set %sAuto increment/decrement offset '%ld' is out of range.BALIGN immediate not 1 or 3 (%lu)BSPEC already active.  Nesting is not supported.BSPEC without ESPEC.BSS length (%d) < 0 ignoredBSS length (%d.) <0! Ignored.BYTE expression not a pure numberBYTE expression not in the range 0..255Bad .fmask directiveBad .frame directiveBad .frame directive 1./2. paramBad .frame directive 3./4. paramBad .mask directiveBad .mask/.fmask directiveBad .section directive: want a,e,w,x,M,S,G,T in stringBad .section directive: want a,l,w,x,M,S,G,T in stringBad .section directive: want a,o,s,w,x,M,S,G,T in stringBad .section directive: want a,s,w,x,M,S,G,T in stringBad .section directive: want a,v,w,x,M,S in stringBad .section directive: want a,w,x,M,S,G,T in stringBad COFF version '%s'Bad CPU version '%s'Bad base register, using $%d.Bad call to MD_ATOF()Bad call to MD_NTOF()Bad call to md_atof ()Bad call to md_atof () - floating point formats are not supportedBad call to md_atof()Bad element selector %ldBad floating point constant: %sBad opcode table, broken assembler.Bad opcode-table-option, check in file ns32k-opcode.hBad operandBad operand for a load instruction: <%s>Bad operand for a store instruction: <%s>Bad parameter list for macro `%s'Bad register name r%sBad register rangeBad relocation fixup type (%d)Bad segment (should be absolute).Bad segment in expression.Bad sequence number: !%s!%sBad suffix after ':' use {b|w|d} Defaulting to dBad suffix, defaulting to dBadly formed address expressionBig number is too bigBignum not permitted in short literal. Immediate mode assumed.Bignum too big for %c format; truncatedBignum too big for longBit field out of rangeBoth arguments must be substitution symbolsBoth the_insn.HI and the_insn.LO are set : %sBranch %s is always trueBranch out of rangeBranch to misaligned address (%lx)Branch to unaligned addressBroken assembler.  No assembly attempted.Buggy opcode: `%s' "%s"
C54x-specific command line  options:
C54x-specific command line  options:
CFI instruction used without previous .cfi_startprocCFI state restore without previous rememberCPU version has already been setCRIS-specific options:
CFI instruction used without previous .cfi_startprocCFI state restore without previous rememberCPU version has already been setCRIS-specific options:
C_EFCN symbol for %s out of scopeCalling gen_cond_branch_32 for .arch common_v10_v32
C_EFCN symbol for %s out of scopeCalling gen_cond_branch_32 for .arch common_v10_v32
Can not do %d byte %srelocationCan not do %d byte pc-relative pic relocationCan not do %d byte pc-relative relocationCan not do %d byte pc-relative relocation for storage type %dCan not do %d byte pic relocationCan not do %d byte relocationCan not do %d byte relocation for storage type %dCan not represent %s relocation in this object file formatCan not set dlx_skip_hi16_flagCan't add stop bit to mark end of instruction groupCan't change spaces within a procedure definition. IgnoredCan't change subspaces within a procedure definition. IgnoredCan't deal with expression; defaulting to %ldCan't do flonum short literal: immediate mode used.Can't find opcode to match operandsCan't handle O_big in s390_exp_compareCan't hash %s: %sCan't hash `%s': %s
Can not do %d byte %srelocationCan not do %d byte pc-relative pic relocationCan not do %d byte pc-relative relocationCan not do %d byte pc-relative relocation for storage type %dCan not do %d byte pic relocationCan not do %d byte relocationCan not do %d byte relocation for storage type %dCan not represent %s relocation in this object file formatCan not set dlx_skip_hi16_flagCan't add stop bit to mark end of instruction groupCan't change spaces within a procedure definition. IgnoredCan't change subspaces within a procedure definition. IgnoredCan't deal with expression; defaulting to %ldCan't do flonum short literal: immediate mode used.Can't find opcode to match operandsCan't handle O_big in s390_exp_compareCan't hash %s: %sCan't hash `%s': %s
Can't hash instruction '%s':%sCan't redirect stderr to the file '%s'Can't relax differenceCan't relocate expressionCan't set GP valueCan't set register masksCan't use floating point insn in this sectionCan't use long branches on this architectureCan't work out size of operand.
Can't hash instruction '%s':%sCan't redirect stderr to the file '%s'Can't relax differenceCan't relocate expressionCan't set GP valueCan't set register masksCan't use floating point insn in this sectionCan't use long branches on this architectureCan't work out size of operand.
Cannot allocate unwind descriptor
Cannot allocate unwind descriptor
Cannot assemble instructionCannot define export symbol: %s
Cannot assemble instructionCannot define export symbol: %s
Cannot define static symbol: %s
Cannot define static symbol: %s
Cannot find relocation type for symbol %s, code %dCannot generate relocation type for symbol %s, code %sCannot handle fixupCannot make %s relocation PC relativeCannot represent relocation type %sCase value %ld unexpected at line %d of file "%s"
Cannot find relocation type for symbol %s, code %dCannot generate relocation type for symbol %s, code %sCannot handle fixupCannot make %s relocation PC relativeCannot represent relocation type %sCase value %ld unexpected at line %d of file "%s"
Changing of CPU version on the fly not supportedChose GP value of %lx
Changing of CPU version on the fly not supportedChose GP value of %lx
Code for %s not in range 0..1023 (%lu)Code for %s not in range 0..1048575 (%lu)ColdFire ISA_AColdFire ISA_A+ColdFire ISA_BColdFire fpuColdFire hardware divideComma and symbol expected for '.asg STRING, SYMBOL'Comma and symbol expected for '.eval EXPR, SYMBOL'Comma expectedCommon alignment negative; 0 assumedCommon alignment not a power of 2Complex expression not supportedComplicated LAPC target operand is not a multiple of two.  Use LAPC.DCondition "%s" does not match preceding groupCondition "%s" uses a different accumulator from a preceding conditionCondition <%c%c> in structured control directive can not be encoded correctlyCondition code register should be 0 or 4 for %s, was %dCondition code register should be even for %s, was %dConflicting operand modifiersConstant expression %d out of range, [%d, %d].Conversion of DBcc to absolute jumpConversion of PC relative BSR to absolute JSRConversion of PC relative branch to absolute jumpConversion of PC relative conditional branch to absolute jumpConversion of PC relative displacement to absoluteCoproccesor code > 25 bits (%lu)Copyright 2007 Free Software Foundation, Inc.
Code for %s not in range 0..1023 (%lu)Code for %s not in range 0..1048575 (%lu)ColdFire ISA_AColdFire ISA_A+ColdFire ISA_BColdFire fpuColdFire hardware divideComma and symbol expected for '.asg STRING, SYMBOL'Comma and symbol expected for '.eval EXPR, SYMBOL'Comma expectedCommon alignment negative; 0 assumedCommon alignment not a power of 2Complex expression not supportedComplicated LAPC target operand is not a multiple of two.  Use LAPC.DCondition "%s" does not match preceding groupCondition "%s" uses a different accumulator from a preceding conditionCondition <%c%c> in structured control directive can not be encoded correctlyCondition code register should be 0 or 4 for %s, was %dCondition code register should be even for %s, was %dConflicting operand modifiersConstant expression %d out of range, [%d, %d].Conversion of DBcc to absolute jumpConversion of PC relative BSR to absolute JSRConversion of PC relative branch to absolute jumpConversion of PC relative conditional branch to absolute jumpConversion of PC relative displacement to absoluteCoproccesor code > 25 bits (%lu)Copyright 2007 Free Software Foundation, Inc.
Could not set architecture and machineCurrent section is unitialized, section name required for .clinkD register out of range for selected VFP versionD10V options:
Could not set architecture and machineCurrent section is unitialized, section name required for .clinkD register out of range for selected VFP versionD10V options:
-O                      Optimize.  Will do some operations in parallel.
-O                      Optimize.  Will do some operations in parallel.
--gstabs-packing        Pack adjacent short instructions together even
--gstabs-packing        Pack adjacent short instructions together even
                        when --gstabs is specified.  On by default.
                        when --gstabs is specified.  On by default.
--no-gstabs-packing     If --gstabs is specified, do not pack adjacent
--no-gstabs-packing     If --gstabs is specified, do not pack adjacent
                        instructions together.
                        instructions together.
DSP immediate not in range %ld..%ld (%ld)DSP immediate not in range 0..%d (%lu)Default target `%s' is not supported.Defective assembler.  No assembly attempted.Delayed branches not available on SH1Deprecated syntax.Destination accumulator for each part of this parallel instruction must be differentDirective .atmp available only with -mintel-syntax optionDirective .dual available only with -mintel-syntax optionDirective .enddual available only with -mintel-syntax optionDirective invalid within a bundleDisplacement length %s ignored!Displacement too large for :dDivide by zero.Don't know how to figure width of %c in md_assemble()Don't know how to relocate plain operands of type %sDuplicate %s conditionalDuplicate predicate register ignoredEBCDIC constants are not supportedECOFF debugging is disabled.ENDLOOP without corresponding LOOPESPEC without preceding BSPECError %s in %s
DSP immediate not in range %ld..%ld (%ld)DSP immediate not in range 0..%d (%lu)Default target `%s' is not supported.Defective assembler.  No assembly attempted.Delayed branches not available on SH1Deprecated syntax.Destination accumulator for each part of this parallel instruction must be differentDirective .atmp available only with -mintel-syntax optionDirective .dual available only with -mintel-syntax optionDirective .enddual available only with -mintel-syntax optionDirective invalid within a bundleDisplacement length %s ignored!Displacement too large for :dDivide by zero.Don't know how to figure width of %c in md_assemble()Don't know how to relocate plain operands of type %sDuplicate %s conditionalDuplicate predicate register ignoredEBCDIC constants are not supportedECOFF debugging is disabled.ENDLOOP without corresponding LOOPESPEC without preceding BSPECError %s in %s
Error in argument %d.  Expecting:  "%s"Error in relocation handlingError:Error: Even number required. Rounded to %dExecuting %s in IU in reverse serial may not workExecuting %s in IU may not workExecuting %s in IU may not work in parallel executionExecuting %s in reverse serial with %s may not workExpanded opcode after delayed branch: `%s'Expanded opcode in dual mode: `%s'Expected comma after common lengthExpected comma after nameExpected comma after name "%s"Expected comma after symbol-nameExpected comma after symbol-name: rest of line ignored.Expected quoted stringExpecting ']' found '%s'Expecting a register.Expecting character constant argumentExpecting register D for indexed indirect mode.Expecting second argumentExplicit stops are ignored in auto modeExpression Error for operand modifier %%hi/%%lo
Error in argument %d.  Expecting:  "%s"Error in relocation handlingError:Error: Even number required. Rounded to %dExecuting %s in IU in reverse serial may not workExecuting %s in IU may not workExecuting %s in IU may not work in parallel executionExecuting %s in reverse serial with %s may not workExpanded opcode after delayed branch: `%s'Expanded opcode in dual mode: `%s'Expected comma after common lengthExpected comma after nameExpected comma after name "%s"Expected comma after symbol-nameExpected comma after symbol-name: rest of line ignored.Expected quoted stringExpecting ']' found '%s'Expecting a register.Expecting character constant argumentExpecting register D for indexed indirect mode.Expecting second argumentExplicit stops are ignored in auto modeExpression Error for operand modifier %%hi/%%lo
Expression out of range, using 0Expression too complex.Extended addressing not supported on the specified CPUExtra )Extra junk in function call, expecting ')'Extra segment override ignoredFIRST not supported as a .SUBSPACE argumentFP branch in delay slotFP branch preceded by FP instruction; NOP insertedFPA .unwind_save does not take a register listFPA register expectedFRAME parameter must be a multiple of 8: %d
Expression out of range, using 0Expression too complex.Extended addressing not supported on the specified CPUExtra )Extra junk in function call, expecting ')'Extra segment override ignoredFIRST not supported as a .SUBSPACE argumentFP branch in delay slotFP branch preceded by FP instruction; NOP insertedFPA .unwind_save does not take a register listFPA register expectedFRAME parameter must be a multiple of 8: %d
FRV specific command line options:
FRV specific command line options:
Fatal error: Field not properly aligned [%d] (%d).Field out of range [%d..%d] (%d).File '%s' not in macro archive formatFirst opcode is long.  Unable to mix instructions as specified.Fix data dependency: %s %s -- %s %s  (insert %d nop!/%d)Fix data dependency: %s %s -- %s %s  (insert 1 pflush/%d)Fixup of %ld too large for field width of %dFloat register should be even, was %dFloating point register in register listForced short literal to immediate mode. now_seg=%s to_seg=%sForcing byte displacementFound '{' after explicit switch to automatic modeFunction expects two argumentsGNU assembler %s
Fatal error: Field not properly aligned [%d] (%d).Field out of range [%d..%d] (%d).File '%s' not in macro archive formatFirst opcode is long.  Unable to mix instructions as specified.Fix data dependency: %s %s -- %s %s  (insert %d nop!/%d)Fix data dependency: %s %s -- %s %s  (insert 1 pflush/%d)Fixup of %ld too large for field width of %dFloat register should be even, was %dFloating point register in register listForced short literal to immediate mode. now_seg=%s to_seg=%sForcing byte displacementFound '{' after explicit switch to automatic modeFunction expects two argumentsGNU assembler %s
GNU assembler version %s (%s) using BFD version %s
GNU assembler version %s (%s) using BFD version %s
GOT already in symbol tableGP prologue size exceeds field size, using 0 insteadGREG expression too complicatedGarbage at end of instruction: `%s'.Gas failure, reloc value %d
GOT already in symbol tableGP prologue size exceeds field size, using 0 insteadGREG expression too complicatedGarbage at end of instruction: `%s'.Gas failure, reloc value %d
HI/LO registers should be specified togetherHI/LO registers should be specified without additional registersHashing returned "%s".High value system registers cannot be included in listI don't need or use temp. file "%s".I don't use an interpass file! -V ignoredI960 options:
HI/LO registers should be specified togetherHI/LO registers should be specified without additional registersHashing returned "%s".High value system registers cannot be included in listI don't need or use temp. file "%s".I don't use an interpass file! -V ignoredI960 options:
IA-64 options:
IA-64 options:
  --mconstant-gp          mark output file as using the constant-GP model
  --mconstant-gp          mark output file as using the constant-GP model
                          (sets ELF header flag EF_IA_64_CONS_GP)
                          (sets ELF header flag EF_IA_64_CONS_GP)
  --mauto-pic             mark output file as using the constant-GP model
  --mauto-pic             mark output file as using the constant-GP model
                          without function descriptors (sets ELF header flag
                          without function descriptors (sets ELF header flag
                          EF_IA_64_NOFUNCDESC_CONS_GP)
                          EF_IA_64_NOFUNCDESC_CONS_GP)
  -milp32|-milp64|-mlp64|-mp64  select data model (default -mlp64)
  -milp32|-milp64|-mlp64|-mp64  select data model (default -mlp64)
  -mle | -mbe             select little- or big-endian byte order (default -mle)
  -mle | -mbe             select little- or big-endian byte order (default -mle)
  -mtune=[itanium1|itanium2]
  -mtune=[itanium1|itanium2]
                          tune for a specific CPU (default -mtune=itanium2)
                          tune for a specific CPU (default -mtune=itanium2)
  -munwind-check=[warning|error]
  -munwind-check=[warning|error]
                          unwind directive check (default -munwind-check=warning)
                          unwind directive check (default -munwind-check=warning)
  -mhint.b=[ok|warning|error]
  -mhint.b=[ok|warning|error]
                          hint.b check (default -mhint.b=error)
                          hint.b check (default -mhint.b=error)
  -x | -xexplicit         turn on dependency violation checking
  -x | -xexplicit         turn on dependency violation checking
  -xauto                  automagically remove dependency violations (default)
  -xauto                  automagically remove dependency violations (default)
  -xnone                  turn off dependency violation checking
  -xnone                  turn off dependency violation checking
  -xdebug                 debug dependency violation checker
  -xdebug                 debug dependency violation checker
  -xdebugn                debug dependency violation checker but turn off
  -xdebugn                debug dependency violation checker but turn off
                          dependency violation checking
                          dependency violation checking
  -xdebugx                debug dependency violation checker and turn on
  -xdebugx                debug dependency violation checker and turn on
                          dependency violation checking
                          dependency violation checking
INSTR_LABEL_DEF not supported yetIP2K specific command line options:
INSTR_LABEL_DEF not supported yetIP2K specific command line options:
IU instruction may not be in the left containerIgnoring attempt to re-define symbolIgnoring attempt to re-define symbol `%s'.Ignoring changed section attributes for %sIgnoring statement due to "%s"Ilegal instruction or not implmented opcode.Illegal %s number (%lu, 0x%lx)Illegal 19-bit code (%lu)Illegal 32 bit - processor register (`%s') in Instruction: `%s'Illegal Co-processor register in Instruction `%s' Illegal Co-processor special register in Instruction `%s' Illegal Scale - `%d'Illegal `cinv' parameter: `%c'Illegal `mask16' operand, operation is undefined - `%s'Illegal index register pair (`%s') in Instruction: `%s'Illegal operand (arg %d)Illegal operand.Illegal operandsIllegal operands (whitespace): `%s'Illegal operands for %sIllegal operands%sIllegal operands: %%%s can be only used with call __tls_get_addrIllegal operands: %%%s cannot be used together with other relocs in the insn ()Illegal operands: %%%s requires arguments in ()Illegal operands: %%r_%s%d requires arguments in ()Illegal operands: %%r_plt in %d-byte data fieldIllegal operands: %%r_tls_dtpoff in %d-byte data fieldIllegal operands: Can't add non-constant expression to %%%s()Illegal operands: Can't do arithmetics involving %%%s() of a relocatable symbolIllegal operands: Can't do arithmetics other than + and - involving %%%s()Illegal operands: Only %%r_%s%d allowed in %d-byte data fieldsIllegal operands: garbage after %%r_%s%d()Illegal processor register (`%s') in Instruction: `%s'Illegal register (`%s') in Instruction: `%s'Illegal register `%s' in Instruction `%s'Illegal register `%s' in cop-register listIllegal register `%s' in cop-special-register listIllegal register `%s' in register listIllegal register `%s' in user register listIllegal register pair (`%s') in Instruction: `%s'Illegal register pair `%s' in Instruction `%s'Illegal type of operand (arg %d)Immediate operand is not allowed for operand %d.Immediate value not in 16 bit range: %ldImmediate value not in 16 bit signed range: %ldImmediate value not in 16 bit unsigned range: %ldImmediate value not in 4 bit unsigned range: %ldImmediate value not in 5 bit unsigned range: %ldImmediate value not in 6 bit range: %ldImmediate value not in 6 bit unsigned range: %ldImmediate value not in 8 bit range: %ldImmediate value not in 8 bit signed range: %ldImmediate value not in 8 bit unsigned range: %ldImproper extract size (%lu, position %lu)Improper insert size (%lu, position %lu)Improper position (%lu)Improper rotate countImproper shift amount (%lu)Incorrect number of operandsIncorrect register `%s%s' used with `%c' suffixIncrement/decrement value is out of range: `%ld'.Indexed indirect mode is not allowed for movb/movw.Indirect indexed addressing is not valid for 68HC11.Infinite loop encountered whilst attempting to compute the addresses of symbols in section %sInserting "%s" into entry hint table failed: %sInserting "%s" into structure table failed: %sInstruction %s not allowed in a delay slot.Instruction %s requires absolute expressionInstruction %s: result is always falseInstruction %s: result is always trueInstruction '%s' requires an LP cpu versionInstruction '%s' requires far mode addressingInstruction `%s' is not recognized.Instruction does not fit in available delay slots (%d-word insn, %d slots left)Instruction does not fit in available delay slots (%d-word insn, %d slots left). Resulting behavior is undefined.Instruction does not support =N addressesInstruction formats for `%s':Instruction in R container is squashed by flow control instruction in L container.Instruction must be executed in parallelInstruction must be executed in parallel with another instruction.Instruction not supported by this architectureInstruction uses long version, so it cannot be mixed as specifiedInstructions do not use parallel execution pipelines.Instructions may not be executed in parallelInstructions share the same execution pipelineInstructions using long offset modifiers or absolute addresses are not repeatable. Resulting behavior is undefined.Instructions which cause PC discontinuity are not allowed in a delay slot. Resulting behavior is undefined.Internal Error:  Can't allocate m68k_sorted_opcodes of size %dInternal Error:  Can't hash %s: %sInternal Error: Can't find %s in hash tableInternal Error: Can't hash %s: %sInternal assembler error for instruction %sInternal assembler error for instruction format %sInternal bug. Try to use 0(r%d) instead of @r%dInternal consistency error.  check ns32k-opcode.hInternal error found in md_convert_frag: offset %ld.  Please report this.Internal error!
IU instruction may not be in the left containerIgnoring attempt to re-define symbolIgnoring attempt to re-define symbol `%s'.Ignoring changed section attributes for %sIgnoring statement due to "%s"Ilegal instruction or not implmented opcode.Illegal %s number (%lu, 0x%lx)Illegal 19-bit code (%lu)Illegal 32 bit - processor register (`%s') in Instruction: `%s'Illegal Co-processor register in Instruction `%s' Illegal Co-processor special register in Instruction `%s' Illegal Scale - `%d'Illegal `cinv' parameter: `%c'Illegal `mask16' operand, operation is undefined - `%s'Illegal index register pair (`%s') in Instruction: `%s'Illegal operand (arg %d)Illegal operand.Illegal operandsIllegal operands (whitespace): `%s'Illegal operands for %sIllegal operands%sIllegal operands: %%%s can be only used with call __tls_get_addrIllegal operands: %%%s cannot be used together with other relocs in the insn ()Illegal operands: %%%s requires arguments in ()Illegal operands: %%r_%s%d requires arguments in ()Illegal operands: %%r_plt in %d-byte data fieldIllegal operands: %%r_tls_dtpoff in %d-byte data fieldIllegal operands: Can't add non-constant expression to %%%s()Illegal operands: Can't do arithmetics involving %%%s() of a relocatable symbolIllegal operands: Can't do arithmetics other than + and - involving %%%s()Illegal operands: Only %%r_%s%d allowed in %d-byte data fieldsIllegal operands: garbage after %%r_%s%d()Illegal processor register (`%s') in Instruction: `%s'Illegal register (`%s') in Instruction: `%s'Illegal register `%s' in Instruction `%s'Illegal register `%s' in cop-register listIllegal register `%s' in cop-special-register listIllegal register `%s' in register listIllegal register `%s' in user register listIllegal register pair (`%s') in Instruction: `%s'Illegal register pair `%s' in Instruction `%s'Illegal type of operand (arg %d)Immediate operand is not allowed for operand %d.Immediate value not in 16 bit range: %ldImmediate value not in 16 bit signed range: %ldImmediate value not in 16 bit unsigned range: %ldImmediate value not in 4 bit unsigned range: %ldImmediate value not in 5 bit unsigned range: %ldImmediate value not in 6 bit range: %ldImmediate value not in 6 bit unsigned range: %ldImmediate value not in 8 bit range: %ldImmediate value not in 8 bit signed range: %ldImmediate value not in 8 bit unsigned range: %ldImproper extract size (%lu, position %lu)Improper insert size (%lu, position %lu)Improper position (%lu)Improper rotate countImproper shift amount (%lu)Incorrect number of operandsIncorrect register `%s%s' used with `%c' suffixIncrement/decrement value is out of range: `%ld'.Indexed indirect mode is not allowed for movb/movw.Indirect indexed addressing is not valid for 68HC11.Infinite loop encountered whilst attempting to compute the addresses of symbols in section %sInserting "%s" into entry hint table failed: %sInserting "%s" into structure table failed: %sInstruction %s not allowed in a delay slot.Instruction %s requires absolute expressionInstruction %s: result is always falseInstruction %s: result is always trueInstruction '%s' requires an LP cpu versionInstruction '%s' requires far mode addressingInstruction `%s' is not recognized.Instruction does not fit in available delay slots (%d-word insn, %d slots left)Instruction does not fit in available delay slots (%d-word insn, %d slots left). Resulting behavior is undefined.Instruction does not support =N addressesInstruction formats for `%s':Instruction in R container is squashed by flow control instruction in L container.Instruction must be executed in parallelInstruction must be executed in parallel with another instruction.Instruction not supported by this architectureInstruction uses long version, so it cannot be mixed as specifiedInstructions do not use parallel execution pipelines.Instructions may not be executed in parallelInstructions share the same execution pipelineInstructions using long offset modifiers or absolute addresses are not repeatable. Resulting behavior is undefined.Instructions which cause PC discontinuity are not allowed in a delay slot. Resulting behavior is undefined.Internal Error:  Can't allocate m68k_sorted_opcodes of size %dInternal Error:  Can't hash %s: %sInternal Error: Can't find %s in hash tableInternal Error: Can't hash %s: %sInternal assembler error for instruction %sInternal assembler error for instruction format %sInternal bug. Try to use 0(r%d) instead of @r%dInternal consistency error.  check ns32k-opcode.hInternal error found in md_convert_frag: offset %ld.  Please report this.Internal error!
Internal error, aborting at %s line %d
Internal error, aborting at %s line %d
Internal error, aborting at %s line %d in %s
Internal error, aborting at %s line %d in %s
Internal error: Unable to find containing space for %s.Internal error: can't find opcode `%s' for `%s'
Internal error: Unable to find containing space for %s.Internal error: can't find opcode `%s' for `%s'
Internal error: can't hash `%s': %s
Internal error: can't hash `%s': %s
Internal error: losing opcode: `%s' "%s"
Internal error: losing opcode: `%s' "%s"
Internal logic error in iif.iifP[].typeInternal logic error in iif.iifP[n].typeInternal logic error.  line %d, file "%s"Internal logic error. line %d, file "%s"Invalid -march= option: `%s'Invalid -mtune= option: `%s'Invalid .CALL argument: %sInvalid .CALLINFO argument: %sInvalid .SPACE argumentInvalid .SUBSPACE argumentInvalid .insn format
Internal logic error in iif.iifP[].typeInternal logic error in iif.iifP[n].typeInternal logic error.  line %d, file "%s"Internal logic error. line %d, file "%s"Invalid -march= option: `%s'Invalid -mtune= option: `%s'Invalid .CALL argument: %sInvalid .CALLINFO argument: %sInvalid .SPACE argumentInvalid .SUBSPACE argumentInvalid .insn format
Invalid Add Condition: %sInvalid Add and Branch ConditionInvalid Bit Branch Condition: %cInvalid COPR identifierInvalid CST4 operand value (arg %d)Invalid Compare and Branch ConditionInvalid Compare/Subtract ConditionInvalid Compare/Subtract Condition: %sInvalid DISPU4 operand value (arg %d)Invalid DataLabel expressionInvalid FP Compare Condition: %sInvalid FP Operand Format: %3sInvalid FTEST completer: %sInvalid Floating Point Operand Format.Invalid Indexed Load Completer Syntax.Invalid Indexed Load Completer.Invalid Logical Instruction Condition.Invalid MDMX Immediate (%ld)Invalid Nullification: (%c)Invalid PIC expression.Invalid Register in Register ListInvalid SFU identifierInvalid Shift/Extract/Deposit Condition.Invalid Short Load/Store Completer.Invalid Store Bytes Short CompleterInvalid Unit Instruction Condition.Invalid accumulator register.Invalid argument %d to .prologue.Invalid argument description: %dInvalid argument location: %s
Invalid Add Condition: %sInvalid Add and Branch ConditionInvalid Bit Branch Condition: %cInvalid COPR identifierInvalid CST4 operand value (arg %d)Invalid Compare and Branch ConditionInvalid Compare/Subtract ConditionInvalid Compare/Subtract Condition: %sInvalid DISPU4 operand value (arg %d)Invalid DataLabel expressionInvalid FP Compare Condition: %sInvalid FP Operand Format: %3sInvalid FTEST completer: %sInvalid Floating Point Operand Format.Invalid Indexed Load Completer Syntax.Invalid Indexed Load Completer.Invalid Logical Instruction Condition.Invalid MDMX Immediate (%ld)Invalid Nullification: (%c)Invalid PIC expression.Invalid Register in Register ListInvalid SFU identifierInvalid Shift/Extract/Deposit Condition.Invalid Short Load/Store Completer.Invalid Store Bytes Short CompleterInvalid Unit Instruction Condition.Invalid accumulator register.Invalid argument %d to .prologue.Invalid argument description: %dInvalid argument location: %s
Invalid argument to .abi: %sInvalid argument to .mode: %sInvalid auxiliary register (use AR0-AR7)Invalid combination: --abi=32 with --abi=64Invalid combination: --abi=64 with --abi=32Invalid combination: --abi=64 with --isa=SHcompactInvalid combination: --isa=SHcompact with --abi=64Invalid combination: --isa=SHcompact with --isa=SHmediaInvalid combination: --isa=SHmedia with --isa=SHcompactInvalid coprocessor 0 register numberInvalid default architecture, broken assembler.Invalid destination register for this instruction, use 'tfr'.Invalid destination register.Invalid dmad syntax '%s'Invalid dsp acc registerInvalid dsp/smartmips acc registerInvalid expression after # number
Invalid argument to .abi: %sInvalid argument to .mode: %sInvalid auxiliary register (use AR0-AR7)Invalid combination: --abi=32 with --abi=64Invalid combination: --abi=64 with --abi=32Invalid combination: --abi=64 with --isa=SHcompactInvalid combination: --isa=SHcompact with --abi=64Invalid combination: --isa=SHcompact with --isa=SHmediaInvalid combination: --isa=SHmedia with --isa=SHcompactInvalid coprocessor 0 register numberInvalid default architecture, broken assembler.Invalid destination register for this instruction, use 'tfr'.Invalid destination register.Invalid dmad syntax '%s'Invalid dsp acc registerInvalid dsp/smartmips acc registerInvalid expression after # number
Invalid expression after %%%%
Invalid expression after %%%%
Invalid field selector.  Assuming F%%.Invalid field size, must be from 1 to 32Invalid immediate write operand.Invalid indexed indirect mode.Invalid indexed register, expecting register X.Invalid indexed register, expecting register Y.Invalid indexed register.Invalid label '%s'Invalid left/right combination completerInvalid length (use 0 to %dInvalid mnemonic '%s'Invalid mode: %s
Invalid field selector.  Assuming F%%.Invalid field size, must be from 1 to 32Invalid immediate write operand.Invalid indexed indirect mode.Invalid indexed register, expecting register X.Invalid indexed register, expecting register Y.Invalid indexed register.Invalid label '%s'Invalid left/right combination completerInvalid length (use 0 to %dInvalid mnemonic '%s'Invalid mode: %s
Invalid opcode/operandsInvalid operand (s) for parallel instruction "%s"Invalid operand (use 1, 2, or 3)Invalid operand expressionInvalid operand for `%s'Invalid operand to `OFFSET'Invalid operand:  immediate value used as address.Invalid operand:  immediate value used as base address.Invalid operands %sInvalid or illegal addressing mode combined with scaled-indexInvalid pc-relative relocationInvalid performance register (%lu)Invalid permutation completerInvalid register for dbcc/tbcc instruction.Invalid register for post/pre increment.Invalid register for single precision fmpyadd or fmpysubInvalid register list for ldm/stm
Invalid opcode/operandsInvalid operand (s) for parallel instruction "%s"Invalid operand (use 1, 2, or 3)Invalid operand expressionInvalid operand for `%s'Invalid operand to `OFFSET'Invalid operand:  immediate value used as address.Invalid operand:  immediate value used as base address.Invalid operands %sInvalid or illegal addressing mode combined with scaled-indexInvalid pc-relative relocationInvalid performance register (%lu)Invalid permutation completerInvalid register for dbcc/tbcc instruction.Invalid register for post/pre increment.Invalid register for single precision fmpyadd or fmpysubInvalid register list for ldm/stm
Invalid register number (%d)Invalid register specification.Invalid register.Invalid register: 'r%d'Invalid register: r0 and r15 illegalInvalid relocationInvalid scaled-indexed mode, use (b,w,d,q)Invalid source register for this instruction, use 'tfr'.Invalid source register.Invalid status register "%s"Invalid subscript (use 1 to %d)Invalid suffix for literal pool entryInvalid syntax in External addressing modeInvalid syntax in Memory Relative addressing modeInvalid syntax in PC-relative addressing modeInvalid use of parallelization operator.Invalid use of registerInvalid value for `%s' (%lu)Known MCU names:Known MCU names:
Invalid register number (%d)Invalid register specification.Invalid register.Invalid register: 'r%d'Invalid register: r0 and r15 illegalInvalid relocationInvalid scaled-indexed mode, use (b,w,d,q)Invalid source register for this instruction, use 'tfr'.Invalid source register.Invalid status register "%s"Invalid subscript (use 1 to %d)Invalid suffix for literal pool entryInvalid syntax in External addressing modeInvalid syntax in Memory Relative addressing modeInvalid syntax in PC-relative addressing modeInvalid use of parallelization operator.Invalid use of registerInvalid value for `%s' (%lu)Known MCU names:Known MCU names:
LOC expression stepping backwards is not supportedLR and PC should not both be in register listLabel required for .tagLeading plus sign not allowed in core modeLength of .comm "%s" is already %ld. Not changed to %d.Length of .comm "%s" is already %ld. Not changed to %ld.Length of .lcomm "%s" is already %ld. Not changed to %ld.Length of .scomm "%s" is already %ld. Not changed to %ld.Length specification ignored. Address mode 9F usedLine %d: unknown relocation type: 0x%x.Line numbers must be positive integers
LOC expression stepping backwards is not supportedLR and PC should not both be in register listLabel required for .tagLeading plus sign not allowed in core modeLength of .comm "%s" is already %ld. Not changed to %d.Length of .comm "%s" is already %ld. Not changed to %ld.Length of .lcomm "%s" is already %ld. Not changed to %ld.Length of .scomm "%s" is already %ld. Not changed to %ld.Length specification ignored. Address mode 9F usedLine %d: unknown relocation type: 0x%x.Line numbers must be positive integers
Local symbol `%s' can't be equated to common symbol `%s'Long instructions may not be combined.Looks like a proc, but can't tell what kind.
Local symbol `%s' can't be equated to common symbol `%s'Long instructions may not be combined.Looks like a proc, but can't tell what kind.
Low order bits truncated in immediate float operandLower code for %s not in range 0..1023 (%lu)M340 specific opcode used when assembling for M210M68K fpuM68K mmuMCORE specific options:
Low order bits truncated in immediate float operandLower code for %s not in range 0..1023 (%lu)M340 specific opcode used when assembling for M210M68K fpuM68K mmuMCORE specific options:
  -{no-}jsri2bsr          {dis}able jsri to bsr transformation (def: dis)
  -{no-}jsri2bsr          {dis}able jsri to bsr transformation (def: dis)
  -{no-}sifilter          {dis}able silicon filter behavior (def: dis)
  -{no-}sifilter          {dis}able silicon filter behavior (def: dis)
  -cpu=[210|340]          select CPU type
  -cpu=[210|340]          select CPU type
  -EB                     assemble for a big endian system (default)
  -EB                     assemble for a big endian system (default)
  -EL                     assemble for a little endian system
  -EL                     assemble for a little endian system
MIPS PIC call to register other than $25MIPS options:
MIPS PIC call to register other than $25MIPS options:
-EB                     generate big endian output
-EB                     generate big endian output
-EL                     generate little endian output
-EL                     generate little endian output
-g, -g2                 do not remove unneeded NOPs or swap branches
-g, -g2                 do not remove unneeded NOPs or swap branches
-G NUM                  allow referencing objects up to NUM bytes
-G NUM                  allow referencing objects up to NUM bytes
                        implicitly with the gp register [default 8]
                        implicitly with the gp register [default 8]
MN10200 options:
MN10200 options:
none yet
none yet
MN10300 assembler options:
MN10300 assembler options:
none yet
none yet
MOVI operand is not a 32-bit signed value: 0x%8x%08xMRI style ORG pseudo-op not supportedMSP430 does not have %d registersMSP430 options:
MOVI operand is not a 32-bit signed value: 0x%8x%08xMRI style ORG pseudo-op not supportedMSP430 does not have %d registersMSP430 options:
  -mmcu=[msp430-name] select microcontroller type
  -mmcu=[msp430-name] select microcontroller type
                  msp430x110  msp430x112
                  msp430x110  msp430x112
                  msp430x1101 msp430x1111
                  msp430x1101 msp430x1111
                  msp430x1121 msp430x1122 msp430x1132
                  msp430x1121 msp430x1122 msp430x1132
                  msp430x122  msp430x123
                  msp430x122  msp430x123
                  msp430x1222 msp430x1232
                  msp430x1222 msp430x1232
                  msp430x133  msp430x135
                  msp430x133  msp430x135
                  msp430x1331 msp430x1351
                  msp430x1331 msp430x1351
                  msp430x147  msp430x148  msp430x149
                  msp430x147  msp430x148  msp430x149
                  msp430x155  msp430x156  msp430x157
                  msp430x155  msp430x156  msp430x157
                  msp430x167  msp430x168  msp430x169
                  msp430x167  msp430x168  msp430x169
                  msp430x1610 msp430x1611 msp430x1612
                  msp430x1610 msp430x1611 msp430x1612
                  msp430x311  msp430x312  msp430x313  msp430x314  msp430x315
                  msp430x311  msp430x312  msp430x313  msp430x314  msp430x315
                  msp430x323  msp430x325
                  msp430x323  msp430x325
                  msp430x336  msp430x337
                  msp430x336  msp430x337
                  msp430x412  msp430x413  msp430x415  msp430x417
                  msp430x412  msp430x413  msp430x415  msp430x417
                  msp430xE423 msp430xE425 msp430E427
                  msp430xE423 msp430xE425 msp430E427
                  msp430xW423 msp430xW425 msp430W427
                  msp430xW423 msp430xW425 msp430W427
                  msp430xG437 msp430xG438 msp430G439
                  msp430xG437 msp430xG438 msp430G439
                  msp430x435  msp430x436  msp430x437
                  msp430x435  msp430x436  msp430x437
                  msp430x447  msp430x448  msp430x449
                  msp430x447  msp430x448  msp430x449
MT load high bit not 0 or 1 (%lu)MT usermode bit not 0 or 1 (%lu)MU instruction may not be in the right containerMacro %s not implemented yetMacro `%s' was already definedMacro instruction expanded into multiple instructionsMacro instruction expanded into multiple instructions in a branch delay slotMacro used $at after ".set noat"Maverick DSPSC register expectedMaverick MVAX register expectedMaverick MVD register expectedMaverick MVDX register expectedMaverick MVF register expectedMaverick MVFX register expectedMaximum %d bits may be set in `mask16' operandMeP specific command line options:
MT load high bit not 0 or 1 (%lu)MT usermode bit not 0 or 1 (%lu)MU instruction may not be in the right containerMacro %s not implemented yetMacro `%s' was already definedMacro instruction expanded into multiple instructionsMacro instruction expanded into multiple instructions in a branch delay slotMacro used $at after ".set noat"Maverick DSPSC register expectedMaverick MVAX register expectedMaverick MVD register expectedMaverick MVDX register expectedMaverick MVF register expectedMaverick MVFX register expectedMaximum %d bits may be set in `mask16' operandMeP specific command line options:
  -EB                     assemble for a big endian system (default)
  -EB                     assemble for a big endian system (default)
  -EL                     assemble for a little endian system
  -EL                     assemble for a little endian system
  -mconfig=         specify a chip configuration to use
  -mconfig=         specify a chip configuration to use
  -maverage -mno-average -mmult -mno-mult -mdiv -mno-div
  -maverage -mno-average -mmult -mno-mult -mdiv -mno-div
  -mbitops -mno-bitops -mleadz -mno-leadz -mabsdiff -mno-absdiff
  -mbitops -mno-bitops -mleadz -mno-leadz -mabsdiff -mno-absdiff
  -mminmax -mno-minmax -mclip -mno-clip -msatur -mno-satur -mcop32
  -mminmax -mno-minmax -mclip -mno-clip -msatur -mno-satur -mcop32
                          enable/disable the given opcodes
                          enable/disable the given opcodes
  If -mconfig is given, the other -m options modify it.  Otherwise,
  If -mconfig is given, the other -m options modify it.  Otherwise,
  if no -m options are given, all core opcodes are enabled;
  if no -m options are given, all core opcodes are enabled;
  if any enabling -m options are given, only those are enabled;
  if any enabling -m options are given, only those are enabled;
  if only disabling -m options are given, only those are disabled.
  if only disabling -m options are given, only those are disabled.
Memory mapped register "%s" out of rangeMisplaced .entry. Ignored.Missing '(' after substitution symbol functionMissing ')' in subscripted substitution symbol expressionMissing )Missing ) in ra(rb)Missing .EXIT for a .ENTRYMissing .callinfoMissing .callinfo for this procedureMissing .callinfo.Missing .exit
Memory mapped register "%s" out of rangeMisplaced .entry. Ignored.Missing '(' after substitution symbol functionMissing ')' in subscripted substitution symbol expressionMissing )Missing ) in ra(rb)Missing .EXIT for a .ENTRYMissing .callinfoMissing .callinfo for this procedureMissing .callinfo.Missing .exit
Missing .procend
Missing .procend
Missing `]' to close indexed-indirect mode.Missing `]' to close register indirect operand.Missing arguments for opcode <%s>.Missing forced substitution terminator ':'Missing function name for .PROCMissing function name for .PROC (corrupted label chain)Missing label name on .LABELMissing macro nameMissing matching brackets : `%s'Missing operandMissing operand.Missing parameter qualifier for `%s' in macro `%s'Missing predicate relation typeMissing second register for indexed-indirect mode.Missing second register or offset for indexed-indirect mode.Missing size argumentMissing value for required parameter `%s' of macro `%s'Mixing of normal and extended addressing not supportedMixing register syntax, with and without '$'.More than one relocation op per insnMotorola 68HC11/68HC12/68HCS12 options:
Missing `]' to close indexed-indirect mode.Missing `]' to close register indirect operand.Missing arguments for opcode <%s>.Missing forced substitution terminator ':'Missing function name for .PROCMissing function name for .PROC (corrupted label chain)Missing label name on .LABELMissing macro nameMissing matching brackets : `%s'Missing operandMissing operand.Missing parameter qualifier for `%s' in macro `%s'Missing predicate relation typeMissing second register for indexed-indirect mode.Missing second register or offset for indexed-indirect mode.Missing size argumentMissing value for required parameter `%s' of macro `%s'Mixing of normal and extended addressing not supportedMixing register syntax, with and without '$'.More than one relocation op per insnMotorola 68HC11/68HC12/68HCS12 options:
  -m68hc11 | -m68hc12 |
  -m68hc11 | -m68hc12 |
  -m68hcs12               specify the processor [default %s]
  -m68hcs12               specify the processor [default %s]
  -mshort                 use 16-bit int ABI (default)
  -mshort                 use 16-bit int ABI (default)
  -mlong                  use 32-bit int ABI
  -mlong                  use 32-bit int ABI
  -mshort-double          use 32-bit double ABI
  -mshort-double          use 32-bit double ABI
  -mlong-double           use 64-bit double ABI (default)
  -mlong-double           use 64-bit double ABI (default)
  --force-long-branches   always turn relative branches into absolute ones
  --force-long-branches   always turn relative branches into absolute ones
  -S,--short-branches     do not turn relative branches into absolute ones
  -S,--short-branches     do not turn relative branches into absolute ones
                          when the offset is out of range
                          when the offset is out of range
  --strict-direct-mode    do not turn the direct mode into extended mode
  --strict-direct-mode    do not turn the direct mode into extended mode
                          when the instruction does not support direct mode
                          when the instruction does not support direct mode
  --print-insn-syntax     print the syntax of instruction in case of error
  --print-insn-syntax     print the syntax of instruction in case of error
  --print-opcodes         print the list of instructions with syntax
  --print-opcodes         print the list of instructions with syntax
  --generate-example      generate an example of each instruction
  --generate-example      generate an example of each instruction
                          (used for testing)
                          (used for testing)
Must be in a space before changing or declaring subspaces.
Must be in a space before changing or declaring subspaces.
NS32K options:
NS32K options:
-m32032 | -m32532       select variant of NS32K architecture
-m32032 | -m32532       select variant of NS32K architecture
--disp-size-default=<1|2|4>
--disp-size-default=<1|2|4>
Name   # Modes  Min ops  Max ops  Modes mask  # Used
Name   # Modes  Min ops  Max ops  Modes mask  # Used
Need #1 or #2 hereNeither Power nor PowerPC opcodes were selected.Neon double or quad precision register expectedNeon quad precision register expectedNested proceduresNo !literal!%ld was foundNo !tlsgd!%ld was foundNo !tlsldm!%ld was foundNo 'bal' entry point for leafproc %sNo .ENTRY for this .EXITNo .cprestore pseudo-op used in PIC codeNo .frame pseudo-op used in PIC codeNo comma after .pdesc No compiled in support for %d bit object file formatNo compiled in support for 64 bit object file formatNo compiled in support for x86_64No instruction or missing opcode.No lda !gpdisp!%ld was foundNo ldah !gpdisp!%ld was foundNo memory for symbol name.No operatorNo previous section to return to. Directive ignored.No relocation operandNo segment info for current sectionNo such entry in list. (cpu/mmu register)No such opcodeNo symbol after .code_addressNo symbol after .linkageNon-PIC jump used in PIC libraryNon-absolute symbol: '%s'.Not a defined coldfire architectureNot enough operandsNot in a space.
Need #1 or #2 hereNeither Power nor PowerPC opcodes were selected.Neon double or quad precision register expectedNeon quad precision register expectedNested proceduresNo !literal!%ld was foundNo !tlsgd!%ld was foundNo !tlsldm!%ld was foundNo 'bal' entry point for leafproc %sNo .ENTRY for this .EXITNo .cprestore pseudo-op used in PIC codeNo .frame pseudo-op used in PIC codeNo comma after .pdesc No compiled in support for %d bit object file formatNo compiled in support for 64 bit object file formatNo compiled in support for x86_64No instruction or missing opcode.No lda !gpdisp!%ld was foundNo ldah !gpdisp!%ld was foundNo memory for symbol name.No operatorNo previous section to return to. Directive ignored.No relocation operandNo segment info for current sectionNo such entry in list. (cpu/mmu register)No such opcodeNo symbol after .code_addressNo symbol after .linkageNon-PIC jump used in PIC libraryNon-absolute symbol: '%s'.Not a defined coldfire architectureNot enough operandsNot in a space.
Not in a subspace.
Not in a subspace.
Number (0x%s) larger than 32 bitsNumber larger than 64 bitsOPF immediate operand out of range (0-0x1ff)Odd numbered register used as target of multi-register instructionOffset on nested structures is ignoredOffset out of 16-bit range: %ld.Offset out of 5-bit range for movw/movb insn: %ldOffset out of 5-bit range for movw/movb insn: %ld.One of these instructions may not be executed in parallel.Only one .copyright pseudo-op per file!Only one .version pseudo-op per file!Only one comparison conditional allowedOnly one overflow conditional allowedOnly the first path encountering the conflict is reportedOpcode `%s' is not recognized.Opcode `%s' with these operand types not available in %s modeOpcode `%s' with these operand types not available in H8/300 modeOpcode `%s' with these operand types not available in H8/300H modeOpcode `%s' with these operand types not available in H8/300S modeOpcode(%d.%s): Operand "%s" out of range (use 1 or 2)Operand '%s' out of range (%d <= x <= %d)Operand `%x' not recognized in fixup16.Operand `%x' not recognized in fixup8.Operand has odd displacement (arg %d)Operand out of 16-bit range: `%ld'.Operand out of 8-bit range: `%ld'.Operand out of range (arg %d)Operand out of range for a relative branch: `%ld'Operand value is not within upper 64 KB (arg %d)Option `%s' is not recognized.Options:
Number (0x%s) larger than 32 bitsNumber larger than 64 bitsOPF immediate operand out of range (0-0x1ff)Odd numbered register used as target of multi-register instructionOffset on nested structures is ignoredOffset out of 16-bit range: %ld.Offset out of 5-bit range for movw/movb insn: %ldOffset out of 5-bit range for movw/movb insn: %ld.One of these instructions may not be executed in parallel.Only one .copyright pseudo-op per file!Only one .version pseudo-op per file!Only one comparison conditional allowedOnly one overflow conditional allowedOnly the first path encountering the conflict is reportedOpcode `%s' is not recognized.Opcode `%s' with these operand types not available in %s modeOpcode `%s' with these operand types not available in H8/300 modeOpcode `%s' with these operand types not available in H8/300H modeOpcode `%s' with these operand types not available in H8/300S modeOpcode(%d.%s): Operand "%s" out of range (use 1 or 2)Operand '%s' out of range (%d <= x <= %d)Operand `%x' not recognized in fixup16.Operand `%x' not recognized in fixup8.Operand has odd displacement (arg %d)Operand out of 16-bit range: `%ld'.Operand out of 8-bit range: `%ld'.Operand out of range (arg %d)Operand out of range for a relative branch: `%ld'Operand value is not within upper 64 KB (arg %d)Option `%s' is not recognized.Options:
  -a[sub-option...]       turn on listings
  -a[sub-option...]       turn on listings
                          Sub-options [default hls]:
                          Sub-options [default hls]:
                          c      omit false conditionals
                          c      omit false conditionals
                          d      omit debugging directives
                          d      omit debugging directives
                          h      include high-level source
                          h      include high-level source
                          l      include assembly
                          l      include assembly
                          m      include macro expansions
                          m      include macro expansions
                          n      omit forms processing
                          n      omit forms processing
                          s      include symbols
                          s      include symbols
                          =FILE  list to FILE (must be last sub-option)
                          =FILE  list to FILE (must be last sub-option)
Out of memory: could not allocate new space chain entry: %s
Out of memory: could not allocate new space chain entry: %s
Out of memory: could not allocate new subspace chain entry: %s
Out of memory: could not allocate new subspace chain entry: %s
Out-of-range .word offset handling is not implemented for .arch common_v10_v32PC is not a valid index registerPC not allowed as destinationPC not allowed in register listPC part of operand unpredictablePC relative MIPS16 instruction references a different sectionPC-relative relocation must be trivially resolvedPIC code offset overflow (max 16 signed bits)PIC code offset overflow (max 32 signed bits)PIC relocation size does not match operand sizePJ options:
Out-of-range .word offset handling is not implemented for .arch common_v10_v32PC is not a valid index registerPC not allowed as destinationPC not allowed in register listPC part of operand unpredictablePC relative MIPS16 instruction references a different sectionPC-relative relocation must be trivially resolvedPIC code offset overflow (max 16 signed bits)PIC code offset overflow (max 32 signed bits)PIC relocation size does not match operand sizePJ options:
-little                 generate little endian code
-little                 generate little endian code
-big                    generate big endian code
-big                    generate big endian code
PSW cannot be included in listPTA operand is a SHcompact symbolPTB operand is a SHmedia symbolParameter named `%s' does not exist for macro `%s'Parameters of an existing subspace can't be modifiedPerhaps you are missing %%tpoff()?Pipelined instruction: fsrc1 = fdestPlease report this bug.
PSW cannot be included in listPTA operand is a SHcompact symbolPTB operand is a SHmedia symbolParameter named `%s' does not exist for macro `%s'Parameters of an existing subspace can't be modifiedPerhaps you are missing %%tpoff()?Pipelined instruction: fsrc1 = fdestPlease report this bug.
Please use --help to see usage and options for this assembler.
Please use --help to see usage and options for this assembler.
Pointless default value for required parameter `%s' in macro `%s'Post-decrement mode is not valid for 68HC11.Post-increment mode is not valid for 68HC11.Pre-increment mode is not valid for 68HC11Predicate register expectedPredicate source and target requiredPrefix 'd.' invalid for instruction `%s'Premature end of suffix -- Defaulting to dProcessor variants are: Pseudodirective .file is only valid when generating ELFPseudodirective .loc is only valid when generating ELFRA register is saved twice.Rd and Rm should be different in mlaRd and Rm should be different in mulRedefining entrynum for sysproc %sRedefining leafproc %sReg not valid for H8/300Register name %s conflicts with symbol of the same nameRegister name expectedRegister number must be EVENRegister scaling only allowed in memory operandsRegister symbol %s already defined.Register value annotation ignoredRegisters cannot be used as a prefix of indexed expression [%s]Registers cannot be used within absolute expression [%s]Registers cannot be used within immediate expression [%s]Relaxation should never occurRelaxation to long branches for .arch common_v10_v32 not implementedRelocatable values require at least WORD storageRelocation %d is not supported by object file format.Relocation %s is not safe for %sRelocation cannot be done when using -mrelocatableReport bugs to %s
Pointless default value for required parameter `%s' in macro `%s'Post-decrement mode is not valid for 68HC11.Post-increment mode is not valid for 68HC11.Pre-increment mode is not valid for 68HC11Predicate register expectedPredicate source and target requiredPrefix 'd.' invalid for instruction `%s'Premature end of suffix -- Defaulting to dProcessor variants are: Pseudodirective .file is only valid when generating ELFPseudodirective .loc is only valid when generating ELFRA register is saved twice.Rd and Rm should be different in mlaRd and Rm should be different in mulRedefining entrynum for sysproc %sRedefining leafproc %sReg not valid for H8/300Register name %s conflicts with symbol of the same nameRegister name expectedRegister number must be EVENRegister scaling only allowed in memory operandsRegister symbol %s already defined.Register value annotation ignoredRegisters cannot be used as a prefix of indexed expression [%s]Registers cannot be used within absolute expression [%s]Registers cannot be used within immediate expression [%s]Relaxation should never occurRelaxation to long branches for .arch common_v10_v32 not implementedRelocatable values require at least WORD storageRelocation %d is not supported by object file format.Relocation %s is not safe for %sRelocation cannot be done when using -mrelocatableReport bugs to %s
Reserved word `%s' used as parameter in macro `%s'Rn must not overlap other operandsS+core co-processor register expectedS+core register expectedS+core special-register expectedSH options:
Reserved word `%s' used as parameter in macro `%s'Rn must not overlap other operandsS+core co-processor register expectedS+core register expectedS+core special-register expectedSH options:
--little                generate little endian code
--little                generate little endian code
--big                   generate big endian code
--big                   generate big endian code
--relax                 alter jump instructions for long displacements
--relax                 alter jump instructions for long displacements
--renesas               disable optimization with section symbol for
--renesas               disable optimization with section symbol for
                        compatibility with Renesas assembler.
                        compatibility with Renesas assembler.
--small                 align sections to 4 byte boundaries, not 16
--small                 align sections to 4 byte boundaries, not 16
--dsp                   enable sh-dsp insns, and disable floating-point ISAs.
--dsp                   enable sh-dsp insns, and disable floating-point ISAs.
--allow-reg-prefix      allow '$' as a register name prefix.
--allow-reg-prefix      allow '$' as a register name prefix.
--isa=[any              use most appropriate isa
--isa=[any              use most appropriate isa
    | dsp               same as '-dsp'
    | dsp               same as '-dsp'
    | fpSHmedia code not allowed in same section as constants and SHcompact codeSP and PC not permitted in .unwind_movsp directiveSP not allowed in register listSPARC options:
    | fpSHmedia code not allowed in same section as constants and SHcompact codeSP and PC not permitted in .unwind_movsp directiveSP not allowed in register listSPARC options:
SPU options:
SPU options:
  --apuasm                emulate behaviour of apuasm
  --apuasm                emulate behaviour of apuasm
SRS base register must be r13SYMBOL TABLE not implementedS^# may only read-accessS^# needs expressionSame src/dest register is used (`r%d'), result is undefinedSame src/dest register is used (`r%d'),result is undefinedScaled-indexed addressing mode combined with scaled-indexSemantics error.  This type of operand can not be relocated, it must be an assembly-time constantShort literal overflow(%ld.), immediate mode assumed.Spurious `,' or bad indirect register addressing mode.Substitution symbols must begin with a letterSubtype %d is not recognized.Sunplus-v2-0-0-20060510
SRS base register must be r13SYMBOL TABLE not implementedS^# may only read-accessS^# needs expressionSame src/dest register is used (`r%d'), result is undefinedSame src/dest register is used (`r%d'),result is undefinedScaled-indexed addressing mode combined with scaled-indexSemantics error.  This type of operand can not be relocated, it must be an assembly-time constantShort literal overflow(%ld.), immediate mode assumed.Spurious `,' or bad indirect register addressing mode.Substitution symbols must begin with a letterSubtype %d is not recognized.Sunplus-v2-0-0-20060510
Support for 64-bit arithmetic not compiled in.Swapping instruction orderSymbol '%s' could not be created.Symbol `%s' can not be both weak and commonSymbol missing for .set/.equSymbol used as immediate operand in PIC mode.Syntax error: Expecting a constant, got `%s'Syntax in scaled-indexed mode, use [Rn:m] where n=[0..7] m={b,w,d,q}TOC section size exceeds 64kTOKEN TRACE not implementedTarget processor does not support this instruction.The .ENTER pseudo-op is not supportedThe .LEAVE pseudo-op is not supportedThe XCOFF file format does not support arbitrary sectionsThe `.abi %s' directive is not valid with this architectureThe `.mode %s' directive is not valid with this architectureThe trap id must be a constant.This architecture doesn't support atomic instructionThis architecture doesn't support mmuThis assembler was configured for a target of `%s'.
Support for 64-bit arithmetic not compiled in.Swapping instruction orderSymbol '%s' could not be created.Symbol `%s' can not be both weak and commonSymbol missing for .set/.equSymbol used as immediate operand in PIC mode.Syntax error: Expecting a constant, got `%s'Syntax in scaled-indexed mode, use [Rn:m] where n=[0..7] m={b,w,d,q}TOC section size exceeds 64kTOKEN TRACE not implementedTarget processor does not support this instruction.The .ENTER pseudo-op is not supportedThe .LEAVE pseudo-op is not supportedThe XCOFF file format does not support arbitrary sectionsThe `.abi %s' directive is not valid with this architectureThe `.mode %s' directive is not valid with this architectureThe trap id must be a constant.This architecture doesn't support atomic instructionThis architecture doesn't support mmuThis assembler was configured for a target of `%s'.
This immediate requires 0 MOD 16 alignmentThis immediate requires 0 MOD 2 alignmentThis immediate requires 0 MOD 4 alignmentThis immediate requires 0 MOD 8 alignmentThis is the location of the conflicting usageThis operand must be constant at assembly timeThumb does not support NOP with hintsThumb does not support conditional executionThumb does not support negative register indexingThumb does not support register indexing with writebackThumb does not support register post-indexingThumb does not support the 2-argument form of this instructionThumb does not support this addressing modeThumb encoding does not support an immediate hereThumb encoding does not support rotationThumb load/store multiple does not support {reglist}^Thumb supports only LSL in shifted register indexingThumb-2 instruction only valid in unified syntaxToo many operandsToo many operands passed to instructionToo many operands: %sToo many register references in memory operandTrap id `%ld' is out of range.Trap id must be within [0x30..0x39] or [0x40..0xff].Treating '%-*s' as a symbol.Treating `%s' as memory referenceTried to .set unrecognized mode `%s'Tried to convert PC relative branch to absolute jumpTried to set unrecognized symbol: %s
This immediate requires 0 MOD 16 alignmentThis immediate requires 0 MOD 2 alignmentThis immediate requires 0 MOD 4 alignmentThis immediate requires 0 MOD 8 alignmentThis is the location of the conflicting usageThis operand must be constant at assembly timeThumb does not support NOP with hintsThumb does not support conditional executionThumb does not support negative register indexingThumb does not support register indexing with writebackThumb does not support register post-indexingThumb does not support the 2-argument form of this instructionThumb does not support this addressing modeThumb encoding does not support an immediate hereThumb encoding does not support rotationThumb load/store multiple does not support {reglist}^Thumb supports only LSL in shifted register indexingThumb-2 instruction only valid in unified syntaxToo many operandsToo many operands passed to instructionToo many operands: %sToo many register references in memory operandTrap id `%ld' is out of range.Trap id must be within [0x30..0x39] or [0x40..0xff].Treating '%-*s' as a symbol.Treating `%s' as memory referenceTried to .set unrecognized mode `%s'Tried to convert PC relative branch to absolute jumpTried to set unrecognized symbol: %s
Trying to 'bal' to %sTwo IU instructions may not be executed in parallelTwo MU instructions may not be executed in parallelUnable to allocate memory for new instructions
Trying to 'bal' to %sTwo IU instructions may not be executed in parallelTwo MU instructions may not be executed in parallelUnable to allocate memory for new instructions
Unable to determine default target processor from string: %sUnable to handle reference to symbol %sUnable to mix instructions as specifiedUnable to produce reloc against symbol '%s'Unable to resolve expressionUnary operator %c ignored because bad operand followsUndefined .EXPORT/.IMPORT argument (ignored): %sUndefined absolute constant: '%s'.Undefined register: '%s'.Undefined space: '%s' Assuming space number = 0.Undefined substitution symbol '%s'Unexpected branch conversion with `%x'Unexpected return value [%d] from parse_toc_entry!
Unable to determine default target processor from string: %sUnable to handle reference to symbol %sUnable to mix instructions as specifiedUnable to produce reloc against symbol '%s'Unable to resolve expressionUnary operator %c ignored because bad operand followsUndefined .EXPORT/.IMPORT argument (ignored): %sUndefined absolute constant: '%s'.Undefined register: '%s'.Undefined space: '%s' Assuming space number = 0.Undefined substitution symbol '%s'Unexpected branch conversion with `%x'Unexpected return value [%d] from parse_toc_entry!
Unexpected token `%s'Unhandled dependency %s for %s (%s), note %dUnimplemented register `%s' specifiedUnimplemented toc32 expression modifierUnimplemented toc64 expression modifierUnknown .syntax operandUnknown CPU identifier `%s'Unknown architectureUnknown default cpu = %s, os = %sUnknown exception: `%s'Unknown instruction '%s'Unknown opcode `%s'.Unknown opcode: `%s'Unknown operand modifier `%s'Unknown operatorUnknown processor register (32 bit) : `%d'Unknown processor register : `%d'Unknown register pair - index relative mode: `%d'Unknown register pair: `%d'Unknown register: `%d'Unknown relocation encountered in md_apply_fix.Unknown relocation operand: !%sUnknown section directiveUnknown segment typeUnknown temporary pseudo registerUnmatched high relocationUnmatched high/shigh relocUnrecognised option: -hiddenUnrecognized .LEVEL argument
Unexpected token `%s'Unhandled dependency %s for %s (%s), note %dUnimplemented register `%s' specifiedUnimplemented toc32 expression modifierUnimplemented toc64 expression modifierUnknown .syntax operandUnknown CPU identifier `%s'Unknown architectureUnknown default cpu = %s, os = %sUnknown exception: `%s'Unknown instruction '%s'Unknown opcode `%s'.Unknown opcode: `%s'Unknown operand modifier `%s'Unknown operatorUnknown processor register (32 bit) : `%d'Unknown processor register : `%d'Unknown register pair - index relative mode: `%d'Unknown register pair: `%d'Unknown register: `%d'Unknown relocation encountered in md_apply_fix.Unknown relocation operand: !%sUnknown section directiveUnknown segment typeUnknown temporary pseudo registerUnmatched high relocationUnmatched high/shigh relocUnrecognised option: -hiddenUnrecognized .LEVEL argument
Unrecognized .type argumentUnrecognized condition code "%s"Unrecognized dependency specifier %d
Unrecognized .type argumentUnrecognized condition code "%s"Unrecognized dependency specifier %d
Unrecognized field type '%c'Unrecognized fix-up (0x%08lx)Unrecognized indirect address format "%s"Unrecognized instruction "%s"Unrecognized opcode format: `%s'Unrecognized opcode: `%s'Unrecognized operand list '%s' for instruction '%s'Unrecognized option "%s"Unrecognized option '-x%s'Unrecognized option following -KUnrecognized parallel instruction "%s"Unrecognized parallel instruction '%s'Unrecognized parallel instruction combination "%s || %s"Unrecognized predicate relation typeUnrecognized section '%s'Unrecognized status bit "%s"Unrecognized struct/union tag '%s'Unrecognized substitution symbol functionUnrecognized symbol suffixUnrecognized token '%s'Unrecognized token `%s'Unrecognized version '%s'Unsupported large constantUnsupported relocation size %dUnsupported section attribute -- 'a'Unsupported use of .gpdwordUnsupported use of .gpwordUnsupported use of spUnterminated string after absolute expressionUnwind directive not followed by an instruction.Usage: %s [option...] [asmfile...]
Unrecognized field type '%c'Unrecognized fix-up (0x%08lx)Unrecognized indirect address format "%s"Unrecognized instruction "%s"Unrecognized opcode format: `%s'Unrecognized opcode: `%s'Unrecognized operand list '%s' for instruction '%s'Unrecognized option "%s"Unrecognized option '-x%s'Unrecognized option following -KUnrecognized parallel instruction "%s"Unrecognized parallel instruction '%s'Unrecognized parallel instruction combination "%s || %s"Unrecognized predicate relation typeUnrecognized section '%s'Unrecognized status bit "%s"Unrecognized struct/union tag '%s'Unrecognized substitution symbol functionUnrecognized symbol suffixUnrecognized token '%s'Unrecognized token `%s'Unrecognized version '%s'Unsupported large constantUnsupported relocation size %dUnsupported section attribute -- 'a'Unsupported use of .gpdwordUnsupported use of .gpwordUnsupported use of spUnterminated string after absolute expressionUnwind directive not followed by an instruction.Usage: %s [option...] [asmfile...]
Use of .def/.ref is deprecated.  Use .global insteadUse of p0 is not valid in this contextUse the .mmregs directive to use memory-mapped register names such as '%s'Used $at without ".set noat"Using ENTRY rather than CODE in export directive for %sUsing old style, %%hi(expr), please change to PPC style, expr@h.Using old style, %%lo(expr), please change to PPC style, expr@l.Using temp register(r1)VAX options:
Use of .def/.ref is deprecated.  Use .global insteadUse of p0 is not valid in this contextUse the .mmregs directive to use memory-mapped register names such as '%s'Used $at without ".set noat"Using ENTRY rather than CODE in export directive for %sUsing old style, %%hi(expr), please change to PPC style, expr@h.Using old style, %%lo(expr), please change to PPC style, expr@l.Using temp register(r1)VAX options:
-d LENGTH               ignored
-d LENGTH               ignored
-J                      ignored
-J                      ignored
-S                      ignored
-S                      ignored
-t FILE                 ignored
-t FILE                 ignored
-T                      ignored
-T                      ignored
-V                      ignored
-V                      ignored
VFP registers must be adjacentVFP single or double precision register expectedVFP single precision register expectedVFP single, double or Neon quad precision register expectedVFP system register expectedVFP/Neon double precision register expectedVIP_BEGIN error:%sVLIW packing constraint violationVLIW packing used for -mno-packVMS options:
VFP registers must be adjacentVFP single or double precision register expectedVFP single precision register expectedVFP single, double or Neon quad precision register expectedVFP system register expectedVFP/Neon double precision register expectedVIP_BEGIN error:%sVLIW packing constraint violationVLIW packing used for -mno-packVMS options:
-+                      hash encode (don't truncate) names longer than 64 characters
-+                      hash encode (don't truncate) names longer than 64 characters
-H                      show new symbol after hash truncation
-H                      show new symbol after hash truncation
VMS options:
VMS options:
-+                      hash encode names longer than 31 characters
-+                      hash encode names longer than 31 characters
-1                      `const' handling compatible with gcc 1.x
-1                      `const' handling compatible with gcc 1.x
-H                      show new symbol after hash truncation
-H                      show new symbol after hash truncation
-h NUM                  don't hash mixed-case names, and adjust case:
-h NUM                  don't hash mixed-case names, and adjust case:
                        0 = upper, 2 = lower, 3 = preserve case
                        0 = upper, 2 = lower, 3 = preserve case
-v"VERSION"             code being assembled was produced by compiler "VERSION"
-v"VERSION"             code being assembled was produced by compiler "VERSION"
Value %ld too large for 8-bit PC-relative branch.Value for ENTRY_FR must be in the range 12..21
Value %ld too large for 8-bit PC-relative branch.Value for ENTRY_FR must be in the range 12..21
Value for ENTRY_GR must be in the range 3..18
Value for ENTRY_GR must be in the range 3..18
Value for ENTRY_SR must be 3
Value for ENTRY_SR must be 3
Value for parameter `%s' of macro `%s' was already specifiedValue not in 16 bit range: %ldValue not in 16 bit signed range: %ldValue not in 4 bit unsigned range: %ldValue not in 5 bit unsigned range: %ldValue not in 6 bit range: %ldValue not in 6 bit unsigned range: %ldValue not in 8 bit range: %ldValue not in 8 bit signed range: %ldValue out of 16-bit range.Value truncated to 62 bitsVery short instr to option, ie you can't do it on a NULLstrVirtual memory exhaustedWarning:Warning: Warning: duplicated register (r%d) in register listWarning: register range not in ascending orderWrong displacement  %dWrong number of operandsWrong numbers of operands in default, check ns32k-opcodes.hWrong register in floating-point reglistWrong register in register indirect mode.Wrong size pointer register for architecture.XScale accumulator register expectedXtensa absolute literals option not supported; ignored[0-9]H labels do not mix with dot-pseudos[0-9]H labels may not appear alone on a line[PC] index banned[]index same as ()+register: unpredictable[]index same as -()register: unpredictable[no-]generics is deprecated; use [no-]transform instead[no-]relax is deprecated; use [no-]transform instead[tocv] symbol is not a toc symbol`%s%s' not allowed with `%s%c'`%s' Illegal count-register combination.`%s' Illegal use of register.`%s' Illegal use of registers.`%s' can't be equated to common symbol '%s'`%s' has undefined result`%s' is already the alias of %s `%s'`%s' is deprecated, use `%s'`%s' is not a valid %s bit base/index expression`%s' is not a valid base/index expression`%s' is not a valid parameter qualifier for `%s' in macro `%s'`%s' is not a valid segment register`%s' is not supported in 64-bit mode`%s' is not supported on `%s%s'`%s' is only supported in 64-bit mode`%s' operand %d must use `%%es' segment`%s' symbol without preceding function`%s' was already used as parameter (or another local) name`&' serial number operator is not supported`)' required`,' required`.abi 32' but command-line options do not specify 32-bit ABI`.abi 64' but command-line options do not specify 64-bit ABI`:' expected`[%.*s]' taken to mean just `%.*s'`af' must appear alone`noreorder' must be set before `nomacro'a bignum with underscores may not have more than 8 hex digits in any worda bignum with underscores must have exactly 4 wordsa register has no addressabsolute expression requiredabsolute sections are not supportedacc0 expectedaddress offset must be half word alignmentaddress offset must be word alignmentaddress prohibits #address prohibits ()address prohibits ()+address prohibits -()address prohibits @address prohibits []address prohibits displacement length specifieraddress prohibits registeraddress too high for vector table jmp/jsraddressing mode not supportedalias = %s
Value for parameter `%s' of macro `%s' was already specifiedValue not in 16 bit range: %ldValue not in 16 bit signed range: %ldValue not in 4 bit unsigned range: %ldValue not in 5 bit unsigned range: %ldValue not in 6 bit range: %ldValue not in 6 bit unsigned range: %ldValue not in 8 bit range: %ldValue not in 8 bit signed range: %ldValue out of 16-bit range.Value truncated to 62 bitsVery short instr to option, ie you can't do it on a NULLstrVirtual memory exhaustedWarning:Warning: Warning: duplicated register (r%d) in register listWarning: register range not in ascending orderWrong displacement  %dWrong number of operandsWrong numbers of operands in default, check ns32k-opcodes.hWrong register in floating-point reglistWrong register in register indirect mode.Wrong size pointer register for architecture.XScale accumulator register expectedXtensa absolute literals option not supported; ignored[0-9]H labels do not mix with dot-pseudos[0-9]H labels may not appear alone on a line[PC] index banned[]index same as ()+register: unpredictable[]index same as -()register: unpredictable[no-]generics is deprecated; use [no-]transform instead[no-]relax is deprecated; use [no-]transform instead[tocv] symbol is not a toc symbol`%s%s' not allowed with `%s%c'`%s' Illegal count-register combination.`%s' Illegal use of register.`%s' Illegal use of registers.`%s' can't be equated to common symbol '%s'`%s' has undefined result`%s' is already the alias of %s `%s'`%s' is deprecated, use `%s'`%s' is not a valid %s bit base/index expression`%s' is not a valid base/index expression`%s' is not a valid parameter qualifier for `%s' in macro `%s'`%s' is not a valid segment register`%s' is not supported in 64-bit mode`%s' is not supported on `%s%s'`%s' is only supported in 64-bit mode`%s' operand %d must use `%%es' segment`%s' symbol without preceding function`%s' was already used as parameter (or another local) name`&' serial number operator is not supported`)' required`,' required`.abi 32' but command-line options do not specify 32-bit ABI`.abi 64' but command-line options do not specify 64-bit ABI`:' expected`[%.*s]' taken to mean just `%.*s'`af' must appear alone`noreorder' must be set before `nomacro'a bignum with underscores may not have more than 8 hex digits in any worda bignum with underscores must have exactly 4 wordsa register has no addressabsolute expression requiredabsolute sections are not supportedacc0 expectedaddress offset must be half word alignmentaddress offset must be word alignmentaddress prohibits #address prohibits ()address prohibits ()+address prohibits -()address prohibits @address prohibits []address prohibits displacement length specifieraddress prohibits registeraddress too high for vector table jmp/jsraddressing mode not supportedalias = %s
alignment must be constantalignment negative. 0 assumed.alignment negative; 0 assumedalignment not a power of 2alignment padding (%lu bytes) not a multiple of %ldalignment too large: %d assumedalignment too large: %u assumedalignment too large; %d assumedalignment too large; assuming %dalignment too large; assuming %ldalignments greater than 32 bytes not supported in .text sections.already assembled instructionsalready selected `%s' architecturealready selected `%s' processorambigious flags combination - '.profiler' directive ignored.ambiguous memory operand size for `%s`ambiguous operand size for `%s'architecture `%s' unrecognizedarchitecture bumped from "%s" to "%s" on "%s"architecture features both enabled and disabledarchitecture of opcode conflicts with that of earlier instruction(s)arg/static registers overlapassemble Thumb codeassemble for big-endianassemble for little-endianassembly state not set for first frag in section %sassuming all members of group `%s' are COMDATat most %d displacement operands are allowedat most %d immediate operands are allowedattaching copyright header %s: %sattaching version header %s: %sattempt to .org/.space backwards? (%ld)attempt to .space/.bes backwards? (%ld)attempt to allocate data in absolute sectionattempt to allocate data in common sectionattempt to branch into different segmentattempt to get value of unresolved symbol `%s'attempt to move .org backwardsattempt to redefine pseudo-op `%s' ignoredattempt to redefine symbolattempt to redefine typed aliasattempt to store value in absolute sectionattempt to use an ARM instruction on a Thumb-only processor -- `%s'backward ref to unknown label "%d:"bad .common segment %sbad .fmask directivebad .frame directivebad .mask directivebad .relax formatbad .reserve segment -- expected BSS segmentbad .uses formatbad .weakext directivebad COFF debugging informationbad alignmentbad argument to syntax directive.bad arguments to instructionbad base register: must be r0bad byte vector index (%ld)bad call to MD_ATOF()bad call to md_atofbad char = '%c'
alignment must be constantalignment negative. 0 assumed.alignment negative; 0 assumedalignment not a power of 2alignment padding (%lu bytes) not a multiple of %ldalignment too large: %d assumedalignment too large: %u assumedalignment too large; %d assumedalignment too large; assuming %dalignment too large; assuming %ldalignments greater than 32 bytes not supported in .text sections.already assembled instructionsalready selected `%s' architecturealready selected `%s' processorambigious flags combination - '.profiler' directive ignored.ambiguous memory operand size for `%s`ambiguous operand size for `%s'architecture `%s' unrecognizedarchitecture bumped from "%s" to "%s" on "%s"architecture features both enabled and disabledarchitecture of opcode conflicts with that of earlier instruction(s)arg/static registers overlapassemble Thumb codeassemble for big-endianassemble for little-endianassembly state not set for first frag in section %sassuming all members of group `%s' are COMDATat most %d displacement operands are allowedat most %d immediate operands are allowedattaching copyright header %s: %sattaching version header %s: %sattempt to .org/.space backwards? (%ld)attempt to .space/.bes backwards? (%ld)attempt to allocate data in absolute sectionattempt to allocate data in common sectionattempt to branch into different segmentattempt to get value of unresolved symbol `%s'attempt to move .org backwardsattempt to redefine pseudo-op `%s' ignoredattempt to redefine symbolattempt to redefine typed aliasattempt to store value in absolute sectionattempt to use an ARM instruction on a Thumb-only processor -- `%s'backward ref to unknown label "%d:"bad .common segment %sbad .fmask directivebad .frame directivebad .mask directivebad .relax formatbad .reserve segment -- expected BSS segmentbad .uses formatbad .weakext directivebad COFF debugging informationbad alignmentbad argument to syntax directive.bad arguments to instructionbad base register: must be r0bad byte vector index (%ld)bad call to MD_ATOF()bad call to md_atofbad char = '%c'
bad combined pmuls output operandbad coprocessor idbad defsym; format is --defsym name=valuebad escaped character in stringbad expressionbad expression syntaxbad floating literal: %sbad floating-point constant: exponent overflowbad floating-point constant: unknown error code=%dbad format for ifc or ifncbad format of OPT NEST=depthbad immediate value for 8-bit offset (%ld)bad immediate value for offset (%ld)bad instruction `%s'bad instruction formatbad instruction syntaxbad intruction syntaxbad list lengthbad list length for table lookupbad list type for instructionbad memory operand `%s'bad offset 0x%08lX (must be an 8-bit number of words)bad offset 0x%08lX (must be word-aligned)bad offset 0x%08lX (only 12 bits available for the magnitude)bad offset 0x%08lX (only 8 bits available for the magnitude)bad offset expression syntaxbad opcode or operandsbad or irreducible absolute expressionbad or irreducible absolute expression; zero assumedbad or missing co-processor numberbad or unhandled relocation type: 0x%02xbad personality routine numberbad range in register listbad register expressionbad register for post-indexbad register in []bad register listbad register list: %sbad register name `%s'bad register name: %sbad register number: %sbad register rangebad relaxation statebad reloc expressionbad relocation fixup type (%d)bad relocation type: 0x%02xbad segmentbad size %d in type specifierbad starting register: r0 and r15 invalidbad string constantbad symbol suffixbad type for registerbad type for scalarbad type in Neon instructionbad/missing psr specifierbadly formed .dim directivebadly formed .dim directive ignoredbadly formed .size directivebadly formed .weak directive ignoredbase register expectedbase register nums are over 3 bitbase register should not be in register list when written backbase register written back, and overlaps second destination registerbfd-target = %s
bad combined pmuls output operandbad coprocessor idbad defsym; format is --defsym name=valuebad escaped character in stringbad expressionbad expression syntaxbad floating literal: %sbad floating-point constant: exponent overflowbad floating-point constant: unknown error code=%dbad format for ifc or ifncbad format of OPT NEST=depthbad immediate value for 8-bit offset (%ld)bad immediate value for offset (%ld)bad instruction `%s'bad instruction formatbad instruction syntaxbad intruction syntaxbad list lengthbad list length for table lookupbad list type for instructionbad memory operand `%s'bad offset 0x%08lX (must be an 8-bit number of words)bad offset 0x%08lX (must be word-aligned)bad offset 0x%08lX (only 12 bits available for the magnitude)bad offset 0x%08lX (only 8 bits available for the magnitude)bad offset expression syntaxbad opcode or operandsbad or irreducible absolute expressionbad or irreducible absolute expression; zero assumedbad or missing co-processor numberbad or unhandled relocation type: 0x%02xbad personality routine numberbad range in register listbad register expressionbad register for post-indexbad register in []bad register listbad register list: %sbad register name `%s'bad register name: %sbad register number: %sbad register rangebad relaxation statebad reloc expressionbad relocation fixup type (%d)bad relocation type: 0x%02xbad segmentbad size %d in type specifierbad starting register: r0 and r15 invalidbad string constantbad symbol suffixbad type for registerbad type for scalarbad type in Neon instructionbad/missing psr specifierbadly formed .dim directivebadly formed .dim directive ignoredbadly formed .size directivebadly formed .weak directive ignoredbase register expectedbase register nums are over 3 bitbase register should not be in register list when written backbase register written back, and overlaps second destination registerbfd-target = %s
bfd_set_section_flags: %sbig endian mode is not supportedbignum invalidbignum invalid; zero assumedbignum truncated to %d bytesbit-field extends past end of registerboth insns for !gpdisp!%ld must be in the same sectionbra or bsr with undefined symbol.branch address range overflow (0x%lx)branch must be last instruction in IT blockbranch operand has odd offset (%lx)
bfd_set_section_flags: %sbig endian mode is not supportedbignum invalidbignum invalid; zero assumedbignum truncated to %d bytesbit-field extends past end of registerboth insns for !gpdisp!%ld must be in the same sectionbra or bsr with undefined symbol.branch address range overflow (0x%lx)branch must be last instruction in IT blockbranch operand has odd offset (%lx)
branch out of rangebranch prediction invalid on this opcodebranch target frequency must be greater than 0branch to misaligned address (0x%lx)branching or jumping to a loop end may trigger hardware erratabreak outside of structured loopbyte displacement out of rangebyte or halfword not valid for base registercall to md_convert_frag
branch out of rangebranch prediction invalid on this opcodebranch target frequency must be greater than 0branch to misaligned address (0x%lx)branching or jumping to a loop end may trigger hardware erratabreak outside of structured loopbyte displacement out of rangebyte or halfword not valid for base registercall to md_convert_frag
call to md_convert_frag
call to md_convert_frag
call to md_estimate_size_before_relax
call to md_estimate_size_before_relax
call to tc_aout_fix_to_chars
call to tc_aout_fix_to_chars
call tomd_estimate_size_before_relax
call tomd_estimate_size_before_relax
call/jmp target out of range (1)call/jmp target out of range (2)can not do %d byte pc-relative relocationcan not do %d byte relocationcan not resolve expressioncan only load two consecutive registerscan only store two consecutive registerscan't []index a register, because it has no addresscan't change index for operandcan't close %s: %scan't close `%s'can't create %s: %scan't create group: %scan't create section %scan't encode register '%s%s' in an instruction requiring REX prefix.can't extend frag %u charscan't find fixup pointed to by .usescan't find opcodecan't find opcode can't find previous opcode can't handle expressioncan't handle generation of literal/labels yetcan't handle non absolute segment in `%s'can't handle undefined OP TYPEcan't have relocation for ipushcan't mix positional and keyword argumentscan't open %s for reading: %scan't open %s: %scan't open `%s' for writingcan't open a bfd on stdout %scan't open macro library file '%s' for reading: %scan't parse register listcan't predecrementcan't read from %s: %scan't redefine the index of a scalar aliascan't redefine the type of a register aliascan't redefine type for operandcan't resolve `%s' {%s section} - `%s' {%s section}can't resolve value for symbol `%s'can't set section flags for section %scan't start writing .mdebug section: %scan't use COBR format with external labelcan't use Neon quad register herecan't use R0 herecan't use alignment with this instructioncan't use high part of register in operand %dcan't use register '%s%s' as operand %d in '%s'.can't write %s: %scannot assemble into a literal fragmentcannot both predecrement and postincrementcannot branch to odd addresscannot combine index with optioncannot combine pre- and post-indexingcannot convert expression symbol %s to complex relocationcannot decode instruction formatcannot define symbol `%s' in absolute sectioncannot do %s %u byte relocationcannot do %u byte pc-relative relocationcannot emit PC relative %s relocationcannot emit PC relative %s relocation against %scannot encode opcode "%s"cannot encode opcode "%s" in the given format "%s"cannot generate relocation type for symbol %s, code %scannot honor width suffix -- `%s'cannot make a relative jump to an absolute locationcannot represent %s relocation in this object file formatcannot represent %s relocation in this object file format1cannot represent `%s' relocation in object filecannot represent relocation type %scannot represent subtraction with an offsetcannot set literal_prefix inside literal fragmentcannot use post-indexing with PC-relative addressingcannot use post-indexing with this instructioncannot use register index with PC-relative addressingcannot use register index with this instructioncannot use writeback with PC-relative addressingcannot use writeback with this instructioncannot write to output filecanonical = %s
call/jmp target out of range (1)call/jmp target out of range (2)can not do %d byte pc-relative relocationcan not do %d byte relocationcan not resolve expressioncan only load two consecutive registerscan only store two consecutive registerscan't []index a register, because it has no addresscan't change index for operandcan't close %s: %scan't close `%s'can't create %s: %scan't create group: %scan't create section %scan't encode register '%s%s' in an instruction requiring REX prefix.can't extend frag %u charscan't find fixup pointed to by .usescan't find opcodecan't find opcode can't find previous opcode can't handle expressioncan't handle generation of literal/labels yetcan't handle non absolute segment in `%s'can't handle undefined OP TYPEcan't have relocation for ipushcan't mix positional and keyword argumentscan't open %s for reading: %scan't open %s: %scan't open `%s' for writingcan't open a bfd on stdout %scan't open macro library file '%s' for reading: %scan't parse register listcan't predecrementcan't read from %s: %scan't redefine the index of a scalar aliascan't redefine the type of a register aliascan't redefine type for operandcan't resolve `%s' {%s section} - `%s' {%s section}can't resolve value for symbol `%s'can't set section flags for section %scan't start writing .mdebug section: %scan't use COBR format with external labelcan't use Neon quad register herecan't use R0 herecan't use alignment with this instructioncan't use high part of register in operand %dcan't use register '%s%s' as operand %d in '%s'.can't write %s: %scannot assemble into a literal fragmentcannot both predecrement and postincrementcannot branch to odd addresscannot combine index with optioncannot combine pre- and post-indexingcannot convert expression symbol %s to complex relocationcannot decode instruction formatcannot define symbol `%s' in absolute sectioncannot do %s %u byte relocationcannot do %u byte pc-relative relocationcannot emit PC relative %s relocationcannot emit PC relative %s relocation against %scannot encode opcode "%s"cannot encode opcode "%s" in the given format "%s"cannot generate relocation type for symbol %s, code %scannot honor width suffix -- `%s'cannot make a relative jump to an absolute locationcannot represent %s relocation in this object file formatcannot represent %s relocation in this object file format1cannot represent `%s' relocation in object filecannot represent relocation type %scannot represent subtraction with an offsetcannot set literal_prefix inside literal fragmentcannot use post-indexing with PC-relative addressingcannot use post-indexing with this instructioncannot use register index with PC-relative addressingcannot use register index with this instructioncannot use writeback with PC-relative addressingcannot use writeback with this instructioncannot write to output filecanonical = %s
character constant too largecharacter following name is not '#'cmpu doesn't support condition code %sco-processor offset out of rangeco-processor register expectedcode is ATPCS conformantcode uses 26-bit program countercode uses 32-bit program countercomma missing in .xstabscondition code invalid for jrcondition not followed by conditionalizable insncondition requiredconditional branch out of rangeconditional infixes are deprecated in unified syntaxconfusing relocation expressionsconfusion in formal parametersconstant expression expectedconstant expression or register list expectedconstant expression requiredconstant out of 8-bit range: %dconstant too big to fit into instructionconstant value requiredcontrol register expected, but saw '%.6s'convert_frag
character constant too largecharacter following name is not '#'cmpu doesn't support condition code %sco-processor offset out of rangeco-processor register expectedcode is ATPCS conformantcode uses 26-bit program countercode uses 32-bit program countercomma missing in .xstabscondition code invalid for jrcondition not followed by conditionalizable insncondition requiredconditional branch out of rangeconditional infixes are deprecated in unified syntaxconfusing relocation expressionsconfusion in formal parametersconstant expression expectedconstant expression or register list expectedconstant expression requiredconstant out of 8-bit range: %dconstant too big to fit into instructionconstant value requiredcontrol register expected, but saw '%.6s'convert_frag
could not assemble: %scould not set architecture and machinecould not skip to %ld in file `%s'could not update architecture and machinecould not write .mdebug section: %scouldn't find a valid instruction formatcpu `%s' unrecognizedcpu-type = %s
could not assemble: %scould not set architecture and machinecould not skip to %ld in file `%s'could not update architecture and machinecould not write .mdebug section: %scouldn't find a valid instruction formatcpu `%s' unrecognizedcpu-type = %s
cr%ld is a reserved control registerctoff() relocation used on an instruction which does not support itdangerous MULS/MULU location; give it higher alignmentdata dependency: %s %s -- %s %s  (%d/%d bubble)data item with alignment larger than locationdest and source1 must be the same registerdest must overlap one source registerdestinationdestination operand must be 16 bit registerdestination operand must be 16bit absolute addressdestination operand must be 8 bit registerdestination register is same for parallel insnsdestination register must be r1destination register same as write-back basedetected global register use not covered by .register pseudo-opdirective %s cannot be negateddirective .big encountered when option -big requireddirective .little encountered when option -little requireddirective LOC from within a BSPEC/ESPEC pair is not supporteddirective LOCAL must be placed in code or datadirectives are not valid inside bundlesdisplacement overflows 12-bit fielddisplacement overflows 8-bit fielddisplacement to defined symbol %s overflows 12-bit fielddisplacement to defined symbol %s overflows 8-bit fielddisplacement to undefined symbol %s overflows 12-bit fielddisplacement to undefined symbol %s overflows 8-bit field displacement too large (%d)displacement too large for this architecture; needs 68020 or higherdiv / mul are reserved instructionsdivision by zerodivision by zero when setting `%s'dla used to load 32-bit registerdoes not match begin %s%s at %s:%ddon't use Rn-Rm syntax with non-unit stridedsp immediate shift value not constantduplicate !tlsgd!%ldduplicate !tlsldm!%ldduplicate "else"duplicate .personality directiveduplicate .personalityindex directiveduplicate datalabel operator ignoredduplicate instruction %sduplicate macro %sduplicated psr bit specifierelements must be smaller than reversal regionelse without matching ifempty label field for ISempty symbol name in .def; ignoredemulations not handled in this configurationend of file after a one-character quote; \0 insertedend of file in commentend of file in comment; newline insertedend of file in escape characterend of file in multiline commentend of file in string; '%c' insertedend of file inside conditionalend of file not at end of a line; newline insertedend of macro inside conditionalendf without forendi without matching ifending register must be r15endw without whileentity size for SHF_MERGE not specifiedentry instruction with stack decrement < 16error constructing %s pseudo-op table: %serror parsing element/structure listerror setting flags for "%s": %serror setting flags for ".sbss": %sestimate size
cr%ld is a reserved control registerctoff() relocation used on an instruction which does not support itdangerous MULS/MULU location; give it higher alignmentdata dependency: %s %s -- %s %s  (%d/%d bubble)data item with alignment larger than locationdest and source1 must be the same registerdest must overlap one source registerdestinationdestination operand must be 16 bit registerdestination operand must be 16bit absolute addressdestination operand must be 8 bit registerdestination register is same for parallel insnsdestination register must be r1destination register same as write-back basedetected global register use not covered by .register pseudo-opdirective %s cannot be negateddirective .big encountered when option -big requireddirective .little encountered when option -little requireddirective LOC from within a BSPEC/ESPEC pair is not supporteddirective LOCAL must be placed in code or datadirectives are not valid inside bundlesdisplacement overflows 12-bit fielddisplacement overflows 8-bit fielddisplacement to defined symbol %s overflows 12-bit fielddisplacement to defined symbol %s overflows 8-bit fielddisplacement to undefined symbol %s overflows 12-bit fielddisplacement to undefined symbol %s overflows 8-bit field displacement too large (%d)displacement too large for this architecture; needs 68020 or higherdiv / mul are reserved instructionsdivision by zerodivision by zero when setting `%s'dla used to load 32-bit registerdoes not match begin %s%s at %s:%ddon't use Rn-Rm syntax with non-unit stridedsp immediate shift value not constantduplicate !tlsgd!%ldduplicate !tlsldm!%ldduplicate "else"duplicate .personality directiveduplicate .personalityindex directiveduplicate datalabel operator ignoredduplicate instruction %sduplicate macro %sduplicated psr bit specifierelements must be smaller than reversal regionelse without matching ifempty label field for ISempty symbol name in .def; ignoredemulations not handled in this configurationend of file after a one-character quote; \0 insertedend of file in commentend of file in comment; newline insertedend of file in escape characterend of file in multiline commentend of file in string; '%c' insertedend of file inside conditionalend of file not at end of a line; newline insertedend of macro inside conditionalendf without forendi without matching ifending register must be r15endw without whileentity size for SHF_MERGE not specifiedentry instruction with stack decrement < 16error constructing %s pseudo-op table: %serror parsing element/structure listerror setting flags for "%s": %serror setting flags for ".sbss": %sestimate size
estimate_size_before_relax calledeven register number requiredeven register requiredexcess operands to %sexcess operands: '%s'expected #constantexpected %cexpected , expected .L, .W or .B for register in indexed addressing modeexpected 0 or 1expected  or  or  operandexpected expected , expected , expected  , expected @(exp, reg16)expected EP registerexpected address expressionexpected alignment after sizeexpected closing parenexpected commaexpected comma after "%s"expected comma after name "%s"expected comma after name `%s' in .size directiveexpected comma after name in .symverexpected comma or colon after symbol name; rest of line ignoredexpected fill pattern missingexpected numeric constantexpected quoted stringexpected registerexpected register listexpected simple numberexpected symbol nameexpected valid addressing mode for mova: "@(disp, ea.sz),ERn"expected }expecting )expecting ]expecting `)' after scale factor in `%s'expecting `,' or `)' after base register in `%s'expecting `,' or `)' after index register in `%s'expecting index register or scale factor after `,'; got '%c'expecting mnemonic; got nothingexpecting operand after ','; got nothingexpecting operand before ','; got nothingexpecting prefix; got nothingexpecting scale factor of 1, 2, 4, or 8: got `%s'expecting string instruction after `%s'expecting {expr.c(operand): bad atof_generic return val %dexpression dangerous with linker stubsexpression doesn't fit in BYTEexpression doesn't fit in WORDexpression must be constantexpression out of rangeexpression out of range: defaulting to 0expression out of range: defaulting to 1expression syntax errorexpression too complexextended instruction in delay slotextended operand requested but not requiredextension `%s' unrecognizedextra .LABEL arguments ignored.extra closing braceextra colonextra commaextra opening bracefailed for %d
estimate_size_before_relax calledeven register number requiredeven register requiredexcess operands to %sexcess operands: '%s'expected #constantexpected %cexpected , expected .L, .W or .B for register in indexed addressing modeexpected 0 or 1expected  or  or  operandexpected expected , expected , expected  , expected @(exp, reg16)expected EP registerexpected address expressionexpected alignment after sizeexpected closing parenexpected commaexpected comma after "%s"expected comma after name "%s"expected comma after name `%s' in .size directiveexpected comma after name in .symverexpected comma or colon after symbol name; rest of line ignoredexpected fill pattern missingexpected numeric constantexpected quoted stringexpected registerexpected register listexpected simple numberexpected symbol nameexpected valid addressing mode for mova: "@(disp, ea.sz),ERn"expected }expecting )expecting ]expecting `)' after scale factor in `%s'expecting `,' or `)' after base register in `%s'expecting `,' or `)' after index register in `%s'expecting index register or scale factor after `,'; got '%c'expecting mnemonic; got nothingexpecting operand after ','; got nothingexpecting operand before ','; got nothingexpecting prefix; got nothingexpecting scale factor of 1, 2, 4, or 8: got `%s'expecting string instruction after `%s'expecting {expr.c(operand): bad atof_generic return val %dexpression dangerous with linker stubsexpression doesn't fit in BYTEexpression doesn't fit in WORDexpression must be constantexpression out of rangeexpression out of range: defaulting to 0expression out of range: defaulting to 1expression syntax errorexpression too complexextended instruction in delay slotextended operand requested but not requiredextension `%s' unrecognizedextra .LABEL arguments ignored.extra closing braceextra colonextra commaextra opening bracefailed for %d
failed general register sanity check.failed regnum sanity check.failed sanity checkfailed sanity check.failed sanity check: long_jumpfailed sanity check: short_jumpfailed special case insn sanity checkfailed to read instruction table %s
failed general register sanity check.failed regnum sanity check.failed sanity checkfailed sanity check.failed sanity check: long_jumpfailed sanity check: short_jumpfailed special case insn sanity checkfailed to read instruction table %s
failed to set up debugging information: %sfake .file after real onefall through frequency must be greater than 0field fx_size too small to hold %dfield size must be 16 when value is relocatablefield value "%s" too complex for a bitfieldfield value truncatedfield width "%s" too complex for a bitfieldfield width %lu too big to fit in %d bytes: truncated to %d bitsfile not found: %sfile number %ld already allocatedfile number less than onefilename goes over one page boundaryfirst destination register must be evenfirst register must be r4fixes not all moved from %sflag for {c}psr instruction expectedfloating point args are in fp regsfloating point constant too largefloating point number invalidfloating point number invalid; zero assumedfloating point numbers are not implementedformat '%s' allows %d slots, but there are %d opcodesformat = %s
failed to set up debugging information: %sfake .file after real onefall through frequency must be greater than 0field fx_size too small to hold %dfield size must be 16 when value is relocatablefield value "%s" too complex for a bitfieldfield value truncatedfield width "%s" too complex for a bitfieldfield width %lu too big to fit in %d bytes: truncated to %d bitsfile not found: %sfile number %ld already allocatedfile number less than onefilename goes over one page boundaryfirst destination register must be evenfirst register must be r4fixes not all moved from %sflag for {c}psr instruction expectedfloating point args are in fp regsfloating point constant too largefloating point number invalidfloating point number invalid; zero assumedfloating point numbers are not implementedformat '%s' allows %d slots, but there are %d opcodesformat = %s
format names only valid inside bundlesfound %d operands for '%s':  Expected %dfound too many (%d) operands for '%s':  Expected %dfr_var %lu < length %dfr_var (%ld) < length (%d)frame reg expected, using $%d.garbage after index spec ignoredgarbage at end of linegarbage following instructiongenerate PIC codeget_expanded_loop_offset: invalid opcodegroup name for SHF_GROUP not specifiedhanderdata in cantunwind framehard-float conflicts with specified fpuhere is the "else" of the unterminated conditionalhere is the previous "else"here is the previous "if"here is the start of the unterminated conditionalhigh bits set in register list expressionhigh register(r16-r31)expected, not '%.100s'i860_convert_frag
format names only valid inside bundlesfound %d operands for '%s':  Expected %dfound too many (%d) operands for '%s':  Expected %dfr_var %lu < length %dfr_var (%ld) < length (%d)frame reg expected, using $%d.garbage after index spec ignoredgarbage at end of linegarbage following instructiongenerate PIC codeget_expanded_loop_offset: invalid opcodegroup name for SHF_GROUP not specifiedhanderdata in cantunwind framehard-float conflicts with specified fpuhere is the "else" of the unterminated conditionalhere is the previous "else"here is the previous "if"here is the start of the unterminated conditionalhigh bits set in register list expressionhigh register(r16-r31)expected, not '%.100s'i860_convert_frag
i860_estimate_size_before_relax
i860_estimate_size_before_relax
iWMMXt control register expectediWMMXt data or control register expectediWMMXt data register expectediWMMXt scalar register expectedidentifier+constant@%s means identifier@%s+constantidentifier+constant@got means identifier@got+constantif writeback register is in list, it must be the lowest reg in the listignoring attempt to redefine built-in register '%s'ignoring attempt to undefine built-in register '%s'ignoring bad alignmentignoring changed section attributes for %signoring changed section entity size for %signoring changed section type for %signoring extra '-rename-section' delimiter ':'ignoring fill value in absolute sectionignoring incorrect section type for %signoring invalid '-rename-section' specification: '%s'ignoring operands: %s ignoring redefinition of register alias '%s'ignoring unrecognized .endian type `%s'iif convert internal pcrel/binaryiif convert internal pcrel/pointerillegal %srelocation size: %dillegal .stab%c directive, bad characterillegal .stabx expression; zero assumedillegal double indirectionillegal expressionillegal immediate register operand %sillegal literalillegal opcode %s for mcu %sillegal operandillegal operand - register name found where none expectedillegal operandsillegal range of target hardware versionsillegal register after @illegal register after @-illegal register included in listillegal resource usage in bundleimmediate 1 or 2 expectedimmediate expression requires a # prefiximmediate has bits set outside the operand sizeimmediate is not a power of twoimmediate must be 1 or 2immediate operand illegal with absolute jumpimmediate operand is too largeimmediate operand requires iWMMXt2immediate out of rangeimmediate out of range for insertimmediate out of range for narrowing operationimmediate out of range for shiftimmediate value is out of rangeimmediate value out of rangeimproper number of operands.  expecting %d, got %dinappropriate arguments for opcode `%s'incompatible flag %i in line directiveinconsistent types in Neon instructionincorrect condition in IT blockincorrect register in reglistincorrect register number, ignoringindex offset  out of rangeindex register overlaps destination registerindirect %s without `*'inserting "%s" into %s alias hash table failed: %sinserting "%s" into %s name hash table failed: %sinserting "%s" into string hash table: %sinserting "%s" into symbol table failed: %sinserting "%s" into tag hash table: %sinsn can't be combined with parallel processing insninsn cannot be combined with non-nopxinsn cannot be combined with non-nopyinsn cannot be combined with pmulsinstruction %s requires %d operand(s)instruction '%s' cannot be executed in parallel.instruction '%s' is for the M32R2 onlyinstruction '%s' is for the M32RX onlyinstruction address is not a multiple of 16instruction address is not a multiple of 2instruction address is not a multiple of 4instruction cannot be conditionalinstruction does not accept preindexed addressinginstruction does not accept scaled register indexinstruction does not accept this addressing modeinstruction does not accept unindexed addressinginstruction does not allow shifted indexinstruction does not support unindexed addressinginstruction does not support writebackinstruction is always unconditionalinstruction is not conditionalinstruction not allowed in IT blockinstruction not allowed: %sinstruction not supported in Thumb16 modeinstruction requires labelinstruction requires label or value in range -511:512instruction requires label sans '$'instruction requires register indexinstruction sequence (write a0, branch, retw) may trigger hardware erratainstructions write to the same destination register.internal Error, line %d, %sinternal confusion: relocation in a section without contentsinternal error: bad mips16 opcode: %s %s
iWMMXt control register expectediWMMXt data or control register expectediWMMXt data register expectediWMMXt scalar register expectedidentifier+constant@%s means identifier@%s+constantidentifier+constant@got means identifier@got+constantif writeback register is in list, it must be the lowest reg in the listignoring attempt to redefine built-in register '%s'ignoring attempt to undefine built-in register '%s'ignoring bad alignmentignoring changed section attributes for %signoring changed section entity size for %signoring changed section type for %signoring extra '-rename-section' delimiter ':'ignoring fill value in absolute sectionignoring incorrect section type for %signoring invalid '-rename-section' specification: '%s'ignoring operands: %s ignoring redefinition of register alias '%s'ignoring unrecognized .endian type `%s'iif convert internal pcrel/binaryiif convert internal pcrel/pointerillegal %srelocation size: %dillegal .stab%c directive, bad characterillegal .stabx expression; zero assumedillegal double indirectionillegal expressionillegal immediate register operand %sillegal literalillegal opcode %s for mcu %sillegal operandillegal operand - register name found where none expectedillegal operandsillegal range of target hardware versionsillegal register after @illegal register after @-illegal register included in listillegal resource usage in bundleimmediate 1 or 2 expectedimmediate expression requires a # prefiximmediate has bits set outside the operand sizeimmediate is not a power of twoimmediate must be 1 or 2immediate operand illegal with absolute jumpimmediate operand is too largeimmediate operand requires iWMMXt2immediate out of rangeimmediate out of range for insertimmediate out of range for narrowing operationimmediate out of range for shiftimmediate value is out of rangeimmediate value out of rangeimproper number of operands.  expecting %d, got %dinappropriate arguments for opcode `%s'incompatible flag %i in line directiveinconsistent types in Neon instructionincorrect condition in IT blockincorrect register in reglistincorrect register number, ignoringindex offset  out of rangeindex register overlaps destination registerindirect %s without `*'inserting "%s" into %s alias hash table failed: %sinserting "%s" into %s name hash table failed: %sinserting "%s" into string hash table: %sinserting "%s" into symbol table failed: %sinserting "%s" into tag hash table: %sinsn can't be combined with parallel processing insninsn cannot be combined with non-nopxinsn cannot be combined with non-nopyinsn cannot be combined with pmulsinstruction %s requires %d operand(s)instruction '%s' cannot be executed in parallel.instruction '%s' is for the M32R2 onlyinstruction '%s' is for the M32RX onlyinstruction address is not a multiple of 16instruction address is not a multiple of 2instruction address is not a multiple of 4instruction cannot be conditionalinstruction does not accept preindexed addressinginstruction does not accept scaled register indexinstruction does not accept this addressing modeinstruction does not accept unindexed addressinginstruction does not allow shifted indexinstruction does not support unindexed addressinginstruction does not support writebackinstruction is always unconditionalinstruction is not conditionalinstruction not allowed in IT blockinstruction not allowed: %sinstruction not supported in Thumb16 modeinstruction requires labelinstruction requires label or value in range -511:512instruction requires label sans '$'instruction requires register indexinstruction sequence (write a0, branch, retw) may trigger hardware erratainstructions write to the same destination register.internal Error, line %d, %sinternal confusion: relocation in a section without contentsinternal error: bad mips16 opcode: %s %s
internal error: can't export reloc type %d (`%s')internal error: can't hash `%s': %s
internal error: can't export reloc type %d (`%s')internal error: can't hash `%s': %s
internal error: can't hash macro `%s': %sinternal error: can't hash opcode `%s': %sinternal error: can't install fix for reloc type %d (`%s')internal error: fixup not contained within fraginternal error: lookup/get operands failedinternal error: losing opcode: `%s' "%s"
internal error: can't hash macro `%s': %sinternal error: can't hash opcode `%s': %sinternal error: can't install fix for reloc type %d (`%s')internal error: fixup not contained within fraginternal error: lookup/get operands failedinternal error: losing opcode: `%s' "%s"
internal error: relaxation failedinternal error: relaxation requires too many stepsinternal error: reloc %d (`%s') not supported by object file formatinternal error: unknown dwarf2 formatinternal error: unknown option name '%s'internal error? cannot generate `%s' relocationinternal failure in parse_register_listinternal inconsistency in %s: bdap.w with no symbolinternal inconsistency in %s: bdapq no symbolinternal inconsistency problem in %s:  %lxinternal inconsistency problem in %s: ext. insn %04lxinternal inconsistency problem in %s: fr_subtype %dinternal inconsistency problem in %s: fr_symbol %lxinternal inconsistency problem in %s: insn %04lxinternal inconsistency problem in %s: resolved symbolinternal relocation (type: IMMEDIATE) not fixed upinternal: BFD_RELOC_MMIX_BASE_PLUS_OFFSET not resolved to sectioninternal: GREG expression not resolved to sectioninternal: bad mips opcode (bits 0x%lx undefined): %s %sinternal: bad mips opcode (mask error): %s %sinternal: bad mips opcode (unknown extension operand type `+%c'): %s %sinternal: bad mips opcode (unknown operand type `%c'): %s %sinternal: can't hash `%s': %sinternal: mmix_prefix_name but empty prefixinternal: unexpected relax type %d:%dinternal: unhandled label %sinternal_relocation (type: OFFSET_IMM) not fixed upinvalid  in --march=: %sinvalid BSPEC expressioninvalid FPA immediate expressioninvalid Hi register with immediateinvalid LOC expressioninvalid PIC referenceinvalid abi -mabi=%sinvalid architectural extensioninvalid architecture %sinvalid architecture -A%sinvalid architecture -xarch=%sinvalid architecture -z%sinvalid architecture option -m%s, ignoredinvalid arg register listinvalid attempt to declare external version name as default in symbol `%s'invalid base register for register offsetinvalid branch operandinvalid byte branch offsetinvalid char %s beginning operand %d `%s'invalid character %s before operand %dinvalid character %s in mnemonicinvalid character %s in operand %dinvalid characters in inputinvalid condition code '%s'invalid condition code nameinvalid constantinvalid constant (%lx) after fixupinvalid constant: %d bit expression not in range %d..%dinvalid constant: 12 bit expression not in range -2^11..2^11invalid constant: 20 bit expression not in range -2^19..2^19invalid constant: 25 bit expression not in range -2^24..2^24invalid constant: 9 bit expression not in range -2^8..2^8invalid constant: bit expression not definedinvalid control register nameinvalid coprocessor sub-selection value (0-7)invalid default displacement size "%s". Defaulting to %d.invalid empty loopinvalid expression evaluation type %dinvalid expression for operand %i of '%s'invalid expression in load/store multipleinvalid expression in operandinvalid flag '%s'invalid frame sizeinvalid identifier for ".ifdef"invalid immediateinvalid immediate for address calculation (value = 0x%08lX)invalid immediate for stack address calculationinvalid index registerinvalid index size for coldfireinvalid indirect register sizeinvalid instruction for this architecture; needs invalid instruction shapeinvalid instruction size selected (%d)invalid last instruction for a zero-overhead loopinvalid listing option `%c'invalid literal constant: pool needs to be closerinvalid machine `%s'invalid merge entity sizeinvalid movx address registerinvalid movx dsp registerinvalid movy address registerinvalid movy dsp registerinvalid numberinvalid offset expressioninvalid offset, target not word aligned (0x%08lX)invalid offset, value too big (0x%08lX)invalid opcodeinvalid opcode, "%s".invalid operandinvalid operand for '%s' ('%s' unexpected)invalid operand in ldminvalid operand in stminvalid operand mode for this architecture; needs 68020 or higherinvalid operand of ()+invalid operand of -()invalid operand of S^#invalid operand size requestedinvalid operand suffixinvalid operand to .code directive (%d) (expecting 16 or 32)invalid operand to opcode %s: `%s'invalid operand, not a 10-bit signed value: %dinvalid operand, not a 11-bit signed value: %dinvalid operand, not a 12-bit signed value: %dinvalid operand, not a 13-bit signed value: %dinvalid operand, not a 16-bit signed value: %dinvalid operand, not a 16-bit unsigned value: %dinvalid operand, not a 5-bit unsigned value: %dinvalid operand, not a 6-bit signed value: %dinvalid operand, not a 6-bit unsigned value: %dinvalid operand, not a multiple of 32: %dinvalid operand, not a multiple of 4: %dinvalid operand, not a multiple of 8: %dinvalid operand, not an even value: %dinvalid operand: expression in PT targetinvalid operandsinvalid operands for opcodeinvalid operands to %sinvalid operands to opcode %s: `%s'invalid or unsupported encoding in .cfi_lsdainvalid or unsupported encoding in .cfi_personalityinvalid pseudo operationinvalid register '%s' for '%s' instructioninvalid register in & expressioninvalid register listinvalid register list to push/pop instructioninvalid register maskinvalid register nameinvalid register number (%ld) for '%s'invalid register number (%ld) for '%s' instructioninvalid register: r15 illegalinvalid relaxation fragment resultinvalid reloc expressioninvalid relocationinvalid relocation for '%s' instructioninvalid relocation for fieldinvalid relocation for instructioninvalid relocation for operand %d of '%s'invalid relocation for operand %i of '%s'invalid relocation in instruction slot %iinvalid rotationinvalid scale factorinvalid section for operation on `%s'invalid section for operation on `%s' setting `%s'invalid sections for operation on `%s' and `%s'invalid sections for operation on `%s' and `%s' setting `%s'invalid segment "%s"invalid shiftinvalid shift value: %ldinvalid smc expressioninvalid static register listinvalid swi expressioninvalid switch -m%sinvalid symbolic operandinvalid syntax for .dn directiveinvalid syntax for .qn directiveinvalid syntax for .req directiveinvalid syntax for .unreq directiveinvalid system register nameinvalid target hardware versioninvalid unextended operand valueinvalid unwind opcodeis_stmt value not 0 or 1isa number less than zerojump target out of rangejump to misaligned address (0x%lx)junk `%s' after expressionjunk `%s' after registerjunk at end of line, first unrecognized character is `%c'junk at end of line, first unrecognized character valued 0x%xjunk at end of line: `%s'la used to load 64-bit addresslabel "$%d" redefinedlabel "%d$" redefinedlabels are not valid inside bundleslacking labellacking label  last register must be r7left operand is a bignum; integer 0 assumedleft operand is a float; integer 0 assumedlength not neededli rd label isn't correct instruction formline %d: rep or repi must include at least 4 instructionsline %d: unable to place address of symbol '%s' into a byteline %d: unable to place address of symbol '%s' into a quadline %d: unable to place address of symbol '%s' into a shortline %d: unable to place value %lx into a byteline %d: unable to place value %lx into a shortline %d: unknown relocation type: 0x%xline number (%d) for .stab%c directive cannot fit in index field (20 bits)line numbers must be positive; line number %d rejectedliteral pool insertion failedliteral pool location required for text-section-literals; specify with .literal_positionliteral pool overflowliteral referenced across section boundarylk addressing modes are invalid for memory-mapped register addressinglo register requiredlo() relocation used on an instruction which does not support itlocal label `%s' is not definedlong jump requiredloop containing less than three instructions may trigger hardware errataloop end too close to another loop end may trigger hardware errataloop target does not follow loop instruction in sectionloop too long for LOOP instructionlow register(r0-r15)expected, not '%.100s'lower 16 bits of mask ignoredlui expression not in range 0..65535m68k and cf features both selectedmacro requires $at register while noat in effectmacro requires $at while $at in usemacros nested too deeplymask trims opcode bits for %smd_apply_fix: unknown r_type 0x%x
internal error: relaxation failedinternal error: relaxation requires too many stepsinternal error: reloc %d (`%s') not supported by object file formatinternal error: unknown dwarf2 formatinternal error: unknown option name '%s'internal error? cannot generate `%s' relocationinternal failure in parse_register_listinternal inconsistency in %s: bdap.w with no symbolinternal inconsistency in %s: bdapq no symbolinternal inconsistency problem in %s:  %lxinternal inconsistency problem in %s: ext. insn %04lxinternal inconsistency problem in %s: fr_subtype %dinternal inconsistency problem in %s: fr_symbol %lxinternal inconsistency problem in %s: insn %04lxinternal inconsistency problem in %s: resolved symbolinternal relocation (type: IMMEDIATE) not fixed upinternal: BFD_RELOC_MMIX_BASE_PLUS_OFFSET not resolved to sectioninternal: GREG expression not resolved to sectioninternal: bad mips opcode (bits 0x%lx undefined): %s %sinternal: bad mips opcode (mask error): %s %sinternal: bad mips opcode (unknown extension operand type `+%c'): %s %sinternal: bad mips opcode (unknown operand type `%c'): %s %sinternal: can't hash `%s': %sinternal: mmix_prefix_name but empty prefixinternal: unexpected relax type %d:%dinternal: unhandled label %sinternal_relocation (type: OFFSET_IMM) not fixed upinvalid  in --march=: %sinvalid BSPEC expressioninvalid FPA immediate expressioninvalid Hi register with immediateinvalid LOC expressioninvalid PIC referenceinvalid abi -mabi=%sinvalid architectural extensioninvalid architecture %sinvalid architecture -A%sinvalid architecture -xarch=%sinvalid architecture -z%sinvalid architecture option -m%s, ignoredinvalid arg register listinvalid attempt to declare external version name as default in symbol `%s'invalid base register for register offsetinvalid branch operandinvalid byte branch offsetinvalid char %s beginning operand %d `%s'invalid character %s before operand %dinvalid character %s in mnemonicinvalid character %s in operand %dinvalid characters in inputinvalid condition code '%s'invalid condition code nameinvalid constantinvalid constant (%lx) after fixupinvalid constant: %d bit expression not in range %d..%dinvalid constant: 12 bit expression not in range -2^11..2^11invalid constant: 20 bit expression not in range -2^19..2^19invalid constant: 25 bit expression not in range -2^24..2^24invalid constant: 9 bit expression not in range -2^8..2^8invalid constant: bit expression not definedinvalid control register nameinvalid coprocessor sub-selection value (0-7)invalid default displacement size "%s". Defaulting to %d.invalid empty loopinvalid expression evaluation type %dinvalid expression for operand %i of '%s'invalid expression in load/store multipleinvalid expression in operandinvalid flag '%s'invalid frame sizeinvalid identifier for ".ifdef"invalid immediateinvalid immediate for address calculation (value = 0x%08lX)invalid immediate for stack address calculationinvalid index registerinvalid index size for coldfireinvalid indirect register sizeinvalid instruction for this architecture; needs invalid instruction shapeinvalid instruction size selected (%d)invalid last instruction for a zero-overhead loopinvalid listing option `%c'invalid literal constant: pool needs to be closerinvalid machine `%s'invalid merge entity sizeinvalid movx address registerinvalid movx dsp registerinvalid movy address registerinvalid movy dsp registerinvalid numberinvalid offset expressioninvalid offset, target not word aligned (0x%08lX)invalid offset, value too big (0x%08lX)invalid opcodeinvalid opcode, "%s".invalid operandinvalid operand for '%s' ('%s' unexpected)invalid operand in ldminvalid operand in stminvalid operand mode for this architecture; needs 68020 or higherinvalid operand of ()+invalid operand of -()invalid operand of S^#invalid operand size requestedinvalid operand suffixinvalid operand to .code directive (%d) (expecting 16 or 32)invalid operand to opcode %s: `%s'invalid operand, not a 10-bit signed value: %dinvalid operand, not a 11-bit signed value: %dinvalid operand, not a 12-bit signed value: %dinvalid operand, not a 13-bit signed value: %dinvalid operand, not a 16-bit signed value: %dinvalid operand, not a 16-bit unsigned value: %dinvalid operand, not a 5-bit unsigned value: %dinvalid operand, not a 6-bit signed value: %dinvalid operand, not a 6-bit unsigned value: %dinvalid operand, not a multiple of 32: %dinvalid operand, not a multiple of 4: %dinvalid operand, not a multiple of 8: %dinvalid operand, not an even value: %dinvalid operand: expression in PT targetinvalid operandsinvalid operands for opcodeinvalid operands to %sinvalid operands to opcode %s: `%s'invalid or unsupported encoding in .cfi_lsdainvalid or unsupported encoding in .cfi_personalityinvalid pseudo operationinvalid register '%s' for '%s' instructioninvalid register in & expressioninvalid register listinvalid register list to push/pop instructioninvalid register maskinvalid register nameinvalid register number (%ld) for '%s'invalid register number (%ld) for '%s' instructioninvalid register: r15 illegalinvalid relaxation fragment resultinvalid reloc expressioninvalid relocationinvalid relocation for '%s' instructioninvalid relocation for fieldinvalid relocation for instructioninvalid relocation for operand %d of '%s'invalid relocation for operand %i of '%s'invalid relocation in instruction slot %iinvalid rotationinvalid scale factorinvalid section for operation on `%s'invalid section for operation on `%s' setting `%s'invalid sections for operation on `%s' and `%s'invalid sections for operation on `%s' and `%s' setting `%s'invalid segment "%s"invalid shiftinvalid shift value: %ldinvalid smc expressioninvalid static register listinvalid swi expressioninvalid switch -m%sinvalid symbolic operandinvalid syntax for .dn directiveinvalid syntax for .qn directiveinvalid syntax for .req directiveinvalid syntax for .unreq directiveinvalid system register nameinvalid target hardware versioninvalid unextended operand valueinvalid unwind opcodeis_stmt value not 0 or 1isa number less than zerojump target out of rangejump to misaligned address (0x%lx)junk `%s' after expressionjunk `%s' after registerjunk at end of line, first unrecognized character is `%c'junk at end of line, first unrecognized character valued 0x%xjunk at end of line: `%s'la used to load 64-bit addresslabel "$%d" redefinedlabel "%d$" redefinedlabels are not valid inside bundleslacking labellacking label  last register must be r7left operand is a bignum; integer 0 assumedleft operand is a float; integer 0 assumedlength not neededli rd label isn't correct instruction formline %d: rep or repi must include at least 4 instructionsline %d: unable to place address of symbol '%s' into a byteline %d: unable to place address of symbol '%s' into a quadline %d: unable to place address of symbol '%s' into a shortline %d: unable to place value %lx into a byteline %d: unable to place value %lx into a shortline %d: unknown relocation type: 0x%xline number (%d) for .stab%c directive cannot fit in index field (20 bits)line numbers must be positive; line number %d rejectedliteral pool insertion failedliteral pool location required for text-section-literals; specify with .literal_positionliteral pool overflowliteral referenced across section boundarylk addressing modes are invalid for memory-mapped register addressinglo register requiredlo() relocation used on an instruction which does not support itlocal label `%s' is not definedlong jump requiredloop containing less than three instructions may trigger hardware errataloop end too close to another loop end may trigger hardware errataloop target does not follow loop instruction in sectionloop too long for LOOP instructionlow register(r0-r15)expected, not '%.100s'lower 16 bits of mask ignoredlui expression not in range 0..65535m68k and cf features both selectedmacro requires $at register while noat in effectmacro requires $at while $at in usemacros nested too deeplymask trims opcode bits for %smd_apply_fix: unknown r_type 0x%x
md_convert_frag
md_convert_frag
md_estimate_size_before_relax
md_estimate_size_before_relax
md_pcrel_from
md_pcrel_from
misaligned branch destinationmisaligned datamisaligned offsetmismatch between opcode size and operand sizemismatch between register and suffixmismatched .ebmismatched parenthesesmisplaced .procendmisplaced PIC operandmissing '%c'missing ']'missing +missing .endmissing .end at end of assemblymissing .end or .bend at end of filemissing .funcmissing .procmissing =missing CPS flagsmissing ]missing `)'missing `)' after formals in macro definition `%s'missing `}'missing alignmentmissing architectural extensionmissing architecture name `%s'missing argumentmissing argument separator ',' for .cpsetupmissing classmissing close quote; (assumed)missing closing `%c'missing closing bracemissing commamissing comma after insn constant
misaligned branch destinationmisaligned datamisaligned offsetmismatch between opcode size and operand sizemismatch between register and suffixmismatched .ebmismatched parenthesesmisplaced .procendmisplaced PIC operandmissing '%c'missing ']'missing +missing .endmissing .end at end of assemblymissing .end or .bend at end of filemissing .funcmissing .procmissing =missing CPS flagsmissing ]missing `)'missing `)' after formals in macro definition `%s'missing `}'missing alignmentmissing architectural extensionmissing architecture name `%s'missing argumentmissing argument separator ',' for .cpsetupmissing classmissing close quote; (assumed)missing closing `%c'missing closing bracemissing commamissing comma after insn constant
missing comma or colonmissing condition code in structured control directivemissing cpu architecturemissing cpu name `%s'missing domissing emulation mode namemissing expressionmissing expression in .size directivemissing frame sizemissing labelmissing local expressionmissing model parametermissing namemissing opcodemissing operandmissing operand; zero assumedmissing or bad offset expressionmissing or invalid displacement expression `%s' taken as 0missing real symbol namemissing reloc typemissing rename stringmissing rotation field after commamissing separatormissing sizemissing size expressionmissing stringmissing symbol namemissing thenmissing to or downtomissing typemissing valuemissing version name in `%s' for symbol `%s'more than 65K literal poolsmore than one frame size in listmultiple branches or jumps in the same bundlemultiple condition specificationsmultiple emulation names specifiedmultiple formats specified for one bundle; using '%s'multiple literals in expansionmultiple movx specificationsmultiple movy specificationsmultiple parallel processing specificationsmultiple sections remapped to output section %smultiple versions [`%s'|`%s'] for symbol `%s'must be @(r0,...)must branch to an address a multiple of 4negative alignmentnegative sizenegative value ignored in %snested .bs blocksnested .ent directivesnew line in titlenext outside of structured loopno '(' to match ')'no '[' to match ']'no current file pointerno file name following -t optionno hppa_fixup entry for fixup type 0x%xno instruction mnemonic suffix given and no register operands; can't size instructionno instruction mnemonic suffix given; can't determine immediate sizeno registered fragment for literalno sequence number after !%sno such architecture modifier: `%s'no such architecture: `%s'no such instruction: `%s'no such sfr in this architectureno suitable GREG definition for operandsno tag specified for %sno way to handle .file within .ent/.end sectionnon-absolute expression in constant fieldnon-absolute value used with .space/.besnon-constant byte countnon-constant expression in ".elseif" statementnon-constant expression in ".if" statementnon-contiguous register rangenon-immediate OPF operand, ignorednon-pc-relative relocation for pc-relative fieldnot a 16 bit instruction '%s'not enough operands (%d) for '%s'; expected %dnumber of literal tokens != 1number of registers must be in the range [1:4]odd address operand: %ldodd displacement at %xodd distance branch (0x%lx bytes)odd number of bytes in operand descriptionoffset must be zero in ARM encodingoffset not a multiple of 4offset out of rangeoffset too largeonly D registers may be indexedonly SUBS PC, LR, #const allowedonly constant expression allowedonly constant offsets supported in absolute sectiononly lo regs allowed with immediateonly one type should be specified for operandonly r15 allowed hereonly two consecutive VFP SP registers allowed hereopcode 'NOP.N' unavailable in this configurationopcode `%s' not supported for target %sopcode has no effectopcode not supported on this processoropcode not supported on this processor: %s (%s)opcode not valid for this cpu variantopcode-specific %s relocation used outside an instructionopcodes '%s' (slot %d) and '%s' (slot %d) both have volatile port accessesopcodes '%s' (slot %d) and '%s' (slot %d) write the same portopcodes '%s' (slot %d) and '%s' (slot %d) write the same registeropcodes '%s' (slot %d) and '%s' (slot %d) write the same stateopen CFI at the end of file; missing .cfi_endproc directiveoperandoperand %d of '%s' has invalid value '%u'operand %d of '%s' has out of range value '%u'operand %d overlap in %soperand %d: illegal use expression: `%s`operand %s0x%lx out of range.operand 1 must be FPSCRoperand index error for %soperand is not an immediateoperand must be a constantoperand must be a multiple of 2operand must be a multiple of 4operand must be absolute in range %u..%u, not %ldoperand not a multiple of 4 for PT, PTA or PTB: %doperand number mismatchoperand out of rangeoperand out of range for PT, PTA and PTBoperand out of range, instruction expandedoperand out of range: %ldoperand out of range: %luoperand overflowoperand size must be specified for immediate VMOVoperand size must match register widthoperand types can't be inferredoperand value out of range for instructionoperand/size mis-matchoperands 0 and 1 must be the same registeroperands for opcode `%s' do not match any valid formatoperands mismatchoperands were not reducible at assembly-timeoperation combines symbols in different segmentsoption --link-relax is only supported in b.out formatoption `%s' may not be negatedoption `%s' not recognizedoption `-%c%s' is deprecated: %soption `-A%s' is deprecated: use `-%s'out of memoryout of rangeoverflowoverflow in branch to %s; converted into longer instruction sequenceoverflow in literal (.lit8) tableoverflow in literal (.lita) tablep2align not supported on this targetpacking conflict: %s must dispatch sequentiallypadding addedparallelparentheses ignoredparse errorpartial line at end of file ignoredpc may not be used with write-backpc-relativepce instruction error (16 bit || 16 bit)'pcrel for branch to %s too far (0x%lx)pcrel for loopt too far (0x%lx)pcrel for lrw/jmpi/jsri to %s too far (0x%lx)pcrel too farpersonality routine specified for cantunwind framepointer register (X, Y or Z) requiredpointer register (Y or Z) requiredpointer register Z requiredpolymorphs are not enabled. Use -mP option to enable.post-index must be a registerpost-indexed expression used in preload instructionpowerpc_operands[%d] duplicates powerpc_operands[%d]powerpc_operands[%d].bitm invalidpre-indexed expression expectedprefer-const16 conflicts with prefer-l32rprefer-l32r conflicts with prefer-const16previous CFI entry not closed (missing .cfi_endproc)previous movx requires nopyprevious movy requires nopxprofiling in absolute section? Hm...pseudo-op illegal within .struct/.unionpush/pop do not support {reglist}^r14 not allowed as first register when second register is omittedr14 not allowed herer15 based store not allowedr15 not allowed herer2 should not be used in indexed addressing moderdhi and rdlo must be differentrdhi, rdlo and rm must all be differentre-entrant coderedefinition of global registerredefinition of mcu type %s' to %s'redefinition of mcu type `%s' to `%s'redundant %s prefixreg-reg expectedregister expectedregister expected, but saw '%.6s'register expected, not '%.100s'register is wrong size for a word %sregister is wrong size for address %sregister list must contain at least 1 and at most 16 registersregister list not in ascending orderregister must be either sp or set by a previousunwind_movsp directiveregister name or number from 0 to 31 requiredregister number above 15 requiredregister number out of rangeregister operand expected, but got scalarregister out of range in listregister r%d out of rangeregister r0 cannot be used hereregister r16-r23 requiredregister r24, r26, r28 or r30 requiredregister range not in ascending orderregister rh%d out of rangeregister rl%d out of rangeregister rq%d does not existregister rq%d out of rangeregister rr%d does not existregister rr%d out of rangeregister same as write-back baseregister save offset not a multiple of %uregister section has contents
missing comma or colonmissing condition code in structured control directivemissing cpu architecturemissing cpu name `%s'missing domissing emulation mode namemissing expressionmissing expression in .size directivemissing frame sizemissing labelmissing local expressionmissing model parametermissing namemissing opcodemissing operandmissing operand; zero assumedmissing or bad offset expressionmissing or invalid displacement expression `%s' taken as 0missing real symbol namemissing reloc typemissing rename stringmissing rotation field after commamissing separatormissing sizemissing size expressionmissing stringmissing symbol namemissing thenmissing to or downtomissing typemissing valuemissing version name in `%s' for symbol `%s'more than 65K literal poolsmore than one frame size in listmultiple branches or jumps in the same bundlemultiple condition specificationsmultiple emulation names specifiedmultiple formats specified for one bundle; using '%s'multiple literals in expansionmultiple movx specificationsmultiple movy specificationsmultiple parallel processing specificationsmultiple sections remapped to output section %smultiple versions [`%s'|`%s'] for symbol `%s'must be @(r0,...)must branch to an address a multiple of 4negative alignmentnegative sizenegative value ignored in %snested .bs blocksnested .ent directivesnew line in titlenext outside of structured loopno '(' to match ')'no '[' to match ']'no current file pointerno file name following -t optionno hppa_fixup entry for fixup type 0x%xno instruction mnemonic suffix given and no register operands; can't size instructionno instruction mnemonic suffix given; can't determine immediate sizeno registered fragment for literalno sequence number after !%sno such architecture modifier: `%s'no such architecture: `%s'no such instruction: `%s'no such sfr in this architectureno suitable GREG definition for operandsno tag specified for %sno way to handle .file within .ent/.end sectionnon-absolute expression in constant fieldnon-absolute value used with .space/.besnon-constant byte countnon-constant expression in ".elseif" statementnon-constant expression in ".if" statementnon-contiguous register rangenon-immediate OPF operand, ignorednon-pc-relative relocation for pc-relative fieldnot a 16 bit instruction '%s'not enough operands (%d) for '%s'; expected %dnumber of literal tokens != 1number of registers must be in the range [1:4]odd address operand: %ldodd displacement at %xodd distance branch (0x%lx bytes)odd number of bytes in operand descriptionoffset must be zero in ARM encodingoffset not a multiple of 4offset out of rangeoffset too largeonly D registers may be indexedonly SUBS PC, LR, #const allowedonly constant expression allowedonly constant offsets supported in absolute sectiononly lo regs allowed with immediateonly one type should be specified for operandonly r15 allowed hereonly two consecutive VFP SP registers allowed hereopcode 'NOP.N' unavailable in this configurationopcode `%s' not supported for target %sopcode has no effectopcode not supported on this processoropcode not supported on this processor: %s (%s)opcode not valid for this cpu variantopcode-specific %s relocation used outside an instructionopcodes '%s' (slot %d) and '%s' (slot %d) both have volatile port accessesopcodes '%s' (slot %d) and '%s' (slot %d) write the same portopcodes '%s' (slot %d) and '%s' (slot %d) write the same registeropcodes '%s' (slot %d) and '%s' (slot %d) write the same stateopen CFI at the end of file; missing .cfi_endproc directiveoperandoperand %d of '%s' has invalid value '%u'operand %d of '%s' has out of range value '%u'operand %d overlap in %soperand %d: illegal use expression: `%s`operand %s0x%lx out of range.operand 1 must be FPSCRoperand index error for %soperand is not an immediateoperand must be a constantoperand must be a multiple of 2operand must be a multiple of 4operand must be absolute in range %u..%u, not %ldoperand not a multiple of 4 for PT, PTA or PTB: %doperand number mismatchoperand out of rangeoperand out of range for PT, PTA and PTBoperand out of range, instruction expandedoperand out of range: %ldoperand out of range: %luoperand overflowoperand size must be specified for immediate VMOVoperand size must match register widthoperand types can't be inferredoperand value out of range for instructionoperand/size mis-matchoperands 0 and 1 must be the same registeroperands for opcode `%s' do not match any valid formatoperands mismatchoperands were not reducible at assembly-timeoperation combines symbols in different segmentsoption --link-relax is only supported in b.out formatoption `%s' may not be negatedoption `%s' not recognizedoption `-%c%s' is deprecated: %soption `-A%s' is deprecated: use `-%s'out of memoryout of rangeoverflowoverflow in branch to %s; converted into longer instruction sequenceoverflow in literal (.lit8) tableoverflow in literal (.lita) tablep2align not supported on this targetpacking conflict: %s must dispatch sequentiallypadding addedparallelparentheses ignoredparse errorpartial line at end of file ignoredpc may not be used with write-backpc-relativepce instruction error (16 bit || 16 bit)'pcrel for branch to %s too far (0x%lx)pcrel for loopt too far (0x%lx)pcrel for lrw/jmpi/jsri to %s too far (0x%lx)pcrel too farpersonality routine specified for cantunwind framepointer register (X, Y or Z) requiredpointer register (Y or Z) requiredpointer register Z requiredpolymorphs are not enabled. Use -mP option to enable.post-index must be a registerpost-indexed expression used in preload instructionpowerpc_operands[%d] duplicates powerpc_operands[%d]powerpc_operands[%d].bitm invalidpre-indexed expression expectedprefer-const16 conflicts with prefer-l32rprefer-l32r conflicts with prefer-const16previous CFI entry not closed (missing .cfi_endproc)previous movx requires nopyprevious movy requires nopxprofiling in absolute section? Hm...pseudo-op illegal within .struct/.unionpush/pop do not support {reglist}^r14 not allowed as first register when second register is omittedr14 not allowed herer15 based store not allowedr15 not allowed herer2 should not be used in indexed addressing moderdhi and rdlo must be differentrdhi, rdlo and rm must all be differentre-entrant coderedefinition of global registerredefinition of mcu type %s' to %s'redefinition of mcu type `%s' to `%s'redundant %s prefixreg-reg expectedregister expectedregister expected, but saw '%.6s'register expected, not '%.100s'register is wrong size for a word %sregister is wrong size for address %sregister list must contain at least 1 and at most 16 registersregister list not in ascending orderregister must be either sp or set by a previousunwind_movsp directiveregister name or number from 0 to 31 requiredregister number above 15 requiredregister number out of rangeregister operand expected, but got scalarregister out of range in listregister r%d out of rangeregister r0 cannot be used hereregister r16-r23 requiredregister r24, r26, r28 or r30 requiredregister range not in ascending orderregister rh%d out of rangeregister rl%d out of rangeregister rq%d does not existregister rq%d out of rangeregister rr%d does not existregister rr%d out of rangeregister same as write-back baseregister save offset not a multiple of %uregister section has contents
register syntax is .register %%g[2367],{#scratch|symbolname|#ignore}register value used as expressionregisters may not be the samerel31 relocation overflowrelative address out of rangerelative call out of rangerelative jump out of rangerelaxed out-of-range branch into a jumpreloc %d not supported by object file formatreloc not within (fixed part of) sectionrelocated field and relocation type differ in signednessrelocation not applicablerelocation out of rangerelocation overflowrepeat < 0; .fill ignoredresource conflict (A%d)resource conflict (C flag)resource conflict (F flag)resource conflict (PSW)resource conflict (R%d)rest of line ignored; first ignored character is `%c'restore without savereturned from mips_ip(%s) insn_opcode = 0x%x
register syntax is .register %%g[2367],{#scratch|symbolname|#ignore}register value used as expressionregisters may not be the samerel31 relocation overflowrelative address out of rangerelative call out of rangerelative jump out of rangerelaxed out-of-range branch into a jumpreloc %d not supported by object file formatreloc not within (fixed part of) sectionrelocated field and relocation type differ in signednessrelocation not applicablerelocation out of rangerelocation overflowrepeat < 0; .fill ignoredresource conflict (A%d)resource conflict (C flag)resource conflict (F flag)resource conflict (PSW)resource conflict (R%d)rest of line ignored; first ignored character is `%c'restore without savereturned from mips_ip(%s) insn_opcode = 0x%x
right operand is a bignum; integer 0 assumedright operand is a float; integer 0 assumedror #imm not supportedrotation can only be 0, 8, 16, or 24rva without symbols suffix on comparison instruction is deprecatedsame type of prefix used twicescalar index must be constantscalar index out of rangescalar must have an indexscalar out of range for multiply instructionscale factor invalid on this architecture; needs cpu32 or 68020 or higherscale factor of %d without an index registersdaoff() relocation used on an instruction which does not support itsecond .ent directive found before .end directivesecond operand missingsecond operand must be 1second operand of .insn not a constant
right operand is a bignum; integer 0 assumedright operand is a float; integer 0 assumedror #imm not supportedrotation can only be 0, 8, 16, or 24rva without symbols suffix on comparison instruction is deprecatedsame type of prefix used twicescalar index must be constantscalar index out of rangescalar must have an indexscalar out of range for multiply instructionscale factor invalid on this architecture; needs cpu32 or 68020 or higherscale factor of %d without an index registersdaoff() relocation used on an instruction which does not support itsecond .ent directive found before .end directivesecond operand missingsecond operand must be 1second operand of .insn not a constant
second register should follow dash in register listsection %s renamed multiple timessection `%s' aliased to `%s' is not usedsection alignment must be >= 4 bytes to check MULS/MULU safenesssection change from within a BSPEC/ESPEC pair is not supportedsection symbols are already globalseek to end of .incbin file failed `%s'segment override on `%s' is ineffectualselected FPU does not support instructionselected processor does not have all features of selected architectureselected processor does not support 'A' form of this instructionselected processor does not support ARM opcodesselected processor does not support THUMB opcodesselected processor does not support `%s'selected processor does not support requested special purpose registerselected processor does not support requested special purpose register %xselected target format '%s' unknownsequence number in use for !tlsgd!%ldsequence number in use for !tlsldm!%ldsequentialset: number not in -2147483648..4294967295 rangeset: number not in 0..4294967295 rangesetsw: number not in -2147483648..4294967295 rangesetting incorrect section attributes for %ssetting incorrect section type for %ssetx: illegal temporary register g0setx: temporary register same as destination registershift by register not allowed in thumb modeshift expression expectedshift expression is too largeshift must be constantshift out of rangeshort branch with zero offset: use :wshould have 1 or 2 operandsshould have two operandssigned .word overflow; switch may be too large; %ld at 0x%lxsize (%ld) out of range, ignoredsize negative; .fill ignoredsize of "%s" is already %ld; not changing to %ldskip (%ld) or count (%ld) invalid for file size (%ld)skipping prefixes on this instructionskipping two-word instructionsome symbol undefined; zero assumedsourcesource operand must be 16bit absolute addresssource operand must be 8 bit registersource register must be r1source register same as write-back basesource1 and dest must be same registerspace allocation too complex in absolute sectionspace allocation too complex in common sectionsparc convert_frag
second register should follow dash in register listsection %s renamed multiple timessection `%s' aliased to `%s' is not usedsection alignment must be >= 4 bytes to check MULS/MULU safenesssection change from within a BSPEC/ESPEC pair is not supportedsection symbols are already globalseek to end of .incbin file failed `%s'segment override on `%s' is ineffectualselected FPU does not support instructionselected processor does not have all features of selected architectureselected processor does not support 'A' form of this instructionselected processor does not support ARM opcodesselected processor does not support THUMB opcodesselected processor does not support `%s'selected processor does not support requested special purpose registerselected processor does not support requested special purpose register %xselected target format '%s' unknownsequence number in use for !tlsgd!%ldsequence number in use for !tlsldm!%ldsequentialset: number not in -2147483648..4294967295 rangeset: number not in 0..4294967295 rangesetsw: number not in -2147483648..4294967295 rangesetting incorrect section attributes for %ssetting incorrect section type for %ssetx: illegal temporary register g0setx: temporary register same as destination registershift by register not allowed in thumb modeshift expression expectedshift expression is too largeshift must be constantshift out of rangeshort branch with zero offset: use :wshould have 1 or 2 operandsshould have two operandssigned .word overflow; switch may be too large; %ld at 0x%lxsize (%ld) out of range, ignoredsize negative; .fill ignoredsize of "%s" is already %ld; not changing to %ldskip (%ld) or count (%ld) invalid for file size (%ld)skipping prefixes on this instructionskipping two-word instructionsome symbol undefined; zero assumedsourcesource operand must be 16bit absolute addresssource operand must be 8 bit registersource register must be r1source register same as write-back basesource1 and dest must be same registerspace allocation too complex in absolute sectionspace allocation too complex in common sectionsparc convert_frag
special left instruction `%s' kills instruction `%s' in right containerspecified location wasn't TETRA-alignedspu convert_frag
special left instruction `%s' kills instruction `%s' in right containerspecified location wasn't TETRA-alignedspu convert_frag
spurious operands; (%d operands/instruction max)stack increment must be multiple of 4stand-alone `%s' prefixstart address not supportedstrange paper height, set to no formstray `\'stride of 2 unavailable when element size is 8string too big (%lu bytes)strings must be placed into a sectionsuffix or operands invalid for `%s'support ARM/Thumb interworkingsymbol "%s" undefined; zero assumedsymbol `%s' aliased to `%s' is not usedsymbol `%s' already definedsymbol `%s' can not be both weak and commonsymbol `%s' is already definedsymbol `%s' is already defined as "%s"/%s%ldsymbol definition loop encountered at `%s'symbol in .toc does not match any .tcsymbol%dsymbolic operand not allowedsymbols assigned with .eval must begin with a lettersyntax errorsyntax error in .startof. or .sizeof.syntax error in @(disp,[Rn, gbr, pc])syntax error in @(r0,...)syntax error in @(r0...)syntax error in structured control directivesyntax error: condition code not expectedsyntax error: expected `]', found  `%c'syntax error: invalid toc specifier `%s'syntax error: register not expectedsyntax error: system register not expectedsyntax error: value is missing before the register namesyntax error; ')' not allowed heresyntax error; expected ,syntax error; found `%c' but expected `%c'syntax error; missing '(' after displacementsyntax error; missing ')' after base registersystem registers cannot be included in listtag not found for .tag %starget of %s instruction must be a labeltdaoff() relocation used on an instruction which does not support ittext label `%s' aligned to odd boundarythe first operand of `%s' must be `%sxmm0'the label length is longer than 1024the last operand of `%s' must be `%sxmm0'the offset 0x%08lX is not representablethe only suffix valid here is '(plt)'the type of %s is too complex; it will be simplifiedthere are no unsigned pc-relative relocationsthis addressing mode is not applicable for destination operandthis addressing mode requires base-register writebackthis group relocation is not allowed on this instructionthis instruction does not support indexingthis instruction requires a post-indexed addressthis instruction will not write back the base registerthis instruction will write back the base registerthis string may not contain '\0'too few operandstoo many !literal!%ld for %stoo many .dim entriestoo many .size entriestoo many GREG registers allocated (max %d)too many argumentstoo many fixupstoo many lda insns for !gpdisp!%ldtoo many ldah insns for !gpdisp!%ldtoo many lituse insns for !lituse_tlsgd!%ldtoo many lituse insns for !lituse_tlsldm!%ldtoo many memory references for '%s'too many memory references for `%s'too many operandstoo many operands (%d) for '%s'; expected %dtoo many operands in instructiontoo many operands: %stoo many positional argumentstoo many st_End'stoo many unwind opcodestoo many unwind opcodes for personality routine 0translating bgeni to movitranslating bmaski to movitranslating mgeni to movitranslating to `%s %s%s'translating to `%s %s%s,%s%s'translating to `%sp'trap exception not supported at ISA 1truncated file `%s', %ld of %ld bytes readtwo .function pseudo-ops with no intervening .eftype %d reloc done?
spurious operands; (%d operands/instruction max)stack increment must be multiple of 4stand-alone `%s' prefixstart address not supportedstrange paper height, set to no formstray `\'stride of 2 unavailable when element size is 8string too big (%lu bytes)strings must be placed into a sectionsuffix or operands invalid for `%s'support ARM/Thumb interworkingsymbol "%s" undefined; zero assumedsymbol `%s' aliased to `%s' is not usedsymbol `%s' already definedsymbol `%s' can not be both weak and commonsymbol `%s' is already definedsymbol `%s' is already defined as "%s"/%s%ldsymbol definition loop encountered at `%s'symbol in .toc does not match any .tcsymbol%dsymbolic operand not allowedsymbols assigned with .eval must begin with a lettersyntax errorsyntax error in .startof. or .sizeof.syntax error in @(disp,[Rn, gbr, pc])syntax error in @(r0,...)syntax error in @(r0...)syntax error in structured control directivesyntax error: condition code not expectedsyntax error: expected `]', found  `%c'syntax error: invalid toc specifier `%s'syntax error: register not expectedsyntax error: system register not expectedsyntax error: value is missing before the register namesyntax error; ')' not allowed heresyntax error; expected ,syntax error; found `%c' but expected `%c'syntax error; missing '(' after displacementsyntax error; missing ')' after base registersystem registers cannot be included in listtag not found for .tag %starget of %s instruction must be a labeltdaoff() relocation used on an instruction which does not support ittext label `%s' aligned to odd boundarythe first operand of `%s' must be `%sxmm0'the label length is longer than 1024the last operand of `%s' must be `%sxmm0'the offset 0x%08lX is not representablethe only suffix valid here is '(plt)'the type of %s is too complex; it will be simplifiedthere are no unsigned pc-relative relocationsthis addressing mode is not applicable for destination operandthis addressing mode requires base-register writebackthis group relocation is not allowed on this instructionthis instruction does not support indexingthis instruction requires a post-indexed addressthis instruction will not write back the base registerthis instruction will write back the base registerthis string may not contain '\0'too few operandstoo many !literal!%ld for %stoo many .dim entriestoo many .size entriestoo many GREG registers allocated (max %d)too many argumentstoo many fixupstoo many lda insns for !gpdisp!%ldtoo many ldah insns for !gpdisp!%ldtoo many lituse insns for !lituse_tlsgd!%ldtoo many lituse insns for !lituse_tlsldm!%ldtoo many memory references for '%s'too many memory references for `%s'too many operandstoo many operands (%d) for '%s'; expected %dtoo many operands in instructiontoo many operands: %stoo many positional argumentstoo many st_End'stoo many unwind opcodestoo many unwind opcodes for personality routine 0translating bgeni to movitranslating bmaski to movitranslating mgeni to movitranslating to `%s %s%s'translating to `%s %s%s,%s%s'translating to `%sp'trap exception not supported at ISA 1truncated file `%s', %ld of %ld bytes readtwo .function pseudo-ops with no intervening .eftype %d reloc done?
type specifier has the wrong number of partstypes specified in both the mnemonic and operandsunable to compute ADRL instructions for PC offset of 0x%lxunable to widen instructionunaligned branch target: %d bytes at 0x%lxunaligned data at an absolute location is not supportedunaligned entry instructionunaligned loop: %d bytes at 0x%lxunaligned registerunassigned file number %ldunbalanced brackets in operand %d.unbalanced parenthesis in operand %d.undecodable fixundecodable instruction in instruction fragundefined combination of operandsundefined local label `%s'undefined symbol %s used as an immediate valueundefined symbol `%s' in operationundefined symbol `%s' in operation setting `%s'undefined symbol for opcode "%s"unexpected .unwind_movsp directiveunexpected 12-bit reloc typeunexpected 18-bit reloc typeunexpected character `%c' in type specifierunexpected end of file in irp or irpcunexpected end of file in macro `%s' definitionunexpected fixunexpected register in listunexpected storage class %dunhandled %d
type specifier has the wrong number of partstypes specified in both the mnemonic and operandsunable to compute ADRL instructions for PC offset of 0x%lxunable to widen instructionunaligned branch target: %d bytes at 0x%lxunaligned data at an absolute location is not supportedunaligned entry instructionunaligned loop: %d bytes at 0x%lxunaligned registerunassigned file number %ldunbalanced brackets in operand %d.unbalanced parenthesis in operand %d.undecodable fixundecodable instruction in instruction fragundefined combination of operandsundefined local label `%s'undefined symbol %s used as an immediate valueundefined symbol `%s' in operationundefined symbol `%s' in operation setting `%s'undefined symbol for opcode "%s"unexpected .unwind_movsp directiveunexpected 12-bit reloc typeunexpected 18-bit reloc typeunexpected character `%c' in type specifierunexpected end of file in irp or irpcunexpected end of file in macro `%s' definitionunexpected fixunexpected register in listunexpected storage class %dunhandled %d
unhandled local relocation fix %sunhandled relocation type %sunhandled: .proc %s,%dunimplemented opcode "%s"unimplemented segment %s in operandunindexed addressing used in preload instructionunknownunknown .loc sub-directive `%s'unknown EABI `%s'
unhandled local relocation fix %sunhandled relocation type %sunhandled: .proc %s,%dunimplemented opcode "%s"unimplemented segment %s in operandunindexed addressing used in preload instructionunknownunknown .loc sub-directive `%s'unknown EABI `%s'
unknown ISA level %sunknown ISA or architecture %sunknown MCU: %s
unknown ISA level %sunknown ISA or architecture %sunknown MCU: %s
unknown addressing mode %sunknown addressing mode for operand %sunknown architectural extnsion `%s'unknown architecture %sunknown architecture `%s'
unknown addressing mode %sunknown addressing mode for operand %sunknown architectural extnsion `%s'unknown architecture %sunknown architecture `%s'
unknown argument for .usepvunknown condition code: %sunknown constraint `%c'unknown cpu `%s'unknown directiveunknown escape '\%c' in string; ignoredunknown execution type passed to write_2_short()unknown expression in operand %sunknown expression in operand %s. use #llo() #lhi() #hlo() #hhi() unknown floating point abi `%s'
unknown argument for .usepvunknown condition code: %sunknown constraint `%c'unknown cpu `%s'unknown directiveunknown escape '\%c' in string; ignoredunknown execution type passed to write_2_short()unknown expression in operand %sunknown expression in operand %s. use #llo() #lhi() #hlo() #hhi() unknown floating point abi `%s'
unknown floating point format `%s'
unknown floating point format `%s'
unknown floating type type '%c'unknown group relocationunknown instruction '%s'unknown interrupt %sunknown opcodeunknown opcode "%s"unknown opcode %sunknown opcode `%s'unknown opcode or format name '%s'unknown opcode1: `%s'unknown opcode2 `%s'.unknown opcode: %sunknown opcode: `%s'unknown operand %sunknown operand shift: %x
unknown floating type type '%c'unknown group relocationunknown instruction '%s'unknown interrupt %sunknown opcodeunknown opcode "%s"unknown opcode %sunknown opcode `%s'unknown opcode or format name '%s'unknown opcode1: `%s'unknown opcode2 `%s'.unknown opcode: %sunknown opcode: `%s'unknown operand %sunknown operand shift: %x
unknown operand to .archunknown operator %sunknown operator %s. Did you mean X(Rn) or #[hl][hl][oi](CONST) ?unknown operator (r%s substituded as a register nameunknown procedure kindunknown profiling flag - ignored.unknown pseudo-op: `%s'unknown register '%s' -- .req ignoredunknown register alias '%s'unknown relocation (%u)unknown section attribute '%c'unknown/incorrect operandunmatched '['unmatched end directiveunrecognised cpu type '%s'unrecognized .linkonce type `%s'unrecognized .section attribute: want a,w,x,M,S,G,Tunrecognized CPS flagunrecognized characters at end of parallel processing insnunrecognized default cpu `%s'unrecognized emulation name `%s'unrecognized fopt optionunrecognized opcodeunrecognized option -%c%sunrecognized reloc typeunrecognized relocation suffixunrecognized section attributeunrecognized section command `%s'unrecognized section typeunrecognized section type `%s'unrecognized symbol type "%s"unrecognized syntax mode "%s"unresolvable or nonpositive repeat count; using 1unresolved expression that must be resolvedunresolved loop target symbol: %sunshifted register requiredunsupported BFD relocation size %uunsupported PC relative reference to different sectionunsupported alignment for instructionunsupported byte value; use a different suffixunsupported flag %i in line directiveunsupported large constantunsupported operands to %s: `%s'unsupported relocationunsupported relocation against %sunsupported relocation for DS offset fieldunsupported relocation typeunsupported section attribute '%c'unsupported variable size or fill valueunterminated stringunterminated string; newline inserteduntil without repeatunwind opcode too longuse -march=armv2use -march=armv2ause -march=armv3use -march=armv3muse -march=armv4use -march=armv4tuse -march=armv5use -march=armv5tuse -march=armv5teuse -mcpu=alluse -mcpu=arm1use -mcpu=arm2use -mcpu=arm250use -mcpu=arm3use -mcpu=arm6use -mcpu=arm600use -mcpu=arm610use -mcpu=arm620use -mcpu=arm7use -mcpu=arm70use -mcpu=arm700use -mcpu=arm700iuse -mcpu=arm710use -mcpu=arm7100use -mcpu=arm710cuse -mcpu=arm710tuse -mcpu=arm720use -mcpu=arm720tuse -mcpu=arm740tuse -mcpu=arm7500use -mcpu=arm7500feuse -mcpu=arm7duse -mcpu=arm7diuse -mcpu=arm7dmuse -mcpu=arm7dmiuse -mcpu=arm7muse -mcpu=arm7tdmiuse -mcpu=arm8use -mcpu=arm810use -mcpu=arm9use -mcpu=arm920use -mcpu=arm940use -mcpu=arm9tdmiuse -mcpu=iwmmxtuse -mcpu=strongarmuse -mcpu=strongarm110use -mcpu=strongarm1100use -mcpu=strongarm1110use -mcpu=xscaleuse -mfpu=fpa10use -mfpu=fpa11use -mfpu=fpeuse .code16 to ensure correct addressing modeuse either -mfpu=softfpa or -mfpu=softvfpuse frame pointeruse of old and new-style options to set CPU typeuse of old and new-style options to set FPU typeuse of r15 in blx in ARM mode is not really usefuluse of r15 in bx in ARM mode is not really usefuluse of r15 in bxj is not really usefuluse stack size checkingused $at without ".set noat"using `%s%s' instead of `%s%s' due to `%c' suffixusing a bit field width of zerovalid endian specifiers are be or levalue %d out of range. Use #lo() or #hi()value %ld out of rangevalue 0x%lx truncated to 0x%lxvalue of %ld out of byte displacement range.value of %ld out of double word displacement range.value of %ld out of word displacement range.value of %s too large for field of %d bytes at %svalue out of rangevalue out of range: %dvalue stored for r%d is UNPREDICTABLEvalue too large to fit in %d bitsvector type expectedvirtual memory exhaustedwarning: symbol %s has no csectwidth suffixes are invalid in ARM mode -- `%s'word of NOPs added between word multiply and 16-bit multiplyword of NOPs added between word multiply and loadwriteback (!) must be used for VLDMDB and VSTMDBwriteback of base register is UNPREDICTABLEwriteback of base register when in register list is UNPREDICTABLEwriteback used in preload instructionwriting or modifying # is unpredictablewrong number of operandswrong register in floating-point reglistwrong second argument to .cfi_lsdawrong second argument to .cfi_personalityxtensa-isa failure: %syou can't `pop %%cs'you must specify a single type onlyzdaoff() relocation used on an instruction which does not support itzero assumed for missing expressionzero used as immediate value{standard input}Project-Id-Version: gas 2.17.90
unknown operand to .archunknown operator %sunknown operator %s. Did you mean X(Rn) or #[hl][hl][oi](CONST) ?unknown operator (r%s substituded as a register nameunknown procedure kindunknown profiling flag - ignored.unknown pseudo-op: `%s'unknown register '%s' -- .req ignoredunknown register alias '%s'unknown relocation (%u)unknown section attribute '%c'unknown/incorrect operandunmatched '['unmatched end directiveunrecognised cpu type '%s'unrecognized .linkonce type `%s'unrecognized .section attribute: want a,w,x,M,S,G,Tunrecognized CPS flagunrecognized characters at end of parallel processing insnunrecognized default cpu `%s'unrecognized emulation name `%s'unrecognized fopt optionunrecognized opcodeunrecognized option -%c%sunrecognized reloc typeunrecognized relocation suffixunrecognized section attributeunrecognized section command `%s'unrecognized section typeunrecognized section type `%s'unrecognized symbol type "%s"unrecognized syntax mode "%s"unresolvable or nonpositive repeat count; using 1unresolved expression that must be resolvedunresolved loop target symbol: %sunshifted register requiredunsupported BFD relocation size %uunsupported PC relative reference to different sectionunsupported alignment for instructionunsupported byte value; use a different suffixunsupported flag %i in line directiveunsupported large constantunsupported operands to %s: `%s'unsupported relocationunsupported relocation against %sunsupported relocation for DS offset fieldunsupported relocation typeunsupported section attribute '%c'unsupported variable size or fill valueunterminated stringunterminated string; newline inserteduntil without repeatunwind opcode too longuse -march=armv2use -march=armv2ause -march=armv3use -march=armv3muse -march=armv4use -march=armv4tuse -march=armv5use -march=armv5tuse -march=armv5teuse -mcpu=alluse -mcpu=arm1use -mcpu=arm2use -mcpu=arm250use -mcpu=arm3use -mcpu=arm6use -mcpu=arm600use -mcpu=arm610use -mcpu=arm620use -mcpu=arm7use -mcpu=arm70use -mcpu=arm700use -mcpu=arm700iuse -mcpu=arm710use -mcpu=arm7100use -mcpu=arm710cuse -mcpu=arm710tuse -mcpu=arm720use -mcpu=arm720tuse -mcpu=arm740tuse -mcpu=arm7500use -mcpu=arm7500feuse -mcpu=arm7duse -mcpu=arm7diuse -mcpu=arm7dmuse -mcpu=arm7dmiuse -mcpu=arm7muse -mcpu=arm7tdmiuse -mcpu=arm8use -mcpu=arm810use -mcpu=arm9use -mcpu=arm920use -mcpu=arm940use -mcpu=arm9tdmiuse -mcpu=iwmmxtuse -mcpu=strongarmuse -mcpu=strongarm110use -mcpu=strongarm1100use -mcpu=strongarm1110use -mcpu=xscaleuse -mfpu=fpa10use -mfpu=fpa11use -mfpu=fpeuse .code16 to ensure correct addressing modeuse either -mfpu=softfpa or -mfpu=softvfpuse frame pointeruse of old and new-style options to set CPU typeuse of old and new-style options to set FPU typeuse of r15 in blx in ARM mode is not really usefuluse of r15 in bx in ARM mode is not really usefuluse of r15 in bxj is not really usefuluse stack size checkingused $at without ".set noat"using `%s%s' instead of `%s%s' due to `%c' suffixusing a bit field width of zerovalid endian specifiers are be or levalue %d out of range. Use #lo() or #hi()value %ld out of rangevalue 0x%lx truncated to 0x%lxvalue of %ld out of byte displacement range.value of %ld out of double word displacement range.value of %ld out of word displacement range.value of %s too large for field of %d bytes at %svalue out of rangevalue out of range: %dvalue stored for r%d is UNPREDICTABLEvalue too large to fit in %d bitsvector type expectedvirtual memory exhaustedwarning: symbol %s has no csectwidth suffixes are invalid in ARM mode -- `%s'word of NOPs added between word multiply and 16-bit multiplyword of NOPs added between word multiply and loadwriteback (!) must be used for VLDMDB and VSTMDBwriteback of base register is UNPREDICTABLEwriteback of base register when in register list is UNPREDICTABLEwriteback used in preload instructionwriting or modifying # is unpredictablewrong number of operandswrong register in floating-point reglistwrong second argument to .cfi_lsdawrong second argument to .cfi_personalityxtensa-isa failure: %syou can't `pop %%cs'you must specify a single type onlyzdaoff() relocation used on an instruction which does not support itzero assumed for missing expressionzero used as immediate value{standard input}Project-Id-Version: gas 2.17.90
POT-Creation-Date: 2007-10-08 12:03+0100
POT-Creation-Date: 2007-10-08 12:03+0100
PO-Revision-Date: 2007-09-10 13:45-0500
PO-Revision-Date: 2007-09-10 13:45-0500
Last-Translator: Cristian Othón Martínez Vera 
Last-Translator: Cristian Othón Martínez Vera 
Language-Team: Spanish 
Language-Team: Spanish 
MIME-Version: 1.0
MIME-Version: 1.0
Content-Type: text/plain; charset=ISO-8859-1
Content-Type: text/plain; charset=ISO-8859-1
Content-Transfer-Encoding: 8-bit
Content-Transfer-Encoding: 8-bit
Report-Msgid-Bugs-To:
Report-Msgid-Bugs-To:
                       [por defecto es %d]
                       [por defecto es %d]
                       [por defecto es %s]
                       [por defecto es %s]
        %s
        %s
                        especifica la variante de la arquitectura 960
                        especifica la variante de la arquitectura 960
-b                      agrega código para recolectar estadísticas sobre las ramificaciones tomadas
-b                      agrega código para recolectar estadísticas sobre las ramificaciones tomadas
-link-relax             preserva las directivas de alineación individuales del enlazador so
-link-relax             preserva las directivas de alineación individuales del enlazador so
                        se puede relajar (sólo en el formato b.out)
                        se puede relajar (sólo en el formato b.out)
-no-relax               no altera las instrucciones comparar-y-ramificar para
-no-relax               no altera las instrucciones comparar-y-ramificar para
                        desubicaciones largas
                        desubicaciones largas
                        especifica la variante de la arquitectura SPARC
                        especifica la variante de la arquitectura SPARC
-bump                   avisa cuando el ensamblador cambia entre arquitecturas
-bump                   avisa cuando el ensamblador cambia entre arquitecturas
-sparc                  se descarta
-sparc                  se descarta
--enforce-aligned-data  fuerza .long, etc., a ser alineados correctamente
--enforce-aligned-data  fuerza .long, etc., a ser alineados correctamente
-relax                  relaja saltos y ramificaciones (por defecto)
-relax                  relaja saltos y ramificaciones (por defecto)
-no-relax               evita cambiar cualquier salto y ramificación
-no-relax               evita cambiar cualquier salto y ramificación
Opciones D30V:
Opciones D30V:
-O                      Hace adjacentes las instrucciones paralelas short si es posible.
-O                      Hace adjacentes las instrucciones paralelas short si es posible.
-n                      Avisa sobre todos los NOPs insertados por el ensamblador.
-n                      Avisa sobre todos los NOPs insertados por el ensamblador.
-N                      Avisa sobre los NOPs insertados después de los múltiplos de word.
-N                      Avisa sobre los NOPs insertados después de los múltiplos de word.
-c                      Avisa sobre los símbolos cuyos nombres coincidan con nombres de registros.
-c                      Avisa sobre los símbolos cuyos nombres coincidan con nombres de registros.
-C                      Lo opuesto de -C.  -c es por defecto.
-C                      Lo opuesto de -C.  -c es por defecto.
                                         que violan las restricciones
                                         que violan las restricciones
                                         que violan las restricciones
                                         que violan las restricciones
                                         paralelas pueden violar restricciones
                                         paralelas pueden violar restricciones
                                         que pueden violar las restricciones
                                         que pueden violar las restricciones
                          Los registros no necesitarán ningún prefijo.
                          Los registros no necesitarán ningún prefijo.
                          Los registros requerirán un prefijo `$'.
                          Los registros requerirán un prefijo `$'.
                          emula la salida (por defecto %s)
                          emula la salida (por defecto %s)
             Graba el tipo de cpu
             Graba el tipo de cpu
        -EB            ensambla código para un cpu big-endian
        -EB            ensambla código para un cpu big-endian
        -EL            ensambla código para un cpu little-endian
        -EL            ensambla código para un cpu little-endian
        -FIXDD         ensambla código para dependencia de datos fija
        -FIXDD         ensambla código para dependencia de datos fija
        -G gpnum       ensambla código para definir gpsize y por defecto es 8 byte
        -G gpnum       ensambla código para definir gpsize y por defecto es 8 byte
        -KPIC          ensambla código para PIC
        -KPIC          ensambla código para PIC
        -NWARN         ensambla código para que no avise sobre dependencia de datos fijo
        -NWARN         ensambla código para que no avise sobre dependencia de datos fijo
        -O0            el ensamblador no realizará ninguna optimización
        -O0            el ensamblador no realizará ninguna optimización
        -SCORE5                ensambla código para el objetivo SCORE5
        -SCORE5                ensambla código para el objetivo SCORE5
        -SCORE5U       ensambla código para el objetivo SCORE5U
        -SCORE5U       ensambla código para el objetivo SCORE5U
        -SCORE7                ensambla código para el objetivo SCORE7, esta es la opción por defecto
        -SCORE7                ensambla código para el objetivo SCORE7, esta es la opción por defecto
        -USE_R1                ensambla código para que no avise cuando se usa el registro temporal r1
        -USE_R1                ensambla código para que no avise cuando se usa el registro temporal r1
        -V             versión de Sunplus
        -V             versión de Sunplus
        -V                muestra el número de versión del ensamblador
        -V                muestra el número de versión del ensamblador
        -Qy, -Qn          se descarta
        -Qy, -Qn          se descarta
        Opciones de S390:
        Opciones de S390:
        -mregnames        Permite nombres simbólicos para los registros
        -mregnames        Permite nombres simbólicos para los registros
        -mwarn-areg-zero  Avisa sobre registros con base/índice cero
        -mwarn-areg-zero  Avisa sobre registros con base/índice cero
        -mno-regnames     No permite nombres símbólicos para los registros
        -mno-regnames     No permite nombres símbólicos para los registros
        -m31              Establece el formato del fichero al formato 31 bit
        -m31              Establece el formato del fichero al formato 31 bit
        -m64              Establece el formato del fichero al formato 64 bit
        -m64              Establece el formato del fichero al formato 64 bit
los ops fueron:   --32/--64               genera código 32bit/64bit
los ops fueron:   --32/--64               genera código 32bit/64bit
  --MD FICHERO            escribe la información de dependencias en el FICHERO (por defecto ninguno)
  --MD FICHERO            escribe la información de dependencias en el FICHERO (por defecto ninguno)
  --alternate             activa inicialmente la sintaxis alternativa de macros
  --alternate             activa inicialmente la sintaxis alternativa de macros
  --defsym SIM=VAL        define el símbolo SIM al valor dado
  --defsym SIM=VAL        define el símbolo SIM al valor dado
  --divide                no trata `/' como un carácter de comentario
  --divide                no trata `/' como un carácter de comentario
  --divide                se descarta
  --divide                se descarta
  --execstack             requiere pila ejecutable para este objeto
  --execstack             requiere pila ejecutable para este objeto
  --fatal-warnings        trata los avisos como errores
  --fatal-warnings        trata los avisos como errores
  --gdwarf-2              genera información de depuración DWARF2
  --gdwarf-2              genera información de depuración DWARF2
  --gstabs                genera información de depuración de STABS
  --gstabs                genera información de depuración de STABS
  --gstabs+               genera información de depuración de STABS con extensiones GNU
  --gstabs+               genera información de depuración de STABS con extensiones GNU
  --hash-size=     establece el tamaño de la tabla de dispersión cerca a 
  --hash-size=     establece el tamaño de la tabla de dispersión cerca a 
  --help                  muestra este mensaje y termina
  --help                  muestra este mensaje y termina
  --itbl INSTTBL          extiende el conjunto de instrucciones para incluir
  --itbl INSTTBL          extiende el conjunto de instrucciones para incluir
                          instrucciones que coincidan con las especificaciones
                          instrucciones que coincidan con las especificaciones
                          definidas en el fichero INSTTBL
                          definidas en el fichero INSTTBL
  --listing-cont-lines    establece el número máximo de líneas de continuación
  --listing-cont-lines    establece el número máximo de líneas de continuación
                          utilizadas para la columna de datos de salida del
                          utilizadas para la columna de datos de salida del
                          listado
                          listado
  --listing-lhs-width     establece la anchura en palabras de la columna de
  --listing-lhs-width     establece la anchura en palabras de la columna de
                          datos de salida en el listado
                          datos de salida en el listado
  --listing-lhs-width2    establece el ancho en palabras de las líneas de
  --listing-lhs-width2    establece el ancho en palabras de las líneas de
                          continuación de la columna de datos de salida; se
                          continuación de la columna de datos de salida; se
                          descarta si es más pequeño que la anchura de la
                          descarta si es más pequeño que la anchura de la
                          primera línea
                          primera línea
  --listing-rhs-width     establece la anchura máxima en caracteres de las
  --listing-rhs-width     establece la anchura máxima en caracteres de las
                          líneas del fichero fuente
                          líneas del fichero fuente
  --march=             Genera código para .  Las opciones válidas para 
  --march=             Genera código para .  Las opciones válidas para 
                                son v0_v10, v10, v32 y common_v10_v32.
                                son v0_v10, v10, v32 y common_v10_v32.
  --no-underscore         Los símbolos de usuario no tienen ningún prefijo.
  --no-underscore         Los símbolos de usuario no tienen ningún prefijo.
  --noexecstack           no requiere pila ejecutable para este objeto
  --noexecstack           no requiere pila ejecutable para este objeto
  --pic                        Activa la generación de código independiente de posición.
  --pic                        Activa la generación de código independiente de posición.
  --reduce-memory-overheads
  --reduce-memory-overheads
                          prefiere un menor uso de memoria al costo de
                          prefiere un menor uso de memoria al costo de
                          tiempos de ensamblado más largos
                          tiempos de ensamblado más largos
  --statistics            muestra varias estadísticas medidas de la ejecución
  --statistics            muestra varias estadísticas medidas de la ejecución
  --strip-local-absolute  remueve los símbolos locales absolutos
  --strip-local-absolute  remueve los símbolos locales absolutos
  --target-help           muestra las opciones específicas del objetivo
  --target-help           muestra las opciones específicas del objetivo
  --traditional-format    Usa el mismo formato que el ensamblador nativo en lo posible
  --traditional-format    Usa el mismo formato que el ensamblador nativo en lo posible
  --underscore            Los símbolos de usuario generalmente se preceden con subrayado.
  --underscore            Los símbolos de usuario generalmente se preceden con subrayado.
  --version               muestra el número de versión del ensamblador y termina
  --version               muestra el número de versión del ensamblador y termina
  --warn                  no suprime los avisos
  --warn                  no suprime los avisos
  -D                      produce mensajes de depuración de ensamblador
  -D                      produce mensajes de depuración de ensamblador
  -EB                     ensambla código para un cpu big-endian
  -EB                     ensambla código para un cpu big-endian
  -EB,-big                produce código y datos big endian
  -EB,-big                produce código y datos big endian
  -EL                    genera código para el modo little endian (por defecto)
  -EL                    genera código para el modo little endian (por defecto)
  -EB                     genera código para el modo big endian
  -EB                     genera código para el modo big endian
  -mwarn-expand           avisa si se expanden las pseudo operaciones
  -mwarn-expand           avisa si se expanden las pseudo operaciones
  -mxp                   activa el soporte para i860XP (desactivado por defecto)
  -mxp                   activa el soporte para i860XP (desactivado por defecto)
  -mintel-syntax         activa la sintaxis Intel (AT&T/SVR4 por defecto)
  -mintel-syntax         activa la sintaxis Intel (AT&T/SVR4 por defecto)
  -EL                     ensambla código para un cpu little-endian
  -EL                     ensambla código para un cpu little-endian
  -EL,-little             produce código y datos little endian
  -EL,-little             produce código y datos little endian
  -I DIR                  agrega DIR a la lista de búsqueda para directivas .include
  -I DIR                  agrega DIR a la lista de búsqueda para directivas .include
  -Ip                     sinónimo para -ignore-parallel-conflicts
  -Ip                     sinónimo para -ignore-parallel-conflicts
  -J                      no avisa sobre desbordamiento con signo
  -J                      no avisa sobre desbordamiento con signo
  -K                      avisa cuando hay diferencias alteradas por desubicaciones largas
  -K                      avisa cuando hay diferencias alteradas por desubicaciones largas
  -KPIC                   genera PIC
  -KPIC                   genera PIC
  -L,--keep-locals        conserva los símbolos locales (p.e. si inician con `L')
  -L,--keep-locals        conserva los símbolos locales (p.e. si inician con `L')
  -M,--mri                ensambla en modo de compatibilidad MRI
  -M,--mri                ensambla en modo de compatibilidad MRI
  -N                      Avisa cuando las ramificaciones se expanden a saltos.
  -N                      Avisa cuando las ramificaciones se expanden a saltos.
  -O                      intenta optimizar código.  Implica -parallel
  -O                      intenta optimizar código.  Implica -parallel
  -Q                      se descarta
  -Q                      se descarta
  -Q                      se descarta
  -Q                      se descarta
  -V                      muestra el número de versión del ensamblador
  -V                      muestra el número de versión del ensamblador
  -k                      se descarta
  -k                      se descarta
  -R                      pliega la sección de datos en la sección de texto
  -R                      pliega la sección de datos en la sección de texto
  -V                     muestra el número de versión del ensamblador
  -V                     muestra el número de versión del ensamblador
  -Qy, -Qn                se descarta
  -Qy, -Qn                se descarta
  -W  --no-warn           suprime los avisos
  -W  --no-warn           suprime los avisos
  -Wnp                    sinónimo para -no-warn-explicit-parallel-conflicts
  -Wnp                    sinónimo para -no-warn-explicit-parallel-conflicts
  -Wnuh                   sinónimo para -no-warn-unmatched-high
  -Wnuh                   sinónimo para -no-warn-unmatched-high
  -Wp                     sinónimo para -warn-explicit-parallel-conflicts
  -Wp                     sinónimo para -warn-explicit-parallel-conflicts
  -Wuh                    sinónimo para -warn-unmatched-high
  -Wuh                    sinónimo para -warn-unmatched-high
  -X                      se descarta
  -X                      se descarta
  -Z                      genera el fichero objeto aún después de errores
  -Z                      genera el fichero objeto aún después de errores
  -c                      muestra un aviso si se encuentra un comentario
  -c                      muestra un aviso si se encuentra un comentario
  -f                      salta espacios en blanco y comentarios de preprocesamiento
  -f                      salta espacios en blanco y comentarios de preprocesamiento
  -fixed-special-register-names
  -fixed-special-register-names
                          Sólo permite los nombres de registros especiales originales.
                          Sólo permite los nombres de registros especiales originales.
  -g --gen-debug          genera información de depuración
  -g --gen-debug          genera información de depuración
  -globalize-symbols      Hace que todos los símbolos sean globales.
  -globalize-symbols      Hace que todos los símbolos sean globales.
  -gnu-syntax             Desactiva la compatibilidad con la sintaxis mmixal.
  -gnu-syntax             Desactiva la compatibilidad con la sintaxis mmixal.
  -h, -H                  No ejecuta, muestra este texto de ayuda.  Obsoleto.
  -h, -H                  No ejecuta, muestra este texto de ayuda.  Obsoleto.
  -ignore-parallel-conflicts            no revisa cuando hay instrucciones paralelas
  -ignore-parallel-conflicts            no revisa cuando hay instrucciones paralelas
  -linker-allocated-gregs Si no hay una definición GREG adecuada para                          los operandos de una instrucción, dejar resolver al enlazador.
  -linker-allocated-gregs Si no hay una definición GREG adecuada para                          los operandos de una instrucción, dejar resolver al enlazador.
  -m32r                   desactiva el soporte para el conjunto de instrucciones m32rx
  -m32r                   desactiva el soporte para el conjunto de instrucciones m32rx
  -m32r2                  admite el conjunto extendido de instrucciones m32r2
  -m32r2                  admite el conjunto extendido de instrucciones m32r2
  -m32rx                  admite el conjunto extendido de instrucciones m32rx
  -m32rx                  admite el conjunto extendido de instrucciones m32rx
  -mQ - permite la relajación en tiempo de ensamblado. ¡PELIGROSO!
  -mQ - permite la relajación en tiempo de ensamblado. ¡PELIGROSO!
  -mP - permite las instrucciones polimórficas
  -mP - permite las instrucciones polimórficas
  -mall-opcodes    acepta todos los códigos de operación AVR, aún si
  -mall-opcodes    acepta todos los códigos de operación AVR, aún si
                   no lo admite el MCU
                   no lo admite el MCU
  -mno-skip-bug    desactiva los avisos para las instrucciones que saltan
  -mno-skip-bug    desactiva los avisos para las instrucciones que saltan
                   dos palabras (por defecto para avr4, avr5)
                   dos palabras (por defecto para avr4, avr5)
  -mno-wrap        rechaza las instrucciones rjmp/rcall con envoltura de 8K
  -mno-wrap        rechaza las instrucciones rjmp/rcall con envoltura de 8K
                   (por defecto para avr3, avr5)
                   (por defecto para avr3, avr5)
  -march=CPU/-mtune=CPU   genera código/optimiza para el CPU, donde CPU es:
  -march=CPU/-mtune=CPU   genera código/optimiza para el CPU, donde CPU es:
                           i386, i486, pentium, pentiumpro, pentium4, nocona,
                           i386, i486, pentium, pentiumpro, pentium4, nocona,
                           core, core2, k6, athlon, k8, generic32, generic64
                           core, core2, k6, athlon, k8, generic32, generic64
  -mip2022               restringe a insns de IP2022
  -mip2022               restringe a insns de IP2022
  -mip2022ext            permite insns extendidas de IP2022
  -mip2022ext            permite insns extendidas de IP2022
  -mrelax                   Activa la relajación.
  -mrelax                   Activa la relajación.
  -mv850                    El código está destinado para el v850
  -mv850                    El código está destinado para el v850
  -mv850any                 El código es genérico, a pesar de cualquier instrucción específica de procesador
  -mv850any                 El código es genérico, a pesar de cualquier instrucción específica de procesador
  -mv850e                   El código está destinado para el v850e
  -mv850e                   El código está destinado para el v850e
  -mv850e1                  El código está destinado para el v850e1
  -mv850e1                  El código está destinado para el v850e1
  -mwarn-signed-overflow    Avisa si los valores inmediatos con signo desbordan
  -mwarn-signed-overflow    Avisa si los valores inmediatos con signo desbordan
  -mwarn-unsigned-overflow  Avisa si los valores inmediato sin signo desbordan
  -mwarn-unsigned-overflow  Avisa si los valores inmediato sin signo desbordan
  -n                      No optimiza la alineación de código
  -n                      No optimiza la alineación de código
  -q                      omite algunos avisos
  -q                      omite algunos avisos
  -nIp                    sinónimo para -no-ignore-parallel-conflicts
  -nIp                    sinónimo para -no-ignore-parallel-conflicts
  -no-bitinst             desactiva las instrucciones extendidas de campos de bit de M32R2
  -no-bitinst             desactiva las instrucciones extendidas de campos de bit de M32R2
  -no-expand              No expande GETA, ramificaciones, PUSHJ ó JUMP
  -no-expand              No expande GETA, ramificaciones, PUSHJ ó JUMP
                          a instrucciones múltiples.
                          a instrucciones múltiples.
  -no-ignore-parallel-conflicts         revisa cuando hay instrucciones paralelas
  -no-ignore-parallel-conflicts         revisa cuando hay instrucciones paralelas
  -no-merge-gregs         No mezcla las definiciones GREG con los valores cercanos.
  -no-merge-gregs         No mezcla las definiciones GREG con los valores cercanos.
  -no-parallel            desactiva -parallel
  -no-parallel            desactiva -parallel
  -no-predefined-syms     No provee las constantes internas de mmixal.
  -no-predefined-syms     No provee las constantes internas de mmixal.
                          Implica -fixed-special-register-names.
                          Implica -fixed-special-register-names.
  -no-warn-explicit-parallel-conflicts  no avisa cuando las instrucciones
  -no-warn-explicit-parallel-conflicts  no avisa cuando las instrucciones
  -no-warn-unmatched-high no avisa cuando faltan reubicaciones low
  -no-warn-unmatched-high no avisa cuando faltan reubicaciones low
  -nocpp                  se descarta
  -nocpp                  se descarta
  -o FICHOBJ              nombra la salida del objeto fichero FICHOBJ (por defecto a.out)
  -o FICHOBJ              nombra la salida del objeto fichero FICHOBJ (por defecto a.out)
  -parallel               intenta combinar instrucciones en paralelo
  -parallel               intenta combinar instrucciones en paralelo
  -relax                  Crea código relajable para el enlazador.
  -relax                  Crea código relajable para el enlazador.
  -s                      se descarta
  -s                      se descarta
  -w                      se descarta
  -w                      se descarta
  -warn-explicit-parallel-conflicts     avisa cuando hay instrucciones paralelas
  -warn-explicit-parallel-conflicts     avisa cuando hay instrucciones paralelas
  -warn-unmatched-high    avisa cundo una reubicación (s)high no tiene una reubicación low correspondiente
  -warn-unmatched-high    avisa cundo una reubicación (s)high no tiene una reubicación low correspondiente
  -x                      No avisa cuando no se sabe que un operando para
  -x                      No avisa cuando no se sabe que un operando para
                          GETA, una ramificación, PUSHJ ó JUMP esté dentro
                          GETA, una ramificación, PUSHJ ó JUMP esté dentro
                          del rango. El enlazador atrapará cualquier error.
                          del rango. El enlazador atrapará cualquier error.
                          Implica -linker-allocated-gregs.  @FICHERO                lee opciones del FICHERO
                          Implica -linker-allocated-gregs.  @FICHERO                lee opciones del FICHERO
 %s; (Se requiere %s; la arquitectura solicitada es %s.) *input_line_pointer == '%c' 0x%02x
 %s; (Se requiere %s; la arquitectura solicitada es %s.) *input_line_pointer == '%c' 0x%02x
Opciones de ensamblador específicas de ARM:
Opciones de ensamblador específicas de ARM:
 Opciones de línea de comando específicas de BFIN:
 Opciones de línea de comando específicas de BFIN:
 Opciones de línea de comando específicas de FR30:
 Opciones de línea de comando específicas de FR30:
Opciones de la línea de comandos específicas de M32C:
Opciones de la línea de comandos específicas de M32C:
Opciones de la línea de comandos específicas de M32R:
Opciones de la línea de comandos específicas de M32R:
Opciones de la línea de comandos específicas de MMIX:
Opciones de la línea de comandos específicas de MMIX:
Opciones de ensamblador específicas de Score:
Opciones de ensamblador específicas de Score:
Opciones de V850:
Opciones de V850:
Opciones de la línea de órdenes específicas de XC16X:
Opciones de la línea de órdenes específicas de XC16X:
 Opciones de línea de órdenes específicas de XSTROMY16:
 Opciones de línea de órdenes específicas de XSTROMY16:
 Opciones de Z8K:
 Opciones de Z8K:
  -z8001                  genera código segmentado
  -z8001                  genera código segmentado
  -z8002                  genera código sin segmentar
  -z8002                  genera código sin segmentar
  -linkrelax              crea código relajable por el enlazador
  -linkrelax              crea código relajable por el enlazador
 la reubicación de ramificación trunca (0x%x) [-2^8 ~ 2^8] la reubicación de ramificación trunca (0x%x) [-2^19 ~ 2^19] la reubicación de ramificación trunca (0x%x) [-2^8 ~ 2^8]!%s no utiliza un número de secuenciareubicación !samegp contra un símbolo sin .prologue: %s"%d" (número de instancia %d de una etiqueta %s)".else" sin un ".if" coincidente".elseif" después de ".else"".elseif" sin un ".if" coincidente".endif" sin ".if"# Ejemplo de las instrucciones `%s'
 la reubicación de ramificación trunca (0x%x) [-2^8 ~ 2^8] la reubicación de ramificación trunca (0x%x) [-2^19 ~ 2^19] la reubicación de ramificación trunca (0x%x) [-2^8 ~ 2^8]!%s no utiliza un número de secuenciareubicación !samegp contra un símbolo sin .prologue: %s"%d" (número de instancia %d de una etiqueta %s)".else" sin un ".if" coincidente".elseif" después de ".else"".elseif" sin un ".if" coincidente".endif" sin ".if"# Ejemplo de las instrucciones `%s'
        .sect .text
        .sect .text
_start:
_start:
# prohibe el registro# tiene conflictos con la longitud#4 no es válido en H8/300###el operador % necesita una expresión absoluta%d error%s, %d aviso%s, se genera un fichero objeto erróneo%d error%s, %d aviso%s, no se genera un fichero objeto%d avisos, se tratan los avisos como errores%s -- `%s'%s -- se descarta la declaración `%s'%s NOP insertados%s `%s' ya tiene un alias `%s'el argumento %s debe ser una cadena%s fuera de dominio (%d no es un múltiplo de %d)%s fuera de rango (%d no está entre %d y %d)%s fuera de rango (0x%s no está entre 0x%s y 0x%s)el registro %s es el mismo que la base de escritura-hacia-atrás%s reubicaciones no caben en %d bytes%s reubicaciones no caben en %d bytes
# prohibe el registro# tiene conflictos con la longitud#4 no es válido en H8/300###el operador % necesita una expresión absoluta%d error%s, %d aviso%s, se genera un fichero objeto erróneo%d error%s, %d aviso%s, no se genera un fichero objeto%d avisos, se tratan los avisos como errores%s -- `%s'%s -- se descarta la declaración `%s'%s NOP insertados%s `%s' ya tiene un alias `%s'el argumento %s debe ser una cadena%s fuera de dominio (%d no es un múltiplo de %d)%s fuera de rango (%d no está entre %d y %d)%s fuera de rango (0x%s no está entre 0x%s y 0x%s)el registro %s es el mismo que la base de escritura-hacia-atrás%s reubicaciones no caben en %d bytes%s reubicaciones no caben en %d bytes
%s reducido a %sLa recursión del símbolo %s se detuvo en la segunda aparición de '%s'no se admite %s%s sin %s%s: tamaño de datos %ld
%s reducido a %sLa recursión del símbolo %s se detuvo en la segunda aparición de '%s'no se admite %s%s sin %s%s: tamaño de datos %ld
%s: no se admiten los símbolos globales en las secciones comunes%s: no existe la sección%s: la salida de la 1a instrucción es la misma que una entrada a la 2a instrucción - ¿Esto es intencional?%s: la salida de la 2a instrucción es la misma que una entrada a la 1a instrucción - ¿Esto es intencional?%s: tiempo total en ensamblado: %ld.%06ld
%s: no se admiten los símbolos globales en las secciones comunes%s: no existe la sección%s: la salida de la 1a instrucción es la misma que una entrada a la 2a instrucción - ¿Esto es intencional?%s: la salida de la 2a instrucción es la misma que una entrada a la 1a instrucción - ¿Esto es intencional?%s: tiempo total en ensamblado: %ld.%06ld
%s: tipo de función inesperado: %d%s: no se reconoce el nombre de procesador%s: cerraría el ciclo weakref: %s%s:%u: devolución errónea de bfd_install_relocation: %xla reubicación de %u-bytes no se puede aplicar al campo %u-bytes'%s' no se puede repetir. El comportamiento resultante está indefinido.'%s' sólo está disponible en DD2.0 o superior.'%s': solamente las instrucciones NOP se puede ejecutar en paralelo en el m32rse requiere ')'se esperaba ','se requiere 'ASR'se esperaba 'CPSR' o 'SPSR'se requiere 'LSL' o 'ASR'se requiere 'LSL''MFC_RdTagMask' (canal 12) sólo está disponible en DD2.0 o superior.'SPU_RdEventMask' (canal 11) sólo está disponible en DD2.0 o superior.se esperaba '['se esperaba '[' después del mnemónico PLDse esperaba '[' después del mnemónico PLIse esperaba ']''d.%s' se debe alinear a 8-bytes'entry_num' debe ser un número absoluto en [0,31]se esperaba '}' al final del campo 'option'(PC)+ impredecible(plt) sólo es válido en objetivos ramas(razón desconocida)*-%s tiene conflictos con las otras opciones de arquitectura, las cuales implican -%s-(PC) impredecible-- cadena sin terminar--abi=[32|64]          establece el tamaño de los operandos SHmedia
%s: tipo de función inesperado: %d%s: no se reconoce el nombre de procesador%s: cerraría el ciclo weakref: %s%s:%u: devolución errónea de bfd_install_relocation: %xla reubicación de %u-bytes no se puede aplicar al campo %u-bytes'%s' no se puede repetir. El comportamiento resultante está indefinido.'%s' sólo está disponible en DD2.0 o superior.'%s': solamente las instrucciones NOP se puede ejecutar en paralelo en el m32rse requiere ')'se esperaba ','se requiere 'ASR'se esperaba 'CPSR' o 'SPSR'se requiere 'LSL' o 'ASR'se requiere 'LSL''MFC_RdTagMask' (canal 12) sólo está disponible en DD2.0 o superior.'SPU_RdEventMask' (canal 11) sólo está disponible en DD2.0 o superior.se esperaba '['se esperaba '[' después del mnemónico PLDse esperaba '[' después del mnemónico PLIse esperaba ']''d.%s' se debe alinear a 8-bytes'entry_num' debe ser un número absoluto en [0,31]se esperaba '}' al final del campo 'option'(PC)+ impredecible(plt) sólo es válido en objetivos ramas(razón desconocida)*-%s tiene conflictos con las otras opciones de arquitectura, las cuales implican -%s-(PC) impredecible-- cadena sin terminar--abi=[32|64]          establece el tamaño de los operandos SHmedia
                        expandidos y el tipo del fichero objeto
                        expandidos y el tipo del fichero objeto
--shcompact-const-crange        emite descriptores de código-rango para
--shcompact-const-crange        emite descriptores de código-rango para
                        constantes en las secciones de código SHcompact
                        constantes en las secciones de código SHcompact
--no-mix                        desactiva el código SHmedia en la misma sección que
--no-mix                        desactiva el código SHmedia en la misma sección que
                        las constantes y el código SHcompact
                        las constantes y el código SHcompact
--no-expand             no expande las instrucciones MOVI, PT, PTA ó PTB
--no-expand             no expande las instrucciones MOVI, PT, PTA ó PTB
--expand-pt32           con -abi=64, expande las instrucciones PT, PTA y PTB
--expand-pt32           con -abi=64, expande las instrucciones PT, PTA y PTB
                        solamente a 32 bits
                        solamente a 32 bits
la opción --absolute-literals no se admite en esta configuración Xtensase descarta la opción --density--generics es obsoleto; utilice en su lugar --transformno se admite --gstabs para ia64--hash-size necesita un argumento numérico--isa=[shmedia              establece el conjunto de instrucciones por defecto
la opción --absolute-literals no se admite en esta configuración Xtensase descarta la opción --density--generics es obsoleto; utilice en su lugar --transformno se admite --gstabs para ia64--hash-size necesita un argumento numérico--isa=[shmedia              establece el conjunto de instrucciones por defecto
                        para SH64
                        para SH64
    | SHmedia
    | SHmedia
    | shcompact
    | shcompact
    | SHcompact]
    | SHcompact]
se descarta la opción --no-density--no-generics es obsoleto; utilice en su lugar --no-transform--no-relax es obsoleto; utilice en su lugar --no-transform--no-underscore es inválido con el formato a.out--relax es obsoleto; utilice en su lugar --transform-32                  crea ficheros objeto de 32 bits
se descarta la opción --no-density--no-generics es obsoleto; utilice en su lugar --no-transform--no-relax es obsoleto; utilice en su lugar --no-transform--no-underscore es inválido con el formato a.out--relax es obsoleto; utilice en su lugar --transform-32                  crea ficheros objeto de 32 bits
-64                     crea ficheros objeto de 64 bits
-64                     crea ficheros objeto de 64 bits
-32                    crea ficheros objeto ABI o32 (por defecto)
-32                    crea ficheros objeto ABI o32 (por defecto)
-n32                    crea ficheros objeto ABI o32
-n32                    crea ficheros objeto ABI o32
-64                     crea ficheros objeto ABI 64
-64                     crea ficheros objeto ABI 64
-32 sólo se admite en el formato ELF-64 sólo se admite en el formato ELF-EL                  genera código para una máquina little endian
-32 sólo se admite en el formato ELF-64 sólo se admite en el formato ELF-EL                  genera código para una máquina little endian
-EB                     genera código para una máquina big endian
-EB                     genera código para una máquina big endian
--little-endian-data    genera código para una máquina que tenga instrucciones
--little-endian-data    genera código para una máquina que tenga instrucciones
                        big endian y datos little endian.
                        big endian y datos little endian.
-G no se puede usar en código independiente de posición-G no se puede utilizar con código PIC de SVR4-G n         Datos >= n bytes en el área de datos small
-G no se puede usar en código independiente de posición-G no se puede utilizar con código PIC de SVR4-G n         Datos >= n bytes en el área de datos small
-G no se admite en esta configuración.-KPIC                   genera PIC
-G no se admite en esta configuración.-KPIC                   genera PIC
-V                      muestra el número de versión del ensamblador
-V                      muestra el número de versión del ensamblador
-undeclared-regs        descarta el uso del registro global de aplicaciones sin
-undeclared-regs        descarta el uso del registro global de aplicaciones sin
                        la directiva .register apropiada (por defecto)
                        la directiva .register apropiada (por defecto)
-no-undeclared-regs     fuerza un error en el uso del registro global de
-no-undeclared-regs     fuerza un error en el uso del registro global de
                        aplicaciones sin una directiva .register apropiada
                        aplicaciones sin una directiva .register apropiada
-q                      se descarta
-q                      se descarta
-Qy, -Qn                se descarta
-Qy, -Qn                se descarta
-s                      se descarta
-s                      se descarta
-KPIC, -call_shared    genera código SVR4 independiente de posición
-KPIC, -call_shared    genera código SVR4 independiente de posición
-mvxworks-pic           genera código VxWorks independiente de posición
-mvxworks-pic           genera código VxWorks independiente de posición
-non_shared             no genera código independiente de posición
-non_shared             no genera código independiente de posición
-xgot                   asume un GOT de 32 bit
-xgot                   asume un GOT de 32 bit
-mpdr, -mno-pdr         activa/desactiva la creación de secciones .pdr
-mpdr, -mno-pdr         activa/desactiva la creación de secciones .pdr
-mshared, -mno-shared   desactiva/activa la optimización .cpload para
-mshared, -mno-shared   desactiva/activa la optimización .cpload para
                        código que no es compartido
                        código que no es compartido
-mabi=ABI               crea un fichero objeto que cumple con el ABI para:
-mabi=ABI               crea un fichero objeto que cumple con el ABI para:
No se admite la opción -R en este objetivo.-TSO                       usa el Ordenamiento de Almacenamiento Total
No se admite la opción -R en este objetivo.-TSO                       usa el Ordenamiento de Almacenamiento Total
-PSO                    usa el Ordenamiento de Almacenamiento Parcial
-PSO                    usa el Ordenamiento de Almacenamiento Parcial
-RMO                    usa el Ordenamiento de Memoria Relajado
-RMO                    usa el Ordenamiento de Memoria Relajado
-call_shared sólo se admite en el formato ELF-expand-pt32 es inválido junto con -no-expand-expand-pt32 sólo es válido con -abi=64-k                 genera PIC
-call_shared sólo se admite en el formato ELF-expand-pt32 es inválido junto con -no-expand-expand-pt32 sólo es válido con -abi=64-k                 genera PIC
-l                     usa 1 word para referencias a símbolos indefinidos [por defecto 2]
-l                     usa 1 word para referencias a símbolos indefinidos [por defecto 2]
-pic, -k                genera código independiente de posición
-pic, -k                genera código independiente de posición
-S                      convierte jbsr en jsr
-S                      convierte jbsr en jsr
--pcrel                 nunca convierte ramificaciones relativas al PC en saltos absolutos
--pcrel                 nunca convierte ramificaciones relativas al PC en saltos absolutos
--register-prefix-optional
--register-prefix-optional
                        reconoce los nombres de registro sin carácter de prefijo
                        reconoce los nombres de registro sin carácter de prefijo
--bitwise-or            no trata `|' como un carácter de comentario
--bitwise-or            no trata `|' como un carácter de comentario
--base-size-default-16  registro base sin tamaño es 16 bits
--base-size-default-16  registro base sin tamaño es 16 bits
--base-size-default-32  registro base sin tamaño es 32 bits (por defecto)
--base-size-default-32  registro base sin tamaño es 32 bits (por defecto)
--disp-size-default-16  desplazamiento con tamaño desconocido es 16 bits
--disp-size-default-16  desplazamiento con tamaño desconocido es 16 bits
--disp-size-default-32  desplazamiento con tamaño desconocido es 32 bits (por defecto)
--disp-size-default-32  desplazamiento con tamaño desconocido es 32 bits (por defecto)
-mCPU                  equivalente a -march=CPU -mtune=CPU. Obsoleto.
-mCPU                  equivalente a -march=CPU -mtune=CPU. Obsoleto.
-no-mCPU                no genera código específico para el CPU.
-no-mCPU                no genera código específico para el CPU.
                        Para -mCPU y -no-mCPU, CPU debe ser uno de:
                        Para -mCPU y -no-mCPU, CPU debe ser uno de:
-mPIC        Nota de código independiente de posición large
-mPIC        Nota de código independiente de posición large
-m[no-]%-16s activa/desactiva%s la extensión de arquitectura
-m[no-]%-16s activa/desactiva%s la extensión de arquitectura
-mabi sólo se admite en el formato ELF-maltivec               genera código para AltiVec
-mabi sólo se admite en el formato ELF-maltivec               genera código para AltiVec
-me300                  genera código para la familia PowerPC e300
-me300                  genera código para la familia PowerPC e300
-me500, -me500x2        genera código para el núcleo complejo Motorola e500
-me500, -me500x2        genera código para el núcleo complejo Motorola e500
-mspe                   genera código para las instrucciones Motorola SPE
-mspe                   genera código para las instrucciones Motorola SPE
-mregnames              Permite nombres simbólicos para los registros
-mregnames              Permite nombres simbólicos para los registros
-mno-regnames           No permite nombres simbólicos para los registros
-mno-regnames           No permite nombres simbólicos para los registros
-march=                define la arquitectura
-march=                define la arquitectura
-mcpu=          define el cpu [por defecto %s]
-mcpu=          define el cpu [por defecto %s]
-mcpu=       Especifica la versión del CPU
-mcpu=       Especifica la versión del CPU
-mcpu={fr500|fr550|fr400|fr405|fr450|fr300|frv|simple|tomcat}
-mcpu={fr500|fr550|fr400|fr405|fr450|fr300|frv|simple|tomcat}
-mdouble     Se usan insns nota de fp doble
-mdouble     Se usan insns nota de fp doble
-mdsp                  genera instrucciones DSP
-mdsp                  genera instrucciones DSP
-mno-dsp                no genera instrucciones DSP
-mno-dsp                no genera instrucciones DSP
-mdspr2                        genera instrucciones DSP R2
-mdspr2                        genera instrucciones DSP R2
-mno-dspr2              no genera instrucciones DSP R2
-mno-dspr2              no genera instrucciones DSP R2
-mdword      La pila de nota está alineada a un límite de 8 byte
-mdword      La pila de nota está alineada a un límite de 8 byte
-me       Redirige los errores a un fichero
-me       Redirige los errores a un fichero
-merrors-to-file 
-merrors-to-file 
-mfar-mode | -mf          Utiliza direccionamiento extendido
-mfar-mode | -mf          Utiliza direccionamiento extendido
-mfdpic      Ensambla para la ABI de FDPIC
-mfdpic      Ensambla para la ABI de FDPIC
-mfix-vr4120           evita ciertos errores de VR4120
-mfix-vr4120           evita ciertos errores de VR4120
-mfix-vr4130            evita los errores mflo/mfhi de VR4130
-mfix-vr4130            evita los errores mflo/mfhi de VR4130
-mgp32                  usa GPRs de 32-bit, sin importar el ISA escogido
-mgp32                  usa GPRs de 32-bit, sin importar el ISA escogido
-mfp32                  usa FPRS de 32-bit, sin importar el ISA escogido
-mfp32                  usa FPRS de 32-bit, sin importar el ISA escogido
-msym32                 asume que todos los símbolos tiene valores de 32-bit
-msym32                 asume que todos los símbolos tiene valores de 32-bit
-O0                     elimina NOPs innecesarios, no intercambia ramificaciones
-O0                     elimina NOPs innecesarios, no intercambia ramificaciones
-O                      elimina NOPs innecesarios e intercambia ramificaciones
-O                      elimina NOPs innecesarios e intercambia ramificaciones
--[no-]construct-floats [des]activa los valores de coma flotante a ser construídos
--[no-]construct-floats [des]activa los valores de coma flotante a ser construídos
--trap, --no-break      excepción de trampa en div por 0 y desbordamiento de mult
--trap, --no-break      excepción de trampa en div por 0 y desbordamiento de mult
--break, --no-trap      excepción de interrupción en div por 0 y desbordamiento de mult
--break, --no-trap      excepción de interrupción en div por 0 y desbordamiento de mult
se utilizó -mfp32 con -mdmxse utilizó -mfp32 con -mips3dse utilizó -mfp32 con un ABI de 64-bitse utilizó -mfp64 con un ABI de 32-bitse utilizó -mfp64 con un fpu de 32-bit-mfpr-32     Se usa nota de 32 fprs
se utilizó -mfp32 con -mdmxse utilizó -mfp32 con -mips3dse utilizó -mfp32 con un ABI de 64-bitse utilizó -mfp64 con un ABI de 32-bitse utilizó -mfp64 con un fpu de 32-bit-mfpr-32     Se usa nota de 32 fprs
-mfpr-64     Se usa nota de 64 fprs
-mfpr-64     Se usa nota de 64 fprs
se utilizó -mgp32 con un ABI de 64-bitse utilizó -mgp64 con un ABI de 32-bitSe utilizó -mgp64 con un procesador de 32-bit-mgpr-32     Se usa nota de 32 gprs
se utilizó -mgp32 con un ABI de 64-bitse utilizó -mgp64 con un ABI de 32-bitSe utilizó -mgp64 con un procesador de 32-bit-mgpr-32     Se usa nota de 32 gprs
-mgpr-64     Se usa nota de 64 gprs
-mgpr-64     Se usa nota de 64 gprs
-mips1                 genera instrucciones MIPS ISA I
-mips1                 genera instrucciones MIPS ISA I
-mips2                  genera instrucciones MIPS ISA II
-mips2                  genera instrucciones MIPS ISA II
-mips3                  genera instrucciones MIPS ISA III
-mips3                  genera instrucciones MIPS ISA III
-mips4                  genera instrucciones MIPS ISA IV
-mips4                  genera instrucciones MIPS ISA IV
-mips5                  genera instrucciones MIPS ISA V
-mips5                  genera instrucciones MIPS ISA V
-mips32                 genera instrucciones MIPS32 ISA
-mips32                 genera instrucciones MIPS32 ISA
-mips32r2               genera instrucciones MIPS32 versión 2 ISA
-mips32r2               genera instrucciones MIPS32 versión 2 ISA
-mips64                 genera instrucciones MIPS64 ISA
-mips64                 genera instrucciones MIPS64 ISA
-march=CPU/-mtune=CPU   genera código/calendarización para el CPU, donde CPU es uno de:
-march=CPU/-mtune=CPU   genera código/calendarización para el CPU, donde CPU es uno de:
-mips16                        genera instrucciones mips16
-mips16                        genera instrucciones mips16
-no-mips16              no genera instrucciones mips16
-no-mips16              no genera instrucciones mips16
-mlibrary-pic Compila la biblioteca para código independiente de posición large
-mlibrary-pic Compila la biblioteca para código independiente de posición large
-mmedia      Se usan insns nota media
-mmedia      Se usan insns nota media
-mmt                   genera instrucciones MT
-mmt                   genera instrucciones MT
-mno-mt         no genera instrucciones MT
-mno-mt         no genera instrucciones MT
-mmuladd     Se usan insns nota de multiplicación adición/substracción
-mmuladd     Se usan insns nota de multiplicación adición/substracción
-mno-dword   La pila de nota está alineada a un límite de 4 byte
-mno-dword   La pila de nota está alineada a un límite de 4 byte
-mno-pack    No permite que se empaqueten las instrucciones
-mno-pack    No permite que se empaqueten las instrucciones
-mnopic      Desactiva -mpic, -mPIC, -mlibrary-pic y -mfdpic
-mnopic      Desactiva -mpic, -mPIC, -mlibrary-pic y -mfdpic
-mpack       Las instrucciones nota están empaquetadas
-mpack       Las instrucciones nota están empaquetadas
-mpic        Nota de código independiente de posición small
-mpic        Nota de código independiente de posición small
-mppc64, -m620         genera código para PowerPC 620/625/630
-mppc64, -m620         genera código para PowerPC 620/625/630
-mppc64bridge           genera código para PowerPC 64, incluyendo
-mppc64bridge           genera código para PowerPC 64, incluyendo
                        instrucciones puente
                        instrucciones puente
-mbooke64               genera código para PowerPC BookE de 64-bit
-mbooke64               genera código para PowerPC BookE de 64-bit
-mbooke, mbooke32       genera código para PowerPC BookE de 32-bit
-mbooke, mbooke32       genera código para PowerPC BookE de 32-bit
-mpower4                genera código para la arquitectura Power4
-mpower4                genera código para la arquitectura Power4
-mpower5                genera código para la arquitectura Power5
-mpower5                genera código para la arquitectura Power5
-mpower6                genera código para la arquitectura Power6
-mpower6                genera código para la arquitectura Power6
-mcell                  genera código para la arquitectura Cell Broadband Engine
-mcell                  genera código para la arquitectura Cell Broadband Engine
-mcom                   genera código de instrucciones comunes Power/PowerPC
-mcom                   genera código de instrucciones comunes Power/PowerPC
-many                   genera código para cualquier arquitectura (PWR/PWRX/PPC)
-many                   genera código para cualquier arquitectura (PWR/PWRX/PPC)
-mrelocatable          admite la opción -mrelocatable de GCC
-mrelocatable          admite la opción -mrelocatable de GCC
-mrelocatable-lib       admite la opción -mrelocatable-lib de GCC
-mrelocatable-lib       admite la opción -mrelocatable-lib de GCC
-memb                   activa el bit PPC_EMB en las opciones ELF
-memb                   activa el bit PPC_EMB en las opciones ELF
-mlittle, -mlittle-endian -l, -le
-mlittle, -mlittle-endian -l, -le
                        genera código para una máquina little endian
                        genera código para una máquina little endian
-mbig, -mbig-endian, -b, be
-mbig, -mbig-endian, -b, be
                        genera código para una máquina big endian
                        genera código para una máquina big endian
-msolaris               genera código para Solaris
-msolaris               genera código para Solaris
-mno-solaris            no genera código para Solaris
-mno-solaris            no genera código para Solaris
-V                      muestra el número de versión del ensamblador
-V                      muestra el número de versión del ensamblador
-Qy, -Qn                se descarta
-Qy, -Qn                se descarta
-msmartmips            genera instrucciones smartmips
-msmartmips            genera instrucciones smartmips
-no-smartmips           no genera instrucciones smartmips
-no-smartmips           no genera instrucciones smartmips
-msoft-float Se usa nota de fp de software
-msoft-float Se usa nota de fp de software
-mtomcat-debug Depura las alternativas de tomcat
-mtomcat-debug Depura las alternativas de tomcat
-mtomcat-stats Muestra estadísticas para las alternativas de tomcat
-mtomcat-stats Muestra estadísticas para las alternativas de tomcat
-n32 sólo se admite en el formato ELF-no-expand sólo es válido con SHcompact o SHmedia-no-mix es inválido sin especificar SHcompact o SHmedia-non_shared sólo se admite en el formato ELF-shcompact-const-crange es inválido sin SHcompact...¡Longitud .COMMún (%d.) < 0! Se descarta.¡longitud de .COMM (%ld.) <0! Se descarta.se descarta la longitud .COMMún (%lu) fuera de rango.EQU debe usar una etiqueta.EXIT debe aparecer dentro de un procedimientola expresión .REG debe ser un registro.REG debe usar una etiquetalongitud SCOMMon (%ld.) <0! Se descarta.se detectó .abort.  Abandonando la nave..arch  requiere una opción --march=... coincidentese descarta .begin [no-]densitydirectiva .begin sin una directiva .end coincidentedirectiva .begin sin una directiva .ent precedentedirectiva .begin sin una directiva .file precedenteEl uso de .begin literal es obsoleto.  Utilice en su lugar .literal.begin/.bend en segmentos diferentessímbolo desconocido en los nombres de la directiva .benddirectiva .bend sin una directiva .ent precedentedirectiva .bend sin una directiva .file precedente.callinfo no está dentro de una definición de procedimiento.cfi_endproc sin un .cfi_startproc correspondiente.cfi_lsda requiere argumentos de codificación y símbolo.cfi_personality requiere argumentos de codificación y símbolo.cpload no está en la sección noreorderse usó el pseudo-operador .def dentro de .def/.endef: se descarta.se utiliza el pseudo-operador .def dentro de .def/.endef; se descartase usó el pseudo-operador .dim fuera de .def/.endef: se descarta.se utiliza el pseudo-operador .dim fuera de .def/.endef; se descarta.ef sin un .function precedentese descarta .end [no-]densityla directiva .end no tiene nombrefalta la directiva .end o hay un símbolo desconocidola directiva .end nombra un símbolo diferente de .entsímbolo desconocido en los nombres de la directiva .enddirectiva .end sin una directiva .ent precedentedirectiva .end sin una directiva .ent precedente.directiva .end sin una directiva .file precedentedirectiva .end sin una directiva .ent coincidente.end no está en la sección textel símbolo .end no coincide con el símbolo .ent.se encontró .end%c sin un %s precedente.end%s sin un .%s precedentese utiliza el pseudo-operador .endef antes de .def; se descartase usó el pseudo-operador .endef fuera de .def/.endef: se descarta.falta un .endfunc para el .func previofalta un .endfunc para el .proc previola directiva .ent no tiene nombrela directiva .ent no tiene símbolodirectiva .ent sin una directiva .end coincidente.ent o .aent no están en la sección text.se encontró .errse invocó la directiva .error en el fichero fuente.es sin un .bs precedentese encontró .fail %ldla cuenta de .field '%d' está fuera de rango (1 <= X <= 32)el tamaño de fill se restringe a %d.fmask fuera de .ent.frame fuera de .enterror sintáctico en .ifeqsla cuenta .incbin es cero, se descarta `%s'.largecomm sólo se admite en modo de 64bit, se produce .comm.linkonce no se admite en este formato de fichero objeto.literal no se permite dentro de una región .begin literal.literal_position dentro de una directiva literal; se descartapseudo-operador .ln dentro de .def/.endef: se descarta..loc antes de .file.loc fuera de .textpseudo-operador .loc dentro de .def/.endef: se descarta.desbordamiento de pila en .machinedesbordamiento por debajo de la pila en .machine.mask fuera de .ent.mask/.fmask fuera de .entla directiva .name no tiene símbolola directiva .name no está en la sección de enlace (.link)No se admite .option pic%dla directiva .pdesc no tiene un símbolo de entradala directiva .pdesc no está en la sección de enlace (.link).pdesc no tiene un .ent coincidente.popsection sin .pushsection correspondiente; se descarta.previous sin .section correspondiente; se descartael seudo .profiler requiere por lo menos dos operandos.directiva .prolog sin una directiva .ent precedente.sblock se puede utilizar únicamente para secciones sin inicializarse descarta el pseudo-operador .scl que se usó fuera de .def/.endef.se utiliza el pseudo-operador .scl fuera de .def/.endef; se descarta.set pop sin .set pushla expresión .size es demasiado complicada para componerlase descarta el pseudo-operador .size que se usó fuera de .def/.endef.se utiliza el pseudo-operador .size fuera de .def/.endef; se descarta.space ó .fill con valor negativo, se descartala cuenta de repetición .space es negativa, se descartala cuenta de repetición .space es cero, se descarta.space especifica un valor no absolutoLa cuenta de repetición .space/.bes es negativa, se descartaLa cuenta de repetición .space/.bes es cero, se descartano se admite .stab%c.stab%c: la descripción del campo '%x' es demasiado grande, intente un formato de depuración diferente.stab%c: se descarta el otro campo que no es cero.stab%c: falta una coma.syntax %s requiere de la opción de línea de comandos `--no-underscore'.syntax %s requiere de la opción de línea de comandos `--underscore'se descarta el pseudo-operador .tag que se usó fuera de .def/.endef.se utiliza el pseudo-operador .tag fuera de .def/.endef; se descarta.tag requiere una estructura tagel objetivo .tag '%s' está indefinido.tc no está en la sección .toc.tc sin etiquetase descarta el pseudo-operador .type que se usó fuera de .def/.endef.se utiliza el pseudo-operador .type fuera de .def/.endef; se descarta.unwind_save no admite este tipo de registrola directiva .usepv no tiene nombrela directiva .usepv no tiene tipo.uses no se refiere a un símbolo local en la misma secciónse vio el pseudo-operador .uses cuando no se estaba relajandoel objetivo .uses no se refiere a un símbolo local en la misma secciónla expresión .val es demasiado complejase descarta el pseudo-operador .val que se usó fuera de .def/.endef.se utiliza el pseudo-operador .val fuera de .def/.endef; se descarta.var solamente se puede usar dentro de una definición de macro.vliw no está disponible cuando VLIW está desactivado.se invocó la directiva .warning en el fichero fuente.word %s-%s+%s no cabe0x%lx: "%s" tipo = %ld, clase = %d, segmento = %d
-n32 sólo se admite en el formato ELF-no-expand sólo es válido con SHcompact o SHmedia-no-mix es inválido sin especificar SHcompact o SHmedia-non_shared sólo se admite en el formato ELF-shcompact-const-crange es inválido sin SHcompact...¡Longitud .COMMún (%d.) < 0! Se descarta.¡longitud de .COMM (%ld.) <0! Se descarta.se descarta la longitud .COMMún (%lu) fuera de rango.EQU debe usar una etiqueta.EXIT debe aparecer dentro de un procedimientola expresión .REG debe ser un registro.REG debe usar una etiquetalongitud SCOMMon (%ld.) <0! Se descarta.se detectó .abort.  Abandonando la nave..arch  requiere una opción --march=... coincidentese descarta .begin [no-]densitydirectiva .begin sin una directiva .end coincidentedirectiva .begin sin una directiva .ent precedentedirectiva .begin sin una directiva .file precedenteEl uso de .begin literal es obsoleto.  Utilice en su lugar .literal.begin/.bend en segmentos diferentessímbolo desconocido en los nombres de la directiva .benddirectiva .bend sin una directiva .ent precedentedirectiva .bend sin una directiva .file precedente.callinfo no está dentro de una definición de procedimiento.cfi_endproc sin un .cfi_startproc correspondiente.cfi_lsda requiere argumentos de codificación y símbolo.cfi_personality requiere argumentos de codificación y símbolo.cpload no está en la sección noreorderse usó el pseudo-operador .def dentro de .def/.endef: se descarta.se utiliza el pseudo-operador .def dentro de .def/.endef; se descartase usó el pseudo-operador .dim fuera de .def/.endef: se descarta.se utiliza el pseudo-operador .dim fuera de .def/.endef; se descarta.ef sin un .function precedentese descarta .end [no-]densityla directiva .end no tiene nombrefalta la directiva .end o hay un símbolo desconocidola directiva .end nombra un símbolo diferente de .entsímbolo desconocido en los nombres de la directiva .enddirectiva .end sin una directiva .ent precedentedirectiva .end sin una directiva .ent precedente.directiva .end sin una directiva .file precedentedirectiva .end sin una directiva .ent coincidente.end no está en la sección textel símbolo .end no coincide con el símbolo .ent.se encontró .end%c sin un %s precedente.end%s sin un .%s precedentese utiliza el pseudo-operador .endef antes de .def; se descartase usó el pseudo-operador .endef fuera de .def/.endef: se descarta.falta un .endfunc para el .func previofalta un .endfunc para el .proc previola directiva .ent no tiene nombrela directiva .ent no tiene símbolodirectiva .ent sin una directiva .end coincidente.ent o .aent no están en la sección text.se encontró .errse invocó la directiva .error en el fichero fuente.es sin un .bs precedentese encontró .fail %ldla cuenta de .field '%d' está fuera de rango (1 <= X <= 32)el tamaño de fill se restringe a %d.fmask fuera de .ent.frame fuera de .enterror sintáctico en .ifeqsla cuenta .incbin es cero, se descarta `%s'.largecomm sólo se admite en modo de 64bit, se produce .comm.linkonce no se admite en este formato de fichero objeto.literal no se permite dentro de una región .begin literal.literal_position dentro de una directiva literal; se descartapseudo-operador .ln dentro de .def/.endef: se descarta..loc antes de .file.loc fuera de .textpseudo-operador .loc dentro de .def/.endef: se descarta.desbordamiento de pila en .machinedesbordamiento por debajo de la pila en .machine.mask fuera de .ent.mask/.fmask fuera de .entla directiva .name no tiene símbolola directiva .name no está en la sección de enlace (.link)No se admite .option pic%dla directiva .pdesc no tiene un símbolo de entradala directiva .pdesc no está en la sección de enlace (.link).pdesc no tiene un .ent coincidente.popsection sin .pushsection correspondiente; se descarta.previous sin .section correspondiente; se descartael seudo .profiler requiere por lo menos dos operandos.directiva .prolog sin una directiva .ent precedente.sblock se puede utilizar únicamente para secciones sin inicializarse descarta el pseudo-operador .scl que se usó fuera de .def/.endef.se utiliza el pseudo-operador .scl fuera de .def/.endef; se descarta.set pop sin .set pushla expresión .size es demasiado complicada para componerlase descarta el pseudo-operador .size que se usó fuera de .def/.endef.se utiliza el pseudo-operador .size fuera de .def/.endef; se descarta.space ó .fill con valor negativo, se descartala cuenta de repetición .space es negativa, se descartala cuenta de repetición .space es cero, se descarta.space especifica un valor no absolutoLa cuenta de repetición .space/.bes es negativa, se descartaLa cuenta de repetición .space/.bes es cero, se descartano se admite .stab%c.stab%c: la descripción del campo '%x' es demasiado grande, intente un formato de depuración diferente.stab%c: se descarta el otro campo que no es cero.stab%c: falta una coma.syntax %s requiere de la opción de línea de comandos `--no-underscore'.syntax %s requiere de la opción de línea de comandos `--underscore'se descarta el pseudo-operador .tag que se usó fuera de .def/.endef.se utiliza el pseudo-operador .tag fuera de .def/.endef; se descarta.tag requiere una estructura tagel objetivo .tag '%s' está indefinido.tc no está en la sección .toc.tc sin etiquetase descarta el pseudo-operador .type que se usó fuera de .def/.endef.se utiliza el pseudo-operador .type fuera de .def/.endef; se descarta.unwind_save no admite este tipo de registrola directiva .usepv no tiene nombrela directiva .usepv no tiene tipo.uses no se refiere a un símbolo local en la misma secciónse vio el pseudo-operador .uses cuando no se estaba relajandoel objetivo .uses no se refiere a un símbolo local en la misma secciónla expresión .val es demasiado complejase descarta el pseudo-operador .val que se usó fuera de .def/.endef.se utiliza el pseudo-operador .val fuera de .def/.endef; se descarta.var solamente se puede usar dentro de una definición de macro.vliw no está disponible cuando VLIW está desactivado.se invocó la directiva .warning en el fichero fuente.word %s-%s+%s no cabe0x%lx: "%s" tipo = %ld, clase = %d, segmento = %d
salto de 16-bit fuera de rangose generó una ramificación condicional de 32-bitno se admite el modo de 32bit en este CPU.el campo de 5-bit debe ser absolutoel inmediato de 5-bit es demasiado grandela reubicación de 62-bits aún no está implementadano se admite el modo de 64bit en este CPU.68000 o superior68010 o superior68020 o superiorse especificaron 68040 y 68851; las instrucciones mmu podrían ensamblar incorrectamente: el operando relativo al PC no puede ser una constante: el operando TLS no puede ser una constante: Solamente hay 32 registros f; [0-31]: Solamente hay 32 registros f de precisión sencilla; [0-31]: Solamente hay 64 registros f; [0-63]: el número asr debe estar entre 0 y 31: el número asr debe estar entre 16 y 31: se esperaba %asrN: expresión ASI inválida: nombre ASI inválido: número ASI inválido: nombre cpreg inválido: expresión de máscara de barra de memoria inválida: nombre de máscara de barra de memoria inválido: número de máscara de barra de memoria inválido: expresión de función de precargado inválida: nombre de función de precargado inválido: número de función de precargado inválido: expresión de modo siam inválida: número de modo siam inválido: rd en registro de estado ancilar de sólo escritura: no se reconoce el registro hiperprivilegiado: no se reconoce el registro privilegiado: no se reconoce el registro de estado ancilar v9a: no se reconoce el registro de estado ancilar v9a o v9bno se permite :b; se cambia por defecto a :w:lower16: no se permite esta instrucción:upper16: no se permite esta instrucción:upper16: no se permite esta instrucción        ensambla para la ABI de coma flotante         ensambla para la arquitectura          ensambla para el CPU           ensambla para la arquitectura de Unidad de Coma Flotante ,X         ensambla para la eabi versión no se admiten las reubicaciones @%s con el formato de salida de %d bitsel destino de la ramificación @local o @plt está demasiado lejos, %ld bytesUn número grande/de coma flotante no puede ser una desubicación: se usa 0x%lxUn desplazamiento de ramificación requiere alineación 0 MOD 4Ya se había especificado un %s diferente, ahora es %sYa existe un parámetro llamado `%s' para la macro `%s'Se requiere un registro de estado o un nombre de bit de estadoAAARG -> reubicación de constante sin manejarse utiliza ADRL para un símbolo que no está definido en el mismo ficherose esperaba un registro ARMOpciones AVR:
salto de 16-bit fuera de rangose generó una ramificación condicional de 32-bitno se admite el modo de 32bit en este CPU.el campo de 5-bit debe ser absolutoel inmediato de 5-bit es demasiado grandela reubicación de 62-bits aún no está implementadano se admite el modo de 64bit en este CPU.68000 o superior68010 o superior68020 o superiorse especificaron 68040 y 68851; las instrucciones mmu podrían ensamblar incorrectamente: el operando relativo al PC no puede ser una constante: el operando TLS no puede ser una constante: Solamente hay 32 registros f; [0-31]: Solamente hay 32 registros f de precisión sencilla; [0-31]: Solamente hay 64 registros f; [0-63]: el número asr debe estar entre 0 y 31: el número asr debe estar entre 16 y 31: se esperaba %asrN: expresión ASI inválida: nombre ASI inválido: número ASI inválido: nombre cpreg inválido: expresión de máscara de barra de memoria inválida: nombre de máscara de barra de memoria inválido: número de máscara de barra de memoria inválido: expresión de función de precargado inválida: nombre de función de precargado inválido: número de función de precargado inválido: expresión de modo siam inválida: número de modo siam inválido: rd en registro de estado ancilar de sólo escritura: no se reconoce el registro hiperprivilegiado: no se reconoce el registro privilegiado: no se reconoce el registro de estado ancilar v9a: no se reconoce el registro de estado ancilar v9a o v9bno se permite :b; se cambia por defecto a :w:lower16: no se permite esta instrucción:upper16: no se permite esta instrucción:upper16: no se permite esta instrucción        ensambla para la ABI de coma flotante         ensambla para la arquitectura          ensambla para el CPU           ensambla para la arquitectura de Unidad de Coma Flotante ,X         ensambla para la eabi versión no se admiten las reubicaciones @%s con el formato de salida de %d bitsel destino de la ramificación @local o @plt está demasiado lejos, %ld bytesUn número grande/de coma flotante no puede ser una desubicación: se usa 0x%lxUn desplazamiento de ramificación requiere alineación 0 MOD 4Ya se había especificado un %s diferente, ahora es %sYa existe un parámetro llamado `%s' para la macro `%s'Se requiere un registro de estado o un nombre de bit de estadoAAARG -> reubicación de constante sin manejarse utiliza ADRL para un símbolo que no está definido en el mismo ficherose esperaba un registro ARMOpciones AVR:
  -mmcu=[nombre-avr] escoge la variante de microcontrolador
  -mmcu=[nombre-avr] escoge la variante de microcontrolador
                   [nombre-avr] puede ser:
                   [nombre-avr] puede ser:
                   avr1 - AT90S1200, ATtiny1x, ATtiny28
                   avr1 - AT90S1200, ATtiny1x, ATtiny28
                   avr2 - AT90S2xxx, AT90S4xxx, AT90S8xxx, ATtiny22
                   avr2 - AT90S2xxx, AT90S4xxx, AT90S8xxx, ATtiny22
                   avr3 - ATmega103, ATmega603
                   avr3 - ATmega103, ATmega603
                   avr4 - ATmega83, ATmega85
                   avr4 - ATmega83, ATmega85
                   avr5 - ATmega161, ATmega163, ATmega32, AT94K
                   avr5 - ATmega161, ATmega163, ATmega32, AT94K
                   o el nombre inmediato del microcontrolador.
                   o el nombre inmediato del microcontrolador.
Se aborta porque la declaración tiene "%s"Se accede `%s' como un objeto de hilo localSe accede a la función `%s' como un objeto de hilo localLa adición para un símbolo sin resolver no está en un límite de word.El modo de dirección *+ARx no se permite en el direccionamiento de registros mapeados en memoria.  El comportamiento resultante está indefinido.El modo de dirección *+ARx es de sólo escritura. El resultado de la lectura está indefinido.Dirección del operando inmediatoModo de direccionamiento aún sin implementar.El .word (%ld) con signo ajustado se desborda: la sentencia `switch' es demasiado grande.La alineación debe ser una potencia de 2Alineación negativa: se asume 0Alineación negativa: se asume 0.Alineación demasiado grande: se asume %dAlineación demasiado grande: se asume %d.Alineación demasiado grande: se asume %d.Opciones Alpha:
Se aborta porque la declaración tiene "%s"Se accede `%s' como un objeto de hilo localSe accede a la función `%s' como un objeto de hilo localLa adición para un símbolo sin resolver no está en un límite de word.El modo de dirección *+ARx no se permite en el direccionamiento de registros mapeados en memoria.  El comportamiento resultante está indefinido.El modo de dirección *+ARx es de sólo escritura. El resultado de la lectura está indefinido.Dirección del operando inmediatoModo de direccionamiento aún sin implementar.El .word (%ld) con signo ajustado se desborda: la sentencia `switch' es demasiado grande.La alineación debe ser una potencia de 2Alineación negativa: se asume 0Alineación negativa: se asume 0.Alineación demasiado grande: se asume %dAlineación demasiado grande: se asume %d.Alineación demasiado grande: se asume %d.Opciones Alpha:
-32addr                 trata direcciones como valores de 32-bit
-32addr                 trata direcciones como valores de 32-bit
-F                      falta el soporte de instrucciones de coma flotante
-F                      falta el soporte de instrucciones de coma flotante
-mev4 | -mev45 | -mev5 | -mev56 | -mpca56 | -mev6 | -mev67 | -mev68 | -mall
-mev4 | -mev45 | -mev5 | -mev56 | -mpca56 | -mev6 | -mev67 | -mev68 | -mall
                        especifica variante de la arquitectura Alpha
                        especifica variante de la arquitectura Alpha
-m21064 | -m21066 | -m21164 | -m21164a | -m21164pc | -m21264 | -m21264a | -m21264b
-m21064 | -m21066 | -m21164 | -m21164a | -m21164pc | -m21264 | -m21264a | -m21264b
                        estas variantes incluyen códigos de operación PALcode
                        estas variantes incluyen códigos de operación PALcode
Se expandió una instrucción (%s)No hay coincidencia de arquitectura en "%s".Las variantes de arquitectura son: El argumento para .BLOCK/.BLOCKZ debe estar entre 0 y 0x3fffffffSe descarta el argumento para .evenEl ensamblador aún no admite PICMensajes del ensamblador:
Se expandió una instrucción (%s)No hay coincidencia de arquitectura en "%s".Las variantes de arquitectura son: El argumento para .BLOCK/.BLOCKZ debe estar entre 0 y 0x3fffffffSe descarta el argumento para .evenEl ensamblador aún no admite PICMensajes del ensamblador:
Falla de afirmación en %s línea %d.
Falla de afirmación en %s línea %d.
Falla de afirmación en %s en %s línea %d.
Falla de afirmación en %s en %s línea %d.
Se esperaba al menos un argumento PRSe esperaban al menos dos argumentos PRse intentó purgar la macro inexistente `%s'Se intentó poner un símbolo común en el conjunto %sSe intentó poner un símbolo indefinido en el conjunto %sEl auto incremento/decremento del desplazamiento '%ld' está fuera de rango.El inmediato BALING no es 1 o 3 (%lu)BSPEC ya está activo.  No se admite el anidamiento.BSPEC sin un ESPEC.se descarta la longitud BSS (%d) <0¡Longitud BSS (%d.) <0! Se descarta.la expresión BYTE no es un número purola expresión BYTE no está en el rango 0..255Directiva .fmask erróneaDirectiva .frame erróneaParámetro 1./2. de directiva .frame erróneoParámetro 3./4. de directiva .frame erróneoDirectiva .mask erróneaDirectiva .mask/.fmask erróneaDirectiva .section errónea: se quiere a,e,w,x,M,S,G,T en la cadenaDirectiva .section errónea: se quiere a,l,w,x,M,S,G,T en la cadenaDirectiva .section errónea: se quiere a,o,s,w,x,M,S,G,T en la cadenaDirectiva .section errónea: se quiere a,s,w,x,M,S,G,T en la cadenaDirectiva .section errónea: se quiere a,v,w,x,M,S en la cadenaDirectiva .section errónea: se quiere a,w,x,M,S,G,T en la cadenaVersión COFF '%s' erróneaVersión de CPU '%s' erróneaRegistro base erróneo, utilizando $%d.Llamada errónea a MD_ATOF()Llamada errónea a MD_NTOF()Llamada errónea a md_atof ()Llamada errónea a md_atof () - no se admiten los formatos de coma flotanteLlamada errónea a md_atof()Selector de elemento %ld erróneoConstante de coma flotante errónea: %sTabla de códigos de operación errónea, ensamblador descompuesto.Opción-de-tabla-de-códigos-de-operación errónea, revise en el fichero ns32k-opcode.hOperando erróneoOperando erróneo para una instrucción load <%s>Operando erróneo para una instrucción store <%s>Lista de parámetros errónea para la macro `%s'Nombre de registro r%s erróneoRango de registro erróneoTipo de compostura de reubicación inválido (%d)Segmento erróneo (debe ser absoluto).Segmento erróneo en la expresión.Secuencia de números errónea: !%s!%sSufijo erróneo después de ':' utilice {b|w|d} Cambiando por defecto a dSufijo erróneo, se cambia por defecto a dExpresión de dirección mal formadaEl número grande es demasiado grandeNo se permite un número grande en una literal short. Se asume el modo inmediato.Número grande demasiado grande para el formato %c; se truncaNúmero grande demasiado grande para longCampo de bits fuera de rangoAmbos argumentos deben ser símbolos de sustituciónTanto the_insn.HI como the_insn.LO están activados: %sLa ramificación %s es siempre verdaderaRamificación fuera de rangoRamificación a una dirección mal alineada (%lx)Ramificación a dirección sin alinearEnsamblador descompuesto.  No se intentó ensamblar.Código de operación defectuoso: `%s' "%s"
Se esperaba al menos un argumento PRSe esperaban al menos dos argumentos PRse intentó purgar la macro inexistente `%s'Se intentó poner un símbolo común en el conjunto %sSe intentó poner un símbolo indefinido en el conjunto %sEl auto incremento/decremento del desplazamiento '%ld' está fuera de rango.El inmediato BALING no es 1 o 3 (%lu)BSPEC ya está activo.  No se admite el anidamiento.BSPEC sin un ESPEC.se descarta la longitud BSS (%d) <0¡Longitud BSS (%d.) <0! Se descarta.la expresión BYTE no es un número purola expresión BYTE no está en el rango 0..255Directiva .fmask erróneaDirectiva .frame erróneaParámetro 1./2. de directiva .frame erróneoParámetro 3./4. de directiva .frame erróneoDirectiva .mask erróneaDirectiva .mask/.fmask erróneaDirectiva .section errónea: se quiere a,e,w,x,M,S,G,T en la cadenaDirectiva .section errónea: se quiere a,l,w,x,M,S,G,T en la cadenaDirectiva .section errónea: se quiere a,o,s,w,x,M,S,G,T en la cadenaDirectiva .section errónea: se quiere a,s,w,x,M,S,G,T en la cadenaDirectiva .section errónea: se quiere a,v,w,x,M,S en la cadenaDirectiva .section errónea: se quiere a,w,x,M,S,G,T en la cadenaVersión COFF '%s' erróneaVersión de CPU '%s' erróneaRegistro base erróneo, utilizando $%d.Llamada errónea a MD_ATOF()Llamada errónea a MD_NTOF()Llamada errónea a md_atof ()Llamada errónea a md_atof () - no se admiten los formatos de coma flotanteLlamada errónea a md_atof()Selector de elemento %ld erróneoConstante de coma flotante errónea: %sTabla de códigos de operación errónea, ensamblador descompuesto.Opción-de-tabla-de-códigos-de-operación errónea, revise en el fichero ns32k-opcode.hOperando erróneoOperando erróneo para una instrucción load <%s>Operando erróneo para una instrucción store <%s>Lista de parámetros errónea para la macro `%s'Nombre de registro r%s erróneoRango de registro erróneoTipo de compostura de reubicación inválido (%d)Segmento erróneo (debe ser absoluto).Segmento erróneo en la expresión.Secuencia de números errónea: !%s!%sSufijo erróneo después de ':' utilice {b|w|d} Cambiando por defecto a dSufijo erróneo, se cambia por defecto a dExpresión de dirección mal formadaEl número grande es demasiado grandeNo se permite un número grande en una literal short. Se asume el modo inmediato.Número grande demasiado grande para el formato %c; se truncaNúmero grande demasiado grande para longCampo de bits fuera de rangoAmbos argumentos deben ser símbolos de sustituciónTanto the_insn.HI como the_insn.LO están activados: %sLa ramificación %s es siempre verdaderaRamificación fuera de rangoRamificación a una dirección mal alineada (%lx)Ramificación a dirección sin alinearEnsamblador descompuesto.  No se intentó ensamblar.Código de operación defectuoso: `%s' "%s"
Opciones de línea de comandos específicas de C54x:
Opciones de línea de comandos específicas de C54x:
se utilizó la instrucción CFI sin un .cfi_startproc precedentese usó un state restore de CFI sin un remember previoLa versión de CPU ya se había establecidoOpciones específicas de CRIS:
se utilizó la instrucción CFI sin un .cfi_startproc precedentese usó un state restore de CFI sin un remember previoLa versión de CPU ya se había establecidoOpciones específicas de CRIS:
símbolo C_EFCN para %s fuera de ámbitoSe llama a gen_cond_branch_32 para .arch common_v10_v32
símbolo C_EFCN para %s fuera de ámbitoSe llama a gen_cond_branch_32 para .arch common_v10_v32
No se puede hacer la reubicación de %d byte %sNo se puede hacer la reubicación pic relativa al pc de %d bytesNo se puede hacer la reubicación relativa al pc de %d bytesNo se puede hacer la reubicación relativa al pc de %d byte para el tipo de almacenamiento %dNo se puede hacer la reubicación pic de %d bytesNo se puede hacer la reubicación de %d bytesNo se puede hacer la reubicación de %d byte para el tipo de almacenamiento %dNo se puede representar la reubicación %s en este formato de fichero objetoNo se puede establecer dlx_skip_hi16_flagNo se puede agregar el bit de parada para marcar el fin del grupo de instruccionesNo se pueden cambiar espacios dentro de una definición de procedimiento. Se descartaNo se pueden cambiar subespacios dentro de una definición de procedimiento. Se descartaNo se puede lidiar con la expresión; se cambia por defecto a %ldNo se puede hacer una literal short de un número de coma flotante: se usa el modo inmediato.No se puede encontrar el código de operación que coincida con los operandosNo se puede manejar O_big en s390_exp_compareNo se puede dispersar %s: %sNo se puede dispersar `%s': %s
No se puede hacer la reubicación de %d byte %sNo se puede hacer la reubicación pic relativa al pc de %d bytesNo se puede hacer la reubicación relativa al pc de %d bytesNo se puede hacer la reubicación relativa al pc de %d byte para el tipo de almacenamiento %dNo se puede hacer la reubicación pic de %d bytesNo se puede hacer la reubicación de %d bytesNo se puede hacer la reubicación de %d byte para el tipo de almacenamiento %dNo se puede representar la reubicación %s en este formato de fichero objetoNo se puede establecer dlx_skip_hi16_flagNo se puede agregar el bit de parada para marcar el fin del grupo de instruccionesNo se pueden cambiar espacios dentro de una definición de procedimiento. Se descartaNo se pueden cambiar subespacios dentro de una definición de procedimiento. Se descartaNo se puede lidiar con la expresión; se cambia por defecto a %ldNo se puede hacer una literal short de un número de coma flotante: se usa el modo inmediato.No se puede encontrar el código de operación que coincida con los operandosNo se puede manejar O_big en s390_exp_compareNo se puede dispersar %s: %sNo se puede dispersar `%s': %s
No se puede dispersar la instrucción '%s':%sNo se puede redirigir la salida de error estándar al fichero '%s'No se puede relajar la diferenciaNo se puede reubicar la expresiónNo se puede establecer el valor GPNo se pueden establecer las máscaras de registroNo se pueden utilizar instrucciones de coma flotante en esta secciónNo se pueden usar ramificaciones long en esta arquitecturaNo se puede obtener el tamaño del operando.
No se puede dispersar la instrucción '%s':%sNo se puede redirigir la salida de error estándar al fichero '%s'No se puede relajar la diferenciaNo se puede reubicar la expresiónNo se puede establecer el valor GPNo se pueden establecer las máscaras de registroNo se pueden utilizar instrucciones de coma flotante en esta secciónNo se pueden usar ramificaciones long en esta arquitecturaNo se puede obtener el tamaño del operando.
No se puede asignar un descriptor de desenredo
No se puede asignar un descriptor de desenredo
No se puede ensamblar la instrucciónNo se puede definir el símbolo de exportación: %s
No se puede ensamblar la instrucciónNo se puede definir el símbolo de exportación: %s
No se puede definir el símbolo estático: %s
No se puede definir el símbolo estático: %s
No se puede encontrar el tipo de reubicación para el símbolo %s, código %dNo se puede generar el tipo de reubicación para el símbolo %s, código %sNo se puede manejar la composturaNo se puede hacer la reubicación relativa al PC %sNo se puede representar el tipo de reubicación %sValor de case %ld inesperado en la línea %d del fichero "%s"
No se puede encontrar el tipo de reubicación para el símbolo %s, código %dNo se puede generar el tipo de reubicación para el símbolo %s, código %sNo se puede manejar la composturaNo se puede hacer la reubicación relativa al PC %sNo se puede representar el tipo de reubicación %sValor de case %ld inesperado en la línea %d del fichero "%s"
No se admite el cambio de la versión del CPU al vueloEscoja el valor GP de %lx
No se admite el cambio de la versión del CPU al vueloEscoja el valor GP de %lx
El código para %s no está en el rango 0..1023 (%lu)El código para %s no está en el rango 0..1048575 (%lu)ISA_A de ColdFireISA_A+ de ColdFireISA_B de ColdFireunidad de coma flotante de ColdFiredivide por hardware de ColdFireSe esperaban una coma y un símbolo para '.asg CADENA, SÍMBOLO'Se esperaban una coma y un símbolo para '.eval EXPR, SÍMBOLO'Se esperaba una comaAlineación común negativa; se asume 0La alineación común no es una potencia de 2No se admiten las expresiones complejasEl operando de objetivo complicado LAPC no es un múltiplo de dos.  Use LAPC.DLa condición "%s" no coincide con el grupo precedenteLa condición "%s" utiliza un acumulador diferente de una condición precedenteLa condición <%c%c> en la directiva de control estructurada no se puede codificar correctamenteEl registro de código de condición debería ser 0 o 4 para %s, era %dEl registro de código de condición debería ser par para %s, era %dModificadores de operando en conflictoExpresión consntante %d fuera de rango, [%d, %d].Conversión de DBcc a un salto absolutoConversión de un BSR relativo al PC a un JSR absolutoConversión de una ramificación relativa al PC a un salto absolutoConversión de una ramificación condicional relativa al PC a un salto absolutoConversión de una ramificación relativa al PC a un salto absolutoCódigo de coprocesador > 25 bits (%lu)Copyright 2007 Free Software Foundation, Inc.
El código para %s no está en el rango 0..1023 (%lu)El código para %s no está en el rango 0..1048575 (%lu)ISA_A de ColdFireISA_A+ de ColdFireISA_B de ColdFireunidad de coma flotante de ColdFiredivide por hardware de ColdFireSe esperaban una coma y un símbolo para '.asg CADENA, SÍMBOLO'Se esperaban una coma y un símbolo para '.eval EXPR, SÍMBOLO'Se esperaba una comaAlineación común negativa; se asume 0La alineación común no es una potencia de 2No se admiten las expresiones complejasEl operando de objetivo complicado LAPC no es un múltiplo de dos.  Use LAPC.DLa condición "%s" no coincide con el grupo precedenteLa condición "%s" utiliza un acumulador diferente de una condición precedenteLa condición <%c%c> en la directiva de control estructurada no se puede codificar correctamenteEl registro de código de condición debería ser 0 o 4 para %s, era %dEl registro de código de condición debería ser par para %s, era %dModificadores de operando en conflictoExpresión consntante %d fuera de rango, [%d, %d].Conversión de DBcc a un salto absolutoConversión de un BSR relativo al PC a un JSR absolutoConversión de una ramificación relativa al PC a un salto absolutoConversión de una ramificación condicional relativa al PC a un salto absolutoConversión de una ramificación relativa al PC a un salto absolutoCódigo de coprocesador > 25 bits (%lu)Copyright 2007 Free Software Foundation, Inc.
No se pueden establecer la arquitectura y la máquinaLa sección actual no está inicializada, se requiere el nombre de sección para .clinkel registro D está fuera de rango para la versión VFP seleccionadaOpciones D10V:
No se pueden establecer la arquitectura y la máquinaLa sección actual no está inicializada, se requiere el nombre de sección para .clinkel registro D está fuera de rango para la versión VFP seleccionadaOpciones D10V:
-O                      Optimiza.  Hará algunas operaciones en paralelo.
-O                      Optimiza.  Hará algunas operaciones en paralelo.
--gstabs-packing        Empaqueta juntas las instrucciones short adyacentes aún
--gstabs-packing        Empaqueta juntas las instrucciones short adyacentes aún
                        cuando se especifique --gstabs.  Activado por defecto.
                        cuando se especifique --gstabs.  Activado por defecto.
--no-gstabs-packing     Si se especifica --gstabs, no empaqueta juntas
--no-gstabs-packing     Si se especifica --gstabs, no empaqueta juntas
                        las instrucciones adjacentes.
                        las instrucciones adjacentes.
El inmediato DSP no está en el rango %ld..%ld (%ld)el inmediato DSP no está en el rango 0..%d (%lu)No se admite el objetivo por defecto `%s'.Ensamblador defectuoso.  No se intentó ensamblar.Las ramificaciones postergadas no están disponibles en SH1Sintaxis obsoleta.El acumulador de destino para cada parte de esta instrucción paralela debe ser diferenteLa directiva .atmp sólo está disponible con la opción -mintel-syntaxLa directiva .dual sólo está disponible con la opción -mintel-syntaxLa directiva .enddual sólo está disponible con la opción -mintel-syntaxDirectiva inválida dentro de una agrupación¡Se descarta la longitud de desubicación %s!Desubicación demasiado grande para :dDivisión por cero.No se sabe comó reconocer la anchura de %c en md_assemble()No se cómo reubicar operandos planos de tipo %sCondicional %s duplicadoSe descarta el registro de predicado duplicadono se admiten las constantes EBCDICLa depuración ECOFF está desactivada.ENDLOOP sin un LOOP correspondienteESPEC sin un BSPEC precedenteError %s en %s
El inmediato DSP no está en el rango %ld..%ld (%ld)el inmediato DSP no está en el rango 0..%d (%lu)No se admite el objetivo por defecto `%s'.Ensamblador defectuoso.  No se intentó ensamblar.Las ramificaciones postergadas no están disponibles en SH1Sintaxis obsoleta.El acumulador de destino para cada parte de esta instrucción paralela debe ser diferenteLa directiva .atmp sólo está disponible con la opción -mintel-syntaxLa directiva .dual sólo está disponible con la opción -mintel-syntaxLa directiva .enddual sólo está disponible con la opción -mintel-syntaxDirectiva inválida dentro de una agrupación¡Se descarta la longitud de desubicación %s!Desubicación demasiado grande para :dDivisión por cero.No se sabe comó reconocer la anchura de %c en md_assemble()No se cómo reubicar operandos planos de tipo %sCondicional %s duplicadoSe descarta el registro de predicado duplicadono se admiten las constantes EBCDICLa depuración ECOFF está desactivada.ENDLOOP sin un LOOP correspondienteESPEC sin un BSPEC precedenteError %s en %s
Error en el argumento %d.  Se esperaba:  "%s"Error en el manejo de la reubicaciónError:Error: Se requiere un número par. Se redondea a %dEjecutar %s en IU en serie reversa podría no funcionarEjecutar %s en IU podría no funcionarEjecutar %s en IU podría no funcionar en ejecución paralelaEjecutar %s en serie reversa con %s podría no funcionarCódigo de operación expandido después de la ramificación retardada: `%s'Código de operación expandido en modo dual: `%s'Se esperaba una coma después de la longitud comúnSe esperaba una coma después del nombreSe esperaba una coma después del nombre "%s"Se esperaba una coma después del nombre del símboloSe esperaba coma después del nombre del símbolo: se descarta el resto de la línea.Se esperaba una cadena entre comillasSe esperaba ']', se encontró '%s'Se espera un registro.Se espera una constante de carácter como argumentoSe espera el registro D para el modo indizado indirecto.Se esperaba un segundo argumentoSe descartan las paradas explícitas en modo automáticoError de Expresión para el modificador de operando %%hi/%%lo
Error en el argumento %d.  Se esperaba:  "%s"Error en el manejo de la reubicaciónError:Error: Se requiere un número par. Se redondea a %dEjecutar %s en IU en serie reversa podría no funcionarEjecutar %s en IU podría no funcionarEjecutar %s en IU podría no funcionar en ejecución paralelaEjecutar %s en serie reversa con %s podría no funcionarCódigo de operación expandido después de la ramificación retardada: `%s'Código de operación expandido en modo dual: `%s'Se esperaba una coma después de la longitud comúnSe esperaba una coma después del nombreSe esperaba una coma después del nombre "%s"Se esperaba una coma después del nombre del símboloSe esperaba coma después del nombre del símbolo: se descarta el resto de la línea.Se esperaba una cadena entre comillasSe esperaba ']', se encontró '%s'Se espera un registro.Se espera una constante de carácter como argumentoSe espera el registro D para el modo indizado indirecto.Se esperaba un segundo argumentoSe descartan las paradas explícitas en modo automáticoError de Expresión para el modificador de operando %%hi/%%lo
Expresión fuera de rango, se usa 0Expresión demasiado compleja.No se admite el direccionamiento extendido en el CPU especificado) extraBasura extra en la llamada a función, se esperaba ')'Se descarta la sobreescritura de segmento extraNo se admite FIRST como un argumento de .SUBSPACEramificación FP en la ranura de retrasoramificación FP precedida por una instrucción FP; se insertó NOP.unwind_save de FPA no toma una lista de registrosse esperaba un registro FPAEl parámetro FRAM debe ser un múltiplo de 8: %d
Expresión fuera de rango, se usa 0Expresión demasiado compleja.No se admite el direccionamiento extendido en el CPU especificado) extraBasura extra en la llamada a función, se esperaba ')'Se descarta la sobreescritura de segmento extraNo se admite FIRST como un argumento de .SUBSPACEramificación FP en la ranura de retrasoramificación FP precedida por una instrucción FP; se insertó NOP.unwind_save de FPA no toma una lista de registrosse esperaba un registro FPAEl parámetro FRAM debe ser un múltiplo de 8: %d
Opciones de línea de comando específicas de FVR:
Opciones de línea de comando específicas de FVR:
Error fatal: El campo no está alineado adecuadamente [%d] (%d).Campo fuera de rango [%d..%d] (%d).El fichero '%s' no está en el formato de archivo de macroEl primer código de operación es long.  No se pueden mezclar las instrucciones como se especificó.Dependencia de datos fija: %s %s -- %s %s (insertar %d nop!/%d)Dependencia de datos fija: %s %s -- %s %s (insertar 1 pflush/%d)La compostura de %ld es demasiado grande para el campo de anchura %dEl registro de coma flotante debería ser par, era %dRegistro de coma flotante en la lista de registrosSe fuerza la literal short a modo inmediato. now_seg=%s to_seg=%sSe fuerza la desubicación de byteSe encontró '{' después del cambio explícito al modo automáticoLa función espera dos argumentosGNU ensamblador %s
Error fatal: El campo no está alineado adecuadamente [%d] (%d).Campo fuera de rango [%d..%d] (%d).El fichero '%s' no está en el formato de archivo de macroEl primer código de operación es long.  No se pueden mezclar las instrucciones como se especificó.Dependencia de datos fija: %s %s -- %s %s (insertar %d nop!/%d)Dependencia de datos fija: %s %s -- %s %s (insertar 1 pflush/%d)La compostura de %ld es demasiado grande para el campo de anchura %dEl registro de coma flotante debería ser par, era %dRegistro de coma flotante en la lista de registrosSe fuerza la literal short a modo inmediato. now_seg=%s to_seg=%sSe fuerza la desubicación de byteSe encontró '{' después del cambio explícito al modo automáticoLa función espera dos argumentosGNU ensamblador %s
GNU ensamblador versión %s (%s) utilizando BFD versión %s
GNU ensamblador versión %s (%s) utilizando BFD versión %s
GOT ya está en la tabla de símbolosel tamaño del prólogo GP excede el tamaño del campo, se utiliza 0 en su lugarexpresión GREG demasiado complicadaBasura al final de la instrucción: `%s'.Falla de gas, valor de reubicación %d
GOT ya está en la tabla de símbolosel tamaño del prólogo GP excede el tamaño del campo, se utiliza 0 en su lugarexpresión GREG demasiado complicadaBasura al final de la instrucción: `%s'.Falla de gas, valor de reubicación %d
Los registros HI/LO se deben especificar juntosLos registros HI/LO se deben especificar sin registros adicionalesLa dispersión devolvió "%s".Los registros altos de valores del sistema no se pueden incluir en la listaNo se necesita o se utiliza el fichero temporal "%s".¡No se usa un fichero entre pasos! Se descarta -Vopciones de I960:
Los registros HI/LO se deben especificar juntosLos registros HI/LO se deben especificar sin registros adicionalesLa dispersión devolvió "%s".Los registros altos de valores del sistema no se pueden incluir en la listaNo se necesita o se utiliza el fichero temporal "%s".¡No se usa un fichero entre pasos! Se descarta -Vopciones de I960:
Opciones de IA-64:
Opciones de IA-64:
  --mconstant-gp          marca el fichero de salida como que usa el modelo
  --mconstant-gp          marca el fichero de salida como que usa el modelo
                          GP-constante (establece la opción EF_IA_64_CONS_GP
                          GP-constante (establece la opción EF_IA_64_CONS_GP
                          del encabezado ELF)
                          del encabezado ELF)
  --mauto-pic             marca el fichero de salida como que usa el modelo
  --mauto-pic             marca el fichero de salida como que usa el modelo
                          GP-constante sin los descriptores de función
                          GP-constante sin los descriptores de función
                          (establece la opción EF_IA_64_NOFUNCDESC_CONS_GP
                          (establece la opción EF_IA_64_NOFUNCDESC_CONS_GP
                          del encabezado ELF)
                          del encabezado ELF)
  -milp32|-milp64|-mlp64|-mp64  selecciona el modelo de datos
  -milp32|-milp64|-mlp64|-mp64  selecciona el modelo de datos
                                (-mlp64 por defecto)
                                (-mlp64 por defecto)
  -mle | -mbe             selecciona el orden de bytes little- o big-endian
  -mle | -mbe             selecciona el orden de bytes little- o big-endian
                          (-mle por defecto)
                          (-mle por defecto)
  -mtune=[itanium1|itanium2]
  -mtune=[itanium1|itanium2]
                          optimiza para un CPU específico
                          optimiza para un CPU específico
                          (por defecto -mtune=itanium2)
                          (por defecto -mtune=itanium2)
  -munwind-check=[warning|error]
  -munwind-check=[warning|error]
                          revisión de directiva de desenredo
                          revisión de directiva de desenredo
                          (-munwind-check=warning por defecto)
                          (-munwind-check=warning por defecto)
  -mhint.b=[ok|warning|error]
  -mhint.b=[ok|warning|error]
                          revisión de hint.b (-mhint.b=error por defecto)
                          revisión de hint.b (-mhint.b=error por defecto)
  -x | -xexplicit         activa la revisión de violaciones de dependencias
  -x | -xexplicit         activa la revisión de violaciones de dependencias
                          (por defecto)
                          (por defecto)
  -xauto                  borra automágicamente las violaciones de dependencias
  -xauto                  borra automágicamente las violaciones de dependencias
                          (por defecto)
                          (por defecto)
  -xnone                  desactiva la revisión de violaciones de dependencias
  -xnone                  desactiva la revisión de violaciones de dependencias
  -xdebug                 depura el revisor de violaciones de dependencias
  -xdebug                 depura el revisor de violaciones de dependencias
  -xdebugn                depura el revisor de violaciones de dependencias pero
  -xdebugn                depura el revisor de violaciones de dependencias pero
                          desactiva la revisión de violaciones de dependencias
                          desactiva la revisión de violaciones de dependencias
  -xdebugx                depura el revisor de violaciones de dependencias y
  -xdebugx                depura el revisor de violaciones de dependencias y
                          activa la revisión de violaciones de dependencias
                          activa la revisión de violaciones de dependencias
INSTR_LABEL_DEF aún no se admiteOpciones de la línea de comandos específicas de IP2K:
INSTR_LABEL_DEF aún no se admiteOpciones de la línea de comandos específicas de IP2K:
Una instrucción IU no puede estar en el contenedor izquierdoSe descarta el intento de redefinir el símboloSe descarta el intento de redefinir el símbolo `%s'.Se descartan los atributos de sección cambiados para %sSe descarta la declaración debido a "%s"Instrucción ilegal o código de operación no implementado.Número %s ilegal (%lu, 0x%lx)Código de 19-bit ilegal (%lu)Registro de procesador ilegal de 32 bit (`%s') en la Instruction: `%s'Registro de Co-procesador ilegal en Instruction `%s'Registro especial de Co-procesador ilegal en Instruction `%s'Scale ilegal - `%d'Parámetro `cinv' ilegal: `%c'Operando `mask16' ilegal, la operación está indefinida - `%s'Par de registro de índice ilegal (`%s') en la Instrucción: `%s'Operando ilegal (arg %d)Operando ilegal.Operandos ilegalesOperandos ilegales (espacios en blanco): `%s'Operandos ilegales para %sOperando%s ilegal(es)Operando ilegales: %%%s sólo se puede usar con la llamada __tls_get_addrOperandos ilegales: %%%s no se puede usar junto con otras reubicaciones en la insn ()Operandos ilegales: %%%s requiere de argumentos en ()Operandos ilegales: %%r_%s%d requiere argumentos en ()Operandos ilegales: %%r_plt en el campo de datos de %d-bytesOperandos ilegales: %%r_tls_dtpoff en el campo de datos de %d-bytesOperandos ilegales: No se puede agregar una expresión que no es constante a %%%s()Operandos ilegales: No se puede hacer aritmética que involucre a %%%s() de un símbolo reubicableOperandos ilegales: No se puede hacer aritmética aparte de + y - que involucre %%%s()Operandos ilegales: Sólo se permite %%r_%s%d en campos de datos de %d-bytesOperandos ilegales: hay basura después de %%r_%s%d()Registro de procesador ilegal (`%s') en la Instrucción: `%s'Registro ilegal (`%s') en Instruction: `%s'Registro `%s' ilegal en la Instruction `%s'Registro ilegal `%s' en la lista de registros de coprocesadorRegistro ilegal `%s' en la lista especial de registros de coprocesadorRegistro ilegal `%s' en la lista de registrosRegistro ilegal `%s' en la lista de registros de usuarioPar de registro ilegal (`%s') en la Instrucción: `%s'Par de registro ilegal `%s' en la Instrucción `%s'Tipo de operando ilegal (arg %d)No se permite un operando inmediato para el operando %d.El valor inmediato no está en el rango de 16 bit: %ldEl valor inmediato no está en el rango de 16 bit con signo: %ldEl valor inmediato no está en el rango de 16 bit sin signo: %ldEl valor inmediato no está en el rango de 4 bit sin signo: %ldEl valor inmediato no está en el rango de 5 bit sin signo: %ldEl valor inmediato no está en el rango de 6 bit: %ldEl valor inmediato no está en el rango de 6 bit sin signo: %ldEl valor inmediato no está en el rango de 8 bit: %ldEl valor inmediato no está en el rango de 8 bit con signo: %ldEl valor inmediato no está en el rango de 8 bit sin signo: %ldTamaño de extract impropio (%lu, posición %lu)Tamaño de insert impropio (%lu, posición %lu)Posición impropia (%lu)Cuenta de rotación impropiaCantidad de desplazamiento impropia (%lu)Número incorrecto de operandosSe utilizó el registro incorrecto `%s%s' con el sufijo `%c'El valor de incremento/decremento está fuera de rango: `%ld'.No se permite el modo indizado directo para movb/movw.El direccionamiento indizado indirecto no es válido para 68HC11.Se encontró un ciclo infinito al intentar computar las direcciones de los símbolos en la sección %sFalló la inserción de "%s" en la tabla de entrada de pistas: %sFalló la inserción de "%s" en la tabla de estructuras: %sNo se permite la instrucción %s en una ranura de retardo.La instrucción %s requiere una expresión absolutaInstrucción %s: el resultado es siempre falsoInstrucción %s: el resultado es siempre verdaderoLa instrucción '%s' requiere una versión de cpu LPLa instrucción '%s' requiere el modo de direccionamiento lejanoNo se reconoce la instrucción `%s'.La instrucción no cabe en las ranuras de retardo disponibles (%d instrucciones word, %d ranuras restantes)La instrucción no cabe en las ranuras de retardo disponibles (%d instrucciones word, %d ranuras restantes). El comportamiento resultante está indefinida.La instrucción no admite las direcciones =NFormatos de instrucción para `%s':La instrucción en el contenedor R es aplastada por la instrucción de control de flujo en el contenedor L.La instrucción debe ser ejecutada en paraleloLa instrucción debe ser ejecutada en paralelo con otra instrucción.La instrucción no se admite en esta arquitecturaLa instrucción usa una versión long, así que no se puede mezclar como se especificóLas instrucciones no usan tuberías de ejecución paralela.Las instrucciones no se pueden ejecutar en paraleloLas instrucciones comparten la misma tubería de ejecuciónLas instrucciones que usan modificadores de desplazamiento long o direcciones absolutas no se pueden repetir. El comportamiento resultante está indefinido.Las instrucciones que causan discontinuidad en el PC no se permiten en una ranura de retardo. El comportamiento resultante está indefinido.Error Interno:  No se puede alojar m68k_sorted_opcodes de tamaño %dError Interno:  No se puede dispersar %s: %sError Interno: No se puede encontrar %s en la tabla de dispersiónError Interno: No se puede dispersar %s: %sError interno del ensamblador para la instrucción %sError interno del ensamblador para el formato de instrucción %sBicho interno. Intente utilizar 0(r%d) en lugar de @r%dError de consistencia interno.  revise ns32k-opcode.hSe encontró un error interno en md_convert_frag: desplazamiento %ld.  Por favor repórtelo.¡Error interno!
Una instrucción IU no puede estar en el contenedor izquierdoSe descarta el intento de redefinir el símboloSe descarta el intento de redefinir el símbolo `%s'.Se descartan los atributos de sección cambiados para %sSe descarta la declaración debido a "%s"Instrucción ilegal o código de operación no implementado.Número %s ilegal (%lu, 0x%lx)Código de 19-bit ilegal (%lu)Registro de procesador ilegal de 32 bit (`%s') en la Instruction: `%s'Registro de Co-procesador ilegal en Instruction `%s'Registro especial de Co-procesador ilegal en Instruction `%s'Scale ilegal - `%d'Parámetro `cinv' ilegal: `%c'Operando `mask16' ilegal, la operación está indefinida - `%s'Par de registro de índice ilegal (`%s') en la Instrucción: `%s'Operando ilegal (arg %d)Operando ilegal.Operandos ilegalesOperandos ilegales (espacios en blanco): `%s'Operandos ilegales para %sOperando%s ilegal(es)Operando ilegales: %%%s sólo se puede usar con la llamada __tls_get_addrOperandos ilegales: %%%s no se puede usar junto con otras reubicaciones en la insn ()Operandos ilegales: %%%s requiere de argumentos en ()Operandos ilegales: %%r_%s%d requiere argumentos en ()Operandos ilegales: %%r_plt en el campo de datos de %d-bytesOperandos ilegales: %%r_tls_dtpoff en el campo de datos de %d-bytesOperandos ilegales: No se puede agregar una expresión que no es constante a %%%s()Operandos ilegales: No se puede hacer aritmética que involucre a %%%s() de un símbolo reubicableOperandos ilegales: No se puede hacer aritmética aparte de + y - que involucre %%%s()Operandos ilegales: Sólo se permite %%r_%s%d en campos de datos de %d-bytesOperandos ilegales: hay basura después de %%r_%s%d()Registro de procesador ilegal (`%s') en la Instrucción: `%s'Registro ilegal (`%s') en Instruction: `%s'Registro `%s' ilegal en la Instruction `%s'Registro ilegal `%s' en la lista de registros de coprocesadorRegistro ilegal `%s' en la lista especial de registros de coprocesadorRegistro ilegal `%s' en la lista de registrosRegistro ilegal `%s' en la lista de registros de usuarioPar de registro ilegal (`%s') en la Instrucción: `%s'Par de registro ilegal `%s' en la Instrucción `%s'Tipo de operando ilegal (arg %d)No se permite un operando inmediato para el operando %d.El valor inmediato no está en el rango de 16 bit: %ldEl valor inmediato no está en el rango de 16 bit con signo: %ldEl valor inmediato no está en el rango de 16 bit sin signo: %ldEl valor inmediato no está en el rango de 4 bit sin signo: %ldEl valor inmediato no está en el rango de 5 bit sin signo: %ldEl valor inmediato no está en el rango de 6 bit: %ldEl valor inmediato no está en el rango de 6 bit sin signo: %ldEl valor inmediato no está en el rango de 8 bit: %ldEl valor inmediato no está en el rango de 8 bit con signo: %ldEl valor inmediato no está en el rango de 8 bit sin signo: %ldTamaño de extract impropio (%lu, posición %lu)Tamaño de insert impropio (%lu, posición %lu)Posición impropia (%lu)Cuenta de rotación impropiaCantidad de desplazamiento impropia (%lu)Número incorrecto de operandosSe utilizó el registro incorrecto `%s%s' con el sufijo `%c'El valor de incremento/decremento está fuera de rango: `%ld'.No se permite el modo indizado directo para movb/movw.El direccionamiento indizado indirecto no es válido para 68HC11.Se encontró un ciclo infinito al intentar computar las direcciones de los símbolos en la sección %sFalló la inserción de "%s" en la tabla de entrada de pistas: %sFalló la inserción de "%s" en la tabla de estructuras: %sNo se permite la instrucción %s en una ranura de retardo.La instrucción %s requiere una expresión absolutaInstrucción %s: el resultado es siempre falsoInstrucción %s: el resultado es siempre verdaderoLa instrucción '%s' requiere una versión de cpu LPLa instrucción '%s' requiere el modo de direccionamiento lejanoNo se reconoce la instrucción `%s'.La instrucción no cabe en las ranuras de retardo disponibles (%d instrucciones word, %d ranuras restantes)La instrucción no cabe en las ranuras de retardo disponibles (%d instrucciones word, %d ranuras restantes). El comportamiento resultante está indefinida.La instrucción no admite las direcciones =NFormatos de instrucción para `%s':La instrucción en el contenedor R es aplastada por la instrucción de control de flujo en el contenedor L.La instrucción debe ser ejecutada en paraleloLa instrucción debe ser ejecutada en paralelo con otra instrucción.La instrucción no se admite en esta arquitecturaLa instrucción usa una versión long, así que no se puede mezclar como se especificóLas instrucciones no usan tuberías de ejecución paralela.Las instrucciones no se pueden ejecutar en paraleloLas instrucciones comparten la misma tubería de ejecuciónLas instrucciones que usan modificadores de desplazamiento long o direcciones absolutas no se pueden repetir. El comportamiento resultante está indefinido.Las instrucciones que causan discontinuidad en el PC no se permiten en una ranura de retardo. El comportamiento resultante está indefinido.Error Interno:  No se puede alojar m68k_sorted_opcodes de tamaño %dError Interno:  No se puede dispersar %s: %sError Interno: No se puede encontrar %s en la tabla de dispersiónError Interno: No se puede dispersar %s: %sError interno del ensamblador para la instrucción %sError interno del ensamblador para el formato de instrucción %sBicho interno. Intente utilizar 0(r%d) en lugar de @r%dError de consistencia interno.  revise ns32k-opcode.hSe encontró un error interno en md_convert_frag: desplazamiento %ld.  Por favor repórtelo.¡Error interno!
Error interno, abortando en %s línea %d
Error interno, abortando en %s línea %d
Error interno, abortando en %s línea %d en %s
Error interno, abortando en %s línea %d en %s
Error interno: No se puede encontrar el espacio contenedor para %s.Error interno: no se puede encontrar el código de operación `%s' para `%s'
Error interno: No se puede encontrar el espacio contenedor para %s.Error interno: no se puede encontrar el código de operación `%s' para `%s'
Error interno: no se puede dispersar `%s': %s
Error interno: no se puede dispersar `%s': %s
Error interno: se pierde el código de operación: `%s' "%s"
Error interno: se pierde el código de operación: `%s' "%s"
Error interno de lógica en iif.iifP[].tipoError interno de lógica en iif.iifP[n].tipoError lógico interno.  línea %d, fichero "%s"Error lógico interno. línea %d, fichero "%s"Opción -march= inválida: `%s'Opción -mtune= inválida: `%s'Argumento de .CALL inválido: %sArgumento de .CALLINFO inválido: %sArgumento de .SPACE inválidoArgumento de .SUBSPACE inválidoFormato .insn inválido
Error interno de lógica en iif.iifP[].tipoError interno de lógica en iif.iifP[n].tipoError lógico interno.  línea %d, fichero "%s"Error lógico interno. línea %d, fichero "%s"Opción -march= inválida: `%s'Opción -mtune= inválida: `%s'Argumento de .CALL inválido: %sArgumento de .CALLINFO inválido: %sArgumento de .SPACE inválidoArgumento de .SUBSPACE inválidoFormato .insn inválido
Condición de Adición Inválida: %sCondición de Adición y Ramificación InválidaCondición de Ramificación de Bit Inválida: %cIdentificador COPR inválidoValor de operando CST4 inválido (arg %d)Condición de Comparación y Ramificación InválidaCondición de Comparación/Sustracción InválidaCondición de Comparación/Sustracción Inválida: %sValor de operando DISPU4 inválido (arg %d)Expresión DataLabel inválidaCondición de Comparación de FP Inválida: %sFormato de Operando FP Inválido: %3sCompletador FTEST inválido: %sFormato de Operando de Coma Flotante Inválido.Sintaxis de Completador de Carga Indizado Inválido.Completador de Carga Indizado Inválido.Condición de Instrucción Lógica Inválida.Inmediato MDMX inválido (%ld)Nulificación Inválida: (%c)Expresión PIC inválida.Registro inválido en la Lista de RegistrosIdentificador SFU inválidoCondición Desplazar/Extraer/Depositar Inválida.Completador Short de Load/Store Inválido.Completador de Store Bytes Short Inválido.Condición de Instrucción Unit Inválida.Registro acumulador inválido.Argumento inválido %d para .prologue.Descripción de argumento inválida: %dUbicación de argumento inválida: %s
Condición de Adición Inválida: %sCondición de Adición y Ramificación InválidaCondición de Ramificación de Bit Inválida: %cIdentificador COPR inválidoValor de operando CST4 inválido (arg %d)Condición de Comparación y Ramificación InválidaCondición de Comparación/Sustracción InválidaCondición de Comparación/Sustracción Inválida: %sValor de operando DISPU4 inválido (arg %d)Expresión DataLabel inválidaCondición de Comparación de FP Inválida: %sFormato de Operando FP Inválido: %3sCompletador FTEST inválido: %sFormato de Operando de Coma Flotante Inválido.Sintaxis de Completador de Carga Indizado Inválido.Completador de Carga Indizado Inválido.Condición de Instrucción Lógica Inválida.Inmediato MDMX inválido (%ld)Nulificación Inválida: (%c)Expresión PIC inválida.Registro inválido en la Lista de RegistrosIdentificador SFU inválidoCondición Desplazar/Extraer/Depositar Inválida.Completador Short de Load/Store Inválido.Completador de Store Bytes Short Inválido.Condición de Instrucción Unit Inválida.Registro acumulador inválido.Argumento inválido %d para .prologue.Descripción de argumento inválida: %dUbicación de argumento inválida: %s
Argumento inválido para .abi: %sArgumento inválido para .mode: %sRegistro auxiliar inválido (utilice AR0-AR7)Combinación inválida: --abi=32 con --abi=64Combinación inválida: --abi=64 con --abi=32Combinación inválida: --abi=64 con --isa=SHcompactCombinación inválida: --isa=SHcompact con --abi=64Combinación inválida: --isa=SHcompact con --isa=SHmediaCombinación inválida: --isa=SHmedia con --isa=SHcompactNúmero de registro 0 de coprocesador inválidoArquitectura por defecto inválida, ensamblador descompuesto.Registro destino inválido para esta instrucción, utilice 'tfr'.Registro destino inválido.Sintaxis de dmad '%s' inválidaRegistro acc dsp inválidoRegistro acc dsp/smartmips inválidoExpresión inválida después de # number
Argumento inválido para .abi: %sArgumento inválido para .mode: %sRegistro auxiliar inválido (utilice AR0-AR7)Combinación inválida: --abi=32 con --abi=64Combinación inválida: --abi=64 con --abi=32Combinación inválida: --abi=64 con --isa=SHcompactCombinación inválida: --isa=SHcompact con --abi=64Combinación inválida: --isa=SHcompact con --isa=SHmediaCombinación inválida: --isa=SHmedia con --isa=SHcompactNúmero de registro 0 de coprocesador inválidoArquitectura por defecto inválida, ensamblador descompuesto.Registro destino inválido para esta instrucción, utilice 'tfr'.Registro destino inválido.Sintaxis de dmad '%s' inválidaRegistro acc dsp inválidoRegistro acc dsp/smartmips inválidoExpresión inválida después de # number
Expresión inválida después de %%%%
Expresión inválida después de %%%%
Selector de campo inválido.  Se asume F%%.Tamaño de campo inválido, debe ser de 1 a 32Operando de escritura inmediato inválido.Modo indizado indirecto inválido.Registro indizado inválido, se esperaba el registro X.Registro indizado inválido, se esperaba el registro Y.Registro indizado inválido.Etiqueta '%s' inválidaCompletador de combinación derecha/izquierda inválidoLongitud inválida (utilice de 0 a %d)Mnemónico inválido '%s'Modo inválido: %s
Selector de campo inválido.  Se asume F%%.Tamaño de campo inválido, debe ser de 1 a 32Operando de escritura inmediato inválido.Modo indizado indirecto inválido.Registro indizado inválido, se esperaba el registro X.Registro indizado inválido, se esperaba el registro Y.Registro indizado inválido.Etiqueta '%s' inválidaCompletador de combinación derecha/izquierda inválidoLongitud inválida (utilice de 0 a %d)Mnemónico inválido '%s'Modo inválido: %s
Código de operación/operandos inválidosOperando(s) inválido(s) para la instrucción paralela "%s"Operando inválido (utilice 1, 2, ó 3)Expresión de operando inválidoOperando inválido para `%s'Operando inválido para `OFFSET'Operando inválido: se utilizó un valor inmediato como direcciónOperando inválido: se utilizó un valor inmediato como dirección base.Operandos inválidos %sModo de direccionamiento inválido o ilegal combiando con índice-escaladoReubicación relativa a pc inválidaRegistro de rendimiento inválido (%lu)Completador de permutación inválidoRegistro inválido para la instrucción dbcc/tbcc.Registro inválido para post/pre incremento.Registro inválido para fmpyadd ó fmpysub de precisión simpleLista de registros inválida para ldm/stm
Código de operación/operandos inválidosOperando(s) inválido(s) para la instrucción paralela "%s"Operando inválido (utilice 1, 2, ó 3)Expresión de operando inválidoOperando inválido para `%s'Operando inválido para `OFFSET'Operando inválido: se utilizó un valor inmediato como direcciónOperando inválido: se utilizó un valor inmediato como dirección base.Operandos inválidos %sModo de direccionamiento inválido o ilegal combiando con índice-escaladoReubicación relativa a pc inválidaRegistro de rendimiento inválido (%lu)Completador de permutación inválidoRegistro inválido para la instrucción dbcc/tbcc.Registro inválido para post/pre incremento.Registro inválido para fmpyadd ó fmpysub de precisión simpleLista de registros inválida para ldm/stm
Número de registro inválido (%d)Especificación de registro inválida.Registro inválido.Registro inválido: 'r%d'Registro inválido: r0 y r15 ilegalesReubicación inválidaModo escalado-indizado inválido, utilice (b,w,d,q)Registro fuente inválido para esta instrucción, utilice 'tfr'.Registro fuente inválido.Registro de estado "%s" inválidoSubíndice inválido (utilice de 1 a %d)Sufijo inválido para la entrada de conjunto de literalesSintaxis inválida en el modo de direccionamiento ExternoSintaxis inválida en el modo de direccionamiento Relativo a MemoriaSintaxis inválida en el modo de direccionamiento relativo al PCUso inválido del operador de paralelizador.Uso inválido de registroValor inválido para `%s' (%lu)Nombres MCU conocidos:Nombres MCU conocidos:
Número de registro inválido (%d)Especificación de registro inválida.Registro inválido.Registro inválido: 'r%d'Registro inválido: r0 y r15 ilegalesReubicación inválidaModo escalado-indizado inválido, utilice (b,w,d,q)Registro fuente inválido para esta instrucción, utilice 'tfr'.Registro fuente inválido.Registro de estado "%s" inválidoSubíndice inválido (utilice de 1 a %d)Sufijo inválido para la entrada de conjunto de literalesSintaxis inválida en el modo de direccionamiento ExternoSintaxis inválida en el modo de direccionamiento Relativo a MemoriaSintaxis inválida en el modo de direccionamiento relativo al PCUso inválido del operador de paralelizador.Uso inválido de registroValor inválido para `%s' (%lu)Nombres MCU conocidos:Nombres MCU conocidos:
no se admite el paso hacia atrás de una expresión LOCtanto LR como PC no deben estar en la lista de registrosSe requiere una etiqueta para .tagNo se permite el signo más inicial en el modo coreLa longitud de .comm "%s" ya es %ld. No se cambia a %d.La longitud de .comm "%s" ya es %ld. No se cambia a %ld.La longitud de .lcomm "%s" ya es %ld. No se cambió a %ld.La longitud de .scomm "%s" ya está %ld. No ha cambiado a %ld.Se descarta la especificación de longitud. Se usa el modo de direccionamiento 9FLínea %d: tipo de reubicación desconocido: 0x%x.Los números de línea deben ser enteros positivos
no se admite el paso hacia atrás de una expresión LOCtanto LR como PC no deben estar en la lista de registrosSe requiere una etiqueta para .tagNo se permite el signo más inicial en el modo coreLa longitud de .comm "%s" ya es %ld. No se cambia a %d.La longitud de .comm "%s" ya es %ld. No se cambia a %ld.La longitud de .lcomm "%s" ya es %ld. No se cambió a %ld.La longitud de .scomm "%s" ya está %ld. No ha cambiado a %ld.Se descarta la especificación de longitud. Se usa el modo de direccionamiento 9FLínea %d: tipo de reubicación desconocido: 0x%x.Los números de línea deben ser enteros positivos
El símbolo local `%s' no se puede igualar al símbolo común `%s'Las instrucciones long no se pueden combinar.Se ve como un proc, no se puede saber de qué tipo.
El símbolo local `%s' no se puede igualar al símbolo común `%s'Las instrucciones long no se pueden combinar.Se ve como un proc, no se puede saber de qué tipo.
Se truncaron los bits de orden inferior en el operando de coma flotante inmediatoEl código más bajo para %s no está en el rango 0..1023 (%lu)se utilizó un código de operación específico de M340 cuando se ensamblaba para M210unidad de coma flotante de M68Kmmu de M68KOpciones específicas de MCORE:
Se truncaron los bits de orden inferior en el operando de coma flotante inmediatoEl código más bajo para %s no está en el rango 0..1023 (%lu)se utilizó un código de operación específico de M340 cuando se ensamblaba para M210unidad de coma flotante de M68Kmmu de M68KOpciones específicas de MCORE:
  -{no-}jsri2bsr          {des}activa la transformación de jsri a bsr (def: des)
  -{no-}jsri2bsr          {des}activa la transformación de jsri a bsr (def: des)
  -{no-}sifilter          {des}activa el comportamiento de filtro del silicón (def: des)
  -{no-}sifilter          {des}activa el comportamiento de filtro del silicón (def: des)
  -cpu=[210|340]          selecciona el tipo de CPU
  -cpu=[210|340]          selecciona el tipo de CPU
  -EB                     ensambla para un sistema big endian (por defecto)
  -EB                     ensambla para un sistema big endian (por defecto)
  -EL                     ensambla para un sistema little endian
  -EL                     ensambla para un sistema little endian
Llamada PIC MIPS a un registro diferente de $25Opciones MIPS:
Llamada PIC MIPS a un registro diferente de $25Opciones MIPS:
-EB                     genera salida big endian
-EB                     genera salida big endian
-EL                     genera salida little endian
-EL                     genera salida little endian
-g, -g2                 no borra NOPs innecesarios o intercambia ramificaciones
-g, -g2                 no borra NOPs innecesarios o intercambia ramificaciones
-G NUM                  permite la referencia a objetos hasta NUM bytes
-G NUM                  permite la referencia a objetos hasta NUM bytes
                        implícitamente con el registro gp [por defecto 8]
                        implícitamente con el registro gp [por defecto 8]
Opciones MN10200:
Opciones MN10200:
ninguna aún
ninguna aún
Opciones de ensamblador para MN10300:
Opciones de ensamblador para MN10300:
ninguna aún
ninguna aún
el operando MOVI no es un valor de 32-bit con signo: 0x%8x%08xno se admite el pseudo-operador ORG de estilo MRIMSP430 no tiene %d registrosOpciones de MSP430:
el operando MOVI no es un valor de 32-bit con signo: 0x%8x%08xno se admite el pseudo-operador ORG de estilo MRIMSP430 no tiene %d registrosOpciones de MSP430:
  -mmcu=[nombre-msp430] selecciona el tipo de microcontrolador
  -mmcu=[nombre-msp430] selecciona el tipo de microcontrolador
                  msp430x110  msp430x112
                  msp430x110  msp430x112
                  msp430x1101 msp430x1111
                  msp430x1101 msp430x1111
                  msp430x1121 msp430x1122 msp430x1132
                  msp430x1121 msp430x1122 msp430x1132
                  msp430x122  msp430x123
                  msp430x122  msp430x123
                  msp430x1222 msp430x1232
                  msp430x1222 msp430x1232
                  msp430x133  msp430x135
                  msp430x133  msp430x135
                  msp430x1331 msp430x1351
                  msp430x1331 msp430x1351
                  msp430x147  msp430x148  msp430x149
                  msp430x147  msp430x148  msp430x149
                  msp430x155  msp430x156  msp430x157
                  msp430x155  msp430x156  msp430x157
                  msp430x167  msp430x168  msp430x169
                  msp430x167  msp430x168  msp430x169
                  msp430x1610 msp430x1611 msp430x1612
                  msp430x1610 msp430x1611 msp430x1612
                  msp430x311  msp430x312  msp430x313  msp430x314  msp430x315
                  msp430x311  msp430x312  msp430x313  msp430x314  msp430x315
                  msp430x323  msp430x325
                  msp430x323  msp430x325
                  msp430x336  msp430x337
                  msp430x336  msp430x337
                  msp430x412  msp430x413  msp430x415  msp430x417
                  msp430x412  msp430x413  msp430x415  msp430x417
                  msp430xE423 msp430xE425 msp430E427
                  msp430xE423 msp430xE425 msp430E427
                  msp430xW423 msp430xW425 msp430W427
                  msp430xW423 msp430xW425 msp430W427
                  msp430xG437 msp430xG438 msp430G439
                  msp430xG437 msp430xG438 msp430G439
                  msp430x435  msp430x436  msp430x437
                  msp430x435  msp430x436  msp430x437
                  msp430x447  msp430x448  msp430x449
                  msp430x447  msp430x448  msp430x449
el bit alto de load MT no es 0 o 1 (%lu)El bit de modo de usuario MT no es 0 o 1 (%lu)Una instrucción MU no puede estar en el contenedor derechoLa macro %s aún no está implementadaLa macro `%s' ya está definidaInstrucción macro expandida en instrucciones múltiplesInstrucción macro expandida en instrucciones múltiples en una ranura de retraso de ramificaciónLa macro utilizó $at después de ".set noat"se esperaba un registro Maverick DSPSCse esperaba un registro Maverick MVAXse esperaba un registro Maverick MVDse esperaba un registro Maverick MVDXse esperaba un registro Maverick MVFse esperaba un registro Maverick MVFXSe pueden establecer %d bits como máximo en el operando mask16Opciones de línea de órdenes específicas para MeP:
el bit alto de load MT no es 0 o 1 (%lu)El bit de modo de usuario MT no es 0 o 1 (%lu)Una instrucción MU no puede estar en el contenedor derechoLa macro %s aún no está implementadaLa macro `%s' ya está definidaInstrucción macro expandida en instrucciones múltiplesInstrucción macro expandida en instrucciones múltiples en una ranura de retraso de ramificaciónLa macro utilizó $at después de ".set noat"se esperaba un registro Maverick DSPSCse esperaba un registro Maverick MVAXse esperaba un registro Maverick MVDse esperaba un registro Maverick MVDXse esperaba un registro Maverick MVFse esperaba un registro Maverick MVFXSe pueden establecer %d bits como máximo en el operando mask16Opciones de línea de órdenes específicas para MeP:
  -EB                     ensambla para un sistema big endian (por defecto)
  -EB                     ensambla para un sistema big endian (por defecto)
  -EL                     ensambla para un sistema little endian
  -EL                     ensambla para un sistema little endian
  -mconfig=       especifica una configuración de chip a usar
  -mconfig=       especifica una configuración de chip a usar
  -maverage -mno-average -mmult -mno-mult -mdiv -mno-div
  -maverage -mno-average -mmult -mno-mult -mdiv -mno-div
  -mbitops -mno-bitops -mleadz -mno-leadz -mabsdiff -mno-absdiff
  -mbitops -mno-bitops -mleadz -mno-leadz -mabsdiff -mno-absdiff
  -mminmax -mno-minmax -mclip -mno-clip -msatur -mno-satur -mcop32
  -mminmax -mno-minmax -mclip -mno-clip -msatur -mno-satur -mcop32
                          activa/desactiva los códigos de operación dados
                          activa/desactiva los códigos de operación dados
  Si se da -mconfig, las otras opciones -m lo modifican.  De otra manera,
  Si se da -mconfig, las otras opciones -m lo modifican.  De otra manera,
  si no se dan opciones -m, todos los códigos de operación core se activan;
  si no se dan opciones -m, todos los códigos de operación core se activan;
  si se da cualquier opción -m que activa, sólo ésas se activan;
  si se da cualquier opción -m que activa, sólo ésas se activan;
  si se da cualquier opción -m que desactiva, sólo ésas se desactivan.
  si se da cualquier opción -m que desactiva, sólo ésas se desactivan.
El registro mapeado en memoria "%s" está fuera de rango.entry mal colocado. Se descarta.Falta un '(' después de la función de sustitución de símboloFalta un ')' en la expresión del símbolo de sustitución suscritoFalta )Falta un ) en ra(rb)Falta un .EXIT para un .ENTRYFalta un .callinfoFalta un .callinfo para este procedimientoFalta un .callinfo.Falta un .exit
El registro mapeado en memoria "%s" está fuera de rango.entry mal colocado. Se descarta.Falta un '(' después de la función de sustitución de símboloFalta un ')' en la expresión del símbolo de sustitución suscritoFalta )Falta un ) en ra(rb)Falta un .EXIT para un .ENTRYFalta un .callinfoFalta un .callinfo para este procedimientoFalta un .callinfo.Falta un .exit
Falta un .procend
Falta un .procend
Falta un `]' para cerrar el modo indizado directo.Falta un `]' para cerrar el operando indirecto de registro.Faltan argumentos para el código de operación <%s>Falta el terminador de sustitución forzada ':'Falta el nombre de función para .PROCFalta el nombre de función para .PROC (cadena de etiquetas corrupta)Falta el nombre de etiqueta en .LABELFalta el nombre de macroFaltan las llaves coincidentes : `%s'Falta un operandoFalta un operando.Falta el calificador de parámetro para `%s' en la macro `%s'Falta el tipo de relación del predicadoFalta el segundo registro para el modo indizado indirecto.Falta el segundo registro o el desplazamiento para el modo indizado indirecto.Falta el tamaño del argumentoFalta el valor para el parámetro requerido `%s' de la macro `%s'No se admite la mezcla de direccionamiento normal y extendidoSe mezcla la sintaxis del registro, con y sin '$'.Más de un operador de reubicación por insnOpciones para Motorola 68HC11/68HC12/68HCS12:
Falta un `]' para cerrar el modo indizado directo.Falta un `]' para cerrar el operando indirecto de registro.Faltan argumentos para el código de operación <%s>Falta el terminador de sustitución forzada ':'Falta el nombre de función para .PROCFalta el nombre de función para .PROC (cadena de etiquetas corrupta)Falta el nombre de etiqueta en .LABELFalta el nombre de macroFaltan las llaves coincidentes : `%s'Falta un operandoFalta un operando.Falta el calificador de parámetro para `%s' en la macro `%s'Falta el tipo de relación del predicadoFalta el segundo registro para el modo indizado indirecto.Falta el segundo registro o el desplazamiento para el modo indizado indirecto.Falta el tamaño del argumentoFalta el valor para el parámetro requerido `%s' de la macro `%s'No se admite la mezcla de direccionamiento normal y extendidoSe mezcla la sintaxis del registro, con y sin '$'.Más de un operador de reubicación por insnOpciones para Motorola 68HC11/68HC12/68HCS12:
  -m68hc11 | -m68hc12 |
  -m68hc11 | -m68hc12 |
  -m68hcs12               especifica el procesador [por defecto %s]
  -m68hcs12               especifica el procesador [por defecto %s]
  -mshort                 usa la ABI int de 16-bit (por defecto)
  -mshort                 usa la ABI int de 16-bit (por defecto)
  -mlong                  usa la ABI int de 32-bit
  -mlong                  usa la ABI int de 32-bit
  -mshort-double          usa la ABI double de 32-bit
  -mshort-double          usa la ABI double de 32-bit
  -mlong-double           usa la ABI double de 64-bit (por defecto)
  -mlong-double           usa la ABI double de 64-bit (por defecto)
  --force-long-branchs    siempre convierte las ramificaciones relativas en
  --force-long-branchs    siempre convierte las ramificaciones relativas en
                          absolutas
                          absolutas
  -S,--short-branchs      no convierte las ramificaciones relativas en
  -S,--short-branchs      no convierte las ramificaciones relativas en
                          absolutas cuando el desplazamiento está fuera de rango
                          absolutas cuando el desplazamiento está fuera de rango
  --strict-direct-mode    no convierte el modo directo en modo extendido
  --strict-direct-mode    no convierte el modo directo en modo extendido
                          cuando la instrucción no admite modo directo
                          cuando la instrucción no admite modo directo
  --print-insn-syntax     muestra la sintaxis de la instrucción en caso de
  --print-insn-syntax     muestra la sintaxis de la instrucción en caso de
                          error
                          error
  --print-opcodes         muestra la lista de instrucciones con sintaxis
  --print-opcodes         muestra la lista de instrucciones con sintaxis
  --generate-example      genera un ejemplo de cada instrucción
  --generate-example      genera un ejemplo de cada instrucción
                          (se utiliza para pruebas)
                          (se utiliza para pruebas)
Debe estar en un espacio antes de cambiar o declarar subespacios.
Debe estar en un espacio antes de cambiar o declarar subespacios.
Opciones de NS32K:
Opciones de NS32K:
-m32032 | -m32532       selecciona la variante de la arquitectura NS32K
-m32032 | -m32532       selecciona la variante de la arquitectura NS32K
--disp-size-default=<1|2|4>
--disp-size-default=<1|2|4>
Nombre # Modos  Min ops  Max ops  Masc. modos # Usado
Nombre # Modos  Min ops  Max ops  Masc. modos # Usado
Se necesita #1 ó #2 aquíNo se escogieron los códigos de operación Power ni PowerPC.Se esperaba un registro de precisión doble o cuádruple NeonSe esperaba un registro de precisión cuádruple NeonProcedimientos anidadosNo se encontró una !literal!%ldNo se encontró un !tlsgd!%ldNo se encontró un !tlsldm!%ldNo hay un punto de entrada 'bal' para el proceso hoja %sNo hay .ENTRY para este .EXITNo se utilizó el pseudo-operador .cprestore en el código PICNo se utilizó el pseudo-operador .frame en el código PICNo hay una coma después de .pdesc No se compiló el soporte para el formato de fichero objeto de %d bitNo se compiló el soporte para el formato de fichero objeto de 64 bitNo se compiló el soporte para x86_64No hay instrucción o falta el código de operación.No se encontró un lda !gpdisp!%ldNo se encontró un ldah !gpdisp!%ldNo hay memoria para el nombre del símbolo.No hay operadorNo hay sección previa a la cual regresar. Se descarta la directiva.No hay un operando de reubicaciónNo hay información de segmento para la sección actualNo existe esa entrada en la lista. (registros cpu/mmu)No existe ese código de operaciónNo hay un símbolo después de .code_addressNo hay un símbolo después de .linkageSe usó un salto que no es PIC en una biblioteca PICSímbolo no absoluto: '%s'.No es una arquitectura coldfire definidaNo hay suficientes operandosNo está en un espacio.
Se necesita #1 ó #2 aquíNo se escogieron los códigos de operación Power ni PowerPC.Se esperaba un registro de precisión doble o cuádruple NeonSe esperaba un registro de precisión cuádruple NeonProcedimientos anidadosNo se encontró una !literal!%ldNo se encontró un !tlsgd!%ldNo se encontró un !tlsldm!%ldNo hay un punto de entrada 'bal' para el proceso hoja %sNo hay .ENTRY para este .EXITNo se utilizó el pseudo-operador .cprestore en el código PICNo se utilizó el pseudo-operador .frame en el código PICNo hay una coma después de .pdesc No se compiló el soporte para el formato de fichero objeto de %d bitNo se compiló el soporte para el formato de fichero objeto de 64 bitNo se compiló el soporte para x86_64No hay instrucción o falta el código de operación.No se encontró un lda !gpdisp!%ldNo se encontró un ldah !gpdisp!%ldNo hay memoria para el nombre del símbolo.No hay operadorNo hay sección previa a la cual regresar. Se descarta la directiva.No hay un operando de reubicaciónNo hay información de segmento para la sección actualNo existe esa entrada en la lista. (registros cpu/mmu)No existe ese código de operaciónNo hay un símbolo después de .code_addressNo hay un símbolo después de .linkageSe usó un salto que no es PIC en una biblioteca PICSímbolo no absoluto: '%s'.No es una arquitectura coldfire definidaNo hay suficientes operandosNo está en un espacio.
No está en un subespacio.
No está en un subespacio.
El número (0x%s) es más grande que 32 bitsEl número es más grande que 64 bitsoperador inmediato OPF fuera de rango (0-0x1ff)Se usan registros numerados impares como objetivo para una instrucción multi-registroSe descarta el desplazamiento en estructuras anidadasDesplazamiento fuera del rango de 16-bit: %ld.Desplazamiento fuera del rango de 5-bit para la instrucción movw/movb: %ldDesplazamiento fuera del rango de 5-bit para la instrucción movw/movb: %ld.Una de estas instrucciones no se puede ejecutar en paralelo.¡Sólo un pseudo-operador .copyright por fichero!¡Sólo un pseudo-operador .version por fichero!Sólo se permite una comparación condicionalSólo se permite un desbordamiento condicionalSolamente se reporta la primera ruta donde se encuentra el conflictoNo se reconoce el código de operación `%s'.El código de operación `%s' con esos tipos de operando no está disponible en el modo %sEl código de operación `%s' con esos tipos de operandos no están disponibles en el modo H8/300El código de operación `%s' con esos tipos de operandos no está disponible en el modo H8/300HEl código de operación `%s' con esos tipos de operandos no está disponible en el modo H8/300SCódigo de operación(%d.%s): El operando "%s" está fuera de rango (utilice 1 ó 2)El operando '%s' está fuera de rango (%d <= x <= %d)No se reconoce el operando `%x' en fixup16.No se reconoce el operando `%x' en fixup8.El operando tiene un desplazamiento impar (arg %d)Operando fuera del rango de 16-bit: `%ld'.Operando fuera del rango de 8-bit: `%ld'.Operando fuera de rango (arg %d)Operando fuera de rango para una ramificación relativa: `%ld'El valor del operando no está en los 64 KB superiores (arg %d)No se reconoce la opción `%s'.Opciones:
El número (0x%s) es más grande que 32 bitsEl número es más grande que 64 bitsoperador inmediato OPF fuera de rango (0-0x1ff)Se usan registros numerados impares como objetivo para una instrucción multi-registroSe descarta el desplazamiento en estructuras anidadasDesplazamiento fuera del rango de 16-bit: %ld.Desplazamiento fuera del rango de 5-bit para la instrucción movw/movb: %ldDesplazamiento fuera del rango de 5-bit para la instrucción movw/movb: %ld.Una de estas instrucciones no se puede ejecutar en paralelo.¡Sólo un pseudo-operador .copyright por fichero!¡Sólo un pseudo-operador .version por fichero!Sólo se permite una comparación condicionalSólo se permite un desbordamiento condicionalSolamente se reporta la primera ruta donde se encuentra el conflictoNo se reconoce el código de operación `%s'.El código de operación `%s' con esos tipos de operando no está disponible en el modo %sEl código de operación `%s' con esos tipos de operandos no están disponibles en el modo H8/300El código de operación `%s' con esos tipos de operandos no está disponible en el modo H8/300HEl código de operación `%s' con esos tipos de operandos no está disponible en el modo H8/300SCódigo de operación(%d.%s): El operando "%s" está fuera de rango (utilice 1 ó 2)El operando '%s' está fuera de rango (%d <= x <= %d)No se reconoce el operando `%x' en fixup16.No se reconoce el operando `%x' en fixup8.El operando tiene un desplazamiento impar (arg %d)Operando fuera del rango de 16-bit: `%ld'.Operando fuera del rango de 8-bit: `%ld'.Operando fuera de rango (arg %d)Operando fuera de rango para una ramificación relativa: `%ld'El valor del operando no está en los 64 KB superiores (arg %d)No se reconoce la opción `%s'.Opciones:
  -a[sub-opción...]       activa listados
  -a[sub-opción...]       activa listados
                          Sub-opciones [por defecto hls]:
                          Sub-opciones [por defecto hls]:
                          c      omite condicionales falsos
                          c      omite condicionales falsos
                          d      omite directivas de depuración
                          d      omite directivas de depuración
                          h      incluye código de alto nivel
                          h      incluye código de alto nivel
                          l      incluye ensamblador
                          l      incluye ensamblador
                          m      incluye expansiones de macros
                          m      incluye expansiones de macros
                          n      omite el procesamiento de formas
                          n      omite el procesamiento de formas
                          s      incluye símbolos
                          s      incluye símbolos
                          =FICH  lista a FICHero (debe ser la última sub-opción)
                          =FICH  lista a FICHero (debe ser la última sub-opción)
Memoria agotada: no se puede asignar una nueva entrada de cadena de espacio: %s
Memoria agotada: no se puede asignar una nueva entrada de cadena de espacio: %s
Memoria agotada: no se puede asignar una nueva entrada de cadena de subespacio: %s
Memoria agotada: no se puede asignar una nueva entrada de cadena de subespacio: %s
El manejo del desplazamiento .word fuera de rango no está implementado para .arch common_v10_v32PC no es un registro índice válidono se permite PC como destinono se permite PC en la lista de registrosla parte PC del operando es impredeciblela instrucción MIPS16 relativa al PC referencía a una sección diferenteLa reubicación relativa al PC debe ser resuelta trivialmenteDesbordamiento del desplazamiento del código PIC (máx 16 bits con signo)Desbordamiento del desplazamiento del código PIC (máx 32 bits con signo)el tamaño de la reubicación PIC no coincide con el tamaño del operandoOpciones de PJ:
El manejo del desplazamiento .word fuera de rango no está implementado para .arch common_v10_v32PC no es un registro índice válidono se permite PC como destinono se permite PC en la lista de registrosla parte PC del operando es impredeciblela instrucción MIPS16 relativa al PC referencía a una sección diferenteLa reubicación relativa al PC debe ser resuelta trivialmenteDesbordamiento del desplazamiento del código PIC (máx 16 bits con signo)Desbordamiento del desplazamiento del código PIC (máx 32 bits con signo)el tamaño de la reubicación PIC no coincide con el tamaño del operandoOpciones de PJ:
-little                 genera código little endian
-little                 genera código little endian
-big                    genera código big endian
-big                    genera código big endian
PSW no se puede incluir en la listaEl operando PTA es un símbolo SHcompactEl operando PTB es un símbolo SHmediaEl parámetro nombrado '%s' no existe para la macro `%s'No se pueden modificar los parámetros de un subespacio existente¿Tal vez le falta %%tpoff()?Instrucción en `pipeline':  fsrc1 = fdestPor favor reporte este bicho.
PSW no se puede incluir en la listaEl operando PTA es un símbolo SHcompactEl operando PTB es un símbolo SHmediaEl parámetro nombrado '%s' no existe para la macro `%s'No se pueden modificar los parámetros de un subespacio existente¿Tal vez le falta %%tpoff()?Instrucción en `pipeline':  fsrc1 = fdestPor favor reporte este bicho.
Por favor utilice --help para ver el modo de empleo y opciones para este ensamblador.
Por favor utilice --help para ver el modo de empleo y opciones para este ensamblador.
Valor por defecto sin sentido para el parámetro requerido `%s' en la macro `%s'El modo de post-decremento no es válido para 68HC11.El modo de post-incremento no es válido para 68HC11.El modo de pre-incremento no es válido para 68HC11Se esperaba un registro de predicadoSe requiere el predicado fuente y destinoPrefijo 'd.' inválido para la instrucción `%s'Fin de sufijo prematuro -- Cambiando por defecto a dLas variantes de procesador son: La pseudodirectiva .file es válida solamente cuando se genera ELFLa pseudodirectiva .loc es válida solamente cuando se genera ELFEl registro RA se guarda dos veces.Rd y Rm deben ser diferentes en mlaRd y Rm deben ser diferentes en mulRedefiniendo el número de entrada para el proceso del sistema %sRedefiniendo el proceso hoja %sEl registro no es válido para H8/300El nombre de registro %s tiene conflictos con el símbolo del mismo nombreSe esperaba un nombre de registroEl número de registro debe ser PAREl escalamiento de registros sólo se permite en operandos de memoriaEl símbolo de registro %s ya estaba definido.Se descarta la anotación del valor del registroLos registros no se pueden usar como un prefijo en la expresión indizada [%s]Los registros no se pueden usar en la expresión absoluta [%s]Los registros no se pueden usar en la expresión inmediata [%s]La relajación nunca debe ocurrirLa relajación a grandes ramificaciones para .arch common_v10_v32 no está implementadaLos valores reubicables requieren por lo menos almacenamiento WORDEl formato del fichero objeto no admite la reubicación %d.La reubicación %s no es segura para %sNo se puede hacer la reubicación cuando se utiliza -mrelocatableReporte bichos a %s
Valor por defecto sin sentido para el parámetro requerido `%s' en la macro `%s'El modo de post-decremento no es válido para 68HC11.El modo de post-incremento no es válido para 68HC11.El modo de pre-incremento no es válido para 68HC11Se esperaba un registro de predicadoSe requiere el predicado fuente y destinoPrefijo 'd.' inválido para la instrucción `%s'Fin de sufijo prematuro -- Cambiando por defecto a dLas variantes de procesador son: La pseudodirectiva .file es válida solamente cuando se genera ELFLa pseudodirectiva .loc es válida solamente cuando se genera ELFEl registro RA se guarda dos veces.Rd y Rm deben ser diferentes en mlaRd y Rm deben ser diferentes en mulRedefiniendo el número de entrada para el proceso del sistema %sRedefiniendo el proceso hoja %sEl registro no es válido para H8/300El nombre de registro %s tiene conflictos con el símbolo del mismo nombreSe esperaba un nombre de registroEl número de registro debe ser PAREl escalamiento de registros sólo se permite en operandos de memoriaEl símbolo de registro %s ya estaba definido.Se descarta la anotación del valor del registroLos registros no se pueden usar como un prefijo en la expresión indizada [%s]Los registros no se pueden usar en la expresión absoluta [%s]Los registros no se pueden usar en la expresión inmediata [%s]La relajación nunca debe ocurrirLa relajación a grandes ramificaciones para .arch common_v10_v32 no está implementadaLos valores reubicables requieren por lo menos almacenamiento WORDEl formato del fichero objeto no admite la reubicación %d.La reubicación %s no es segura para %sNo se puede hacer la reubicación cuando se utiliza -mrelocatableReporte bichos a %s
Se usó la palabra reservada `%s' como un parámetro en la macro `%s'Rn no debe sobreescribir otros operandosSe esperaba un registro de co-procesador S+corese esperaba un registro S+coreSe esperaba un registro especial S+coreOpciones de SH:
Se usó la palabra reservada `%s' como un parámetro en la macro `%s'Rn no debe sobreescribir otros operandosSe esperaba un registro de co-procesador S+corese esperaba un registro S+coreSe esperaba un registro especial S+coreOpciones de SH:
--little                        genera código little endian
--little                        genera código little endian
--big                   genera código big endian
--big                   genera código big endian
--relax                 altera las instrucciones de salto para
--relax                 altera las instrucciones de salto para
                        desubicaciones long
                        desubicaciones long
--renesas               desactiva la optimización con símbolos de
--renesas               desactiva la optimización con símbolos de
                        sección por compatibilidad con el ensamblador Renesas.
                        sección por compatibilidad con el ensamblador Renesas.
--small                 alinea las secciones a límites de 4 bytes, no 16
--small                 alinea las secciones a límites de 4 bytes, no 16
--dsp                   activa insns sh-dsp, y desactiva ISAs de coma flotante.
--dsp                   activa insns sh-dsp, y desactiva ISAs de coma flotante.
--isa=[any              usa la isa más apropiada
--isa=[any              usa la isa más apropiada
    | dsp               igual que '-dsp'
    | dsp               igual que '-dsp'
    | fpNo se permite código SHmedia en la misma sección que las constantes y el código SHcompactno se permiten SP y PC en la directiva .unwind_movspno se permite SP en la lista de registrosOpciones SPARC:
    | fpNo se permite código SHmedia en la misma sección que las constantes y el código SHcompactno se permiten SP y PC en la directiva .unwind_movspno se permite SP en la lista de registrosOpciones SPARC:
Opciones de SPU:
Opciones de SPU:
  --apuasm                emula el comportamiento de apuasm
  --apuasm                emula el comportamiento de apuasm
el registro base SRS debe ser r13SYMBOL TABLE no está implementadoS^# tal vez sea solamente para acceso por lecturaS^# necesita una expresiónSe usa el mismo registro fuente/destino (`r%d'), el resultado es indefinidoSe usa el mismo registro fuente/destino (`r%d'), el resultado es indefinidoModo de direccionamiento escalado-indizado combinado con índice-escaladoError de semántica. Este tipo de operando no se puede reubicar, debe ser una constante en el momento de ensambladoDesbordamiento de la literal short (%ld.), se asume el modo inmediato.`,' sobrante o modo de direccionamiento indirecto de registro erróneo.Los símbolos de sustitución deben empezar con una letraNo se reconoce el subtipo %d.Sunplus-v2-0-0-20060510
el registro base SRS debe ser r13SYMBOL TABLE no está implementadoS^# tal vez sea solamente para acceso por lecturaS^# necesita una expresiónSe usa el mismo registro fuente/destino (`r%d'), el resultado es indefinidoSe usa el mismo registro fuente/destino (`r%d'), el resultado es indefinidoModo de direccionamiento escalado-indizado combinado con índice-escaladoError de semántica. Este tipo de operando no se puede reubicar, debe ser una constante en el momento de ensambladoDesbordamiento de la literal short (%ld.), se asume el modo inmediato.`,' sobrante o modo de direccionamiento indirecto de registro erróneo.Los símbolos de sustitución deben empezar con una letraNo se reconoce el subtipo %d.Sunplus-v2-0-0-20060510
No se compiló el soporte para aritmética de 64-bit.Intercambiando el orden de la instrucciónNo se puede crear el símbolo '%s'.El símbolo `%s' no puede ser débil y común al mismo tiempoFalta el símbolo para .set/.equSe utiliza un símbolo como operando inmediato en modo PIC.Error sintáctico: Se esperaba una constante, se obtuvo `%s'Sintaxis en el modo escalado-indizado, utilice [Rn:m] donde n=[0..7] m={b,w,d,q}el tamaño de la sección TOC excede los 64kTOKEN TRACE no está implementadoEl procesador objetivo no admite esta instrucción.No se admite el pseudo-operador .ENTERNo se admite el pseudo-operador .LEAVEEl formato del fichero XCOFF no admite secciones arbitrariasLa directiva `.abi %s' no es válida para esta arquitecturaLa directiva `.mode %s' no es válida para esta arquitecturaEl id de trampa debe ser una constante.Esta arquitectura no admite la instrucción atomicEsta arquitectura no admite mmuEste ensamblador se configuró para un objetivo `%s'.
No se compiló el soporte para aritmética de 64-bit.Intercambiando el orden de la instrucciónNo se puede crear el símbolo '%s'.El símbolo `%s' no puede ser débil y común al mismo tiempoFalta el símbolo para .set/.equSe utiliza un símbolo como operando inmediato en modo PIC.Error sintáctico: Se esperaba una constante, se obtuvo `%s'Sintaxis en el modo escalado-indizado, utilice [Rn:m] donde n=[0..7] m={b,w,d,q}el tamaño de la sección TOC excede los 64kTOKEN TRACE no está implementadoEl procesador objetivo no admite esta instrucción.No se admite el pseudo-operador .ENTERNo se admite el pseudo-operador .LEAVEEl formato del fichero XCOFF no admite secciones arbitrariasLa directiva `.abi %s' no es válida para esta arquitecturaLa directiva `.mode %s' no es válida para esta arquitecturaEl id de trampa debe ser una constante.Esta arquitectura no admite la instrucción atomicEsta arquitectura no admite mmuEste ensamblador se configuró para un objetivo `%s'.
Este inmediato requiere alineación 0 MOD 16Este inmediato requiere alineación 0 MOD 2Este inmediato requiere alineación 0 MOD 4Este inmediato requiere alineación 0 MOD 8Esta es la ubicación del uso conflictivoEl operando debe ser una constante al momento de ensamblarThumb no admite NOP con pistasThumb no admite la ejecución condicionalThumb no admite el indizado negativo de registroThumb no admite el indizado de registro con escritura hacia atrásThumb no admite el post-indizado de registroThumb no admite la forma con 2 argumentos de esta instrucciónThumb no admite este modo de direccionamientola codificación Thumb no admite un inmediato aquíla codificación Thumb no admite rotaciónno se admiten load/store Thumb múltiples para {reglist}^Thumb sólo admite LSL en el indizado desplazado de registrola instrucción Thumb-2 sólo es válida en la sintaxis unificadaDemasiados operandosSe pasan demasiados operandos a la instrucciónDemasiados operandos: %sDemasiadas referencias a registros en un operando de memoriaEl id de trampa `%ld' está fuera de rango.El id de trampa debe estar dentro de [0x30..0x39] o [0x40..0xff]Se trata '%-*s' como un símbolo.Se trata `%s' como una referencia de memoriaSe intento hacer .set al modo `%s' que no se reconoceSe trató de convertir una ramificación relativa al PC a un salto absolutoSe trató de establecer el símbolo que no se reconoce: %s
Este inmediato requiere alineación 0 MOD 16Este inmediato requiere alineación 0 MOD 2Este inmediato requiere alineación 0 MOD 4Este inmediato requiere alineación 0 MOD 8Esta es la ubicación del uso conflictivoEl operando debe ser una constante al momento de ensamblarThumb no admite NOP con pistasThumb no admite la ejecución condicionalThumb no admite el indizado negativo de registroThumb no admite el indizado de registro con escritura hacia atrásThumb no admite el post-indizado de registroThumb no admite la forma con 2 argumentos de esta instrucciónThumb no admite este modo de direccionamientola codificación Thumb no admite un inmediato aquíla codificación Thumb no admite rotaciónno se admiten load/store Thumb múltiples para {reglist}^Thumb sólo admite LSL en el indizado desplazado de registrola instrucción Thumb-2 sólo es válida en la sintaxis unificadaDemasiados operandosSe pasan demasiados operandos a la instrucciónDemasiados operandos: %sDemasiadas referencias a registros en un operando de memoriaEl id de trampa `%ld' está fuera de rango.El id de trampa debe estar dentro de [0x30..0x39] o [0x40..0xff]Se trata '%-*s' como un símbolo.Se trata `%s' como una referencia de memoriaSe intento hacer .set al modo `%s' que no se reconoceSe trató de convertir una ramificación relativa al PC a un salto absolutoSe trató de establecer el símbolo que no se reconoce: %s
Tratando de hacer 'bal' a %sDos instrucciones IU no se pueden ejecutar en paraleloDos instrucciones MU no se pueden ejecutar en paraleloNo se puede reservar memoria para las instrucciones nuevas
Tratando de hacer 'bal' a %sDos instrucciones IU no se pueden ejecutar en paraleloDos instrucciones MU no se pueden ejecutar en paraleloNo se puede reservar memoria para las instrucciones nuevas
No se puede determinar el procesador objetivo por defecto de la cadena: %sNo se puede manejar la referencia al símbolo %sNo se pueden mezclar las instrucciones como se especificóNo se puede producir una reubicación contra el símbolo '%s'No se puede resolver la expresiónSe descarta el operador unario %c porque hay un operando erróneo a continuaciónArgumento de .EXPORT/.IMPORT indefinido (se descarta): %sConstante absoluta indefinida: '%s'.Registro indefinido: '%s'.Espacio indefinido: '%s' Se asume que el número de espacio = 0.Símbolo de sustitución '%s' indefinidoConversión de ramificación inesperada con `%x'¡Valor de devolución inesperado [%d] de parse_toc_entry!
No se puede determinar el procesador objetivo por defecto de la cadena: %sNo se puede manejar la referencia al símbolo %sNo se pueden mezclar las instrucciones como se especificóNo se puede producir una reubicación contra el símbolo '%s'No se puede resolver la expresiónSe descarta el operador unario %c porque hay un operando erróneo a continuaciónArgumento de .EXPORT/.IMPORT indefinido (se descarta): %sConstante absoluta indefinida: '%s'.Registro indefinido: '%s'.Espacio indefinido: '%s' Se asume que el número de espacio = 0.Símbolo de sustitución '%s' indefinidoConversión de ramificación inesperada con `%x'¡Valor de devolución inesperado [%d] de parse_toc_entry!
Elemento `%s' inesperadoDependencia sin manejar %s para %s (%s), nota %dSe especificó el registro sin implementar `%s'Modificador de expresión toc32 sin implementarModificador de expresión toc64 sin implementarOperando .syntax inválidoIdentificador de CPU `%s' desconocidoArquitectura desconocidaCpu por defecto desconocido = %s, os = %sExcepción desconocida: `%s'Instrucción '%s' desconocidaCódigo de operación desconocido `%s'.Código de operación desconocido: `%s'Modificador de operando `%s' desconocidoOperador desconocidoRegistro de procesador desconocido (32 bit) : `%d'Registro de procesador desconocido: `%d'Par de registros desconocidos - modo relativo de índice: `%d'Par de registro desconocido: `%d'Registro desconocido: `%d'Se encontró una reubicación desconocida en md_apply_fix.Operando de reubicación desconocido: !%sDirectiva de sección desconocidaTipo de segmento desconocidoPseudo registro temporal desconocidoReubicación high sin coincidenciaReubicación high/shigh sin coincidenciaNo se reconoce la opción: -hiddenNo se reconoce el argumento de .LEVEL
Elemento `%s' inesperadoDependencia sin manejar %s para %s (%s), nota %dSe especificó el registro sin implementar `%s'Modificador de expresión toc32 sin implementarModificador de expresión toc64 sin implementarOperando .syntax inválidoIdentificador de CPU `%s' desconocidoArquitectura desconocidaCpu por defecto desconocido = %s, os = %sExcepción desconocida: `%s'Instrucción '%s' desconocidaCódigo de operación desconocido `%s'.Código de operación desconocido: `%s'Modificador de operando `%s' desconocidoOperador desconocidoRegistro de procesador desconocido (32 bit) : `%d'Registro de procesador desconocido: `%d'Par de registros desconocidos - modo relativo de índice: `%d'Par de registro desconocido: `%d'Registro desconocido: `%d'Se encontró una reubicación desconocida en md_apply_fix.Operando de reubicación desconocido: !%sDirectiva de sección desconocidaTipo de segmento desconocidoPseudo registro temporal desconocidoReubicación high sin coincidenciaReubicación high/shigh sin coincidenciaNo se reconoce la opción: -hiddenNo se reconoce el argumento de .LEVEL
No se reconoce el argumento .typeNo se reconoce el código de condición "%s"No se reconoce el especificador de dependencia %d
No se reconoce el argumento .typeNo se reconoce el código de condición "%s"No se reconoce el especificador de dependencia %d
No se reconoce el tipo de campo '%c'No se reconoce la compostura (0x%08lx)No se reconoce el formato de dirección indirecta "%s"No se reconoce la instrucción "%s"No se reconoce el formato de código de operación: `%s'No se reconoce el código de operación: `%s'No se reconoce la lista de operando '%s' para la instrucción '%s'No se reconoce la opción "%s"No se reconoce la opción '-x%s'No se reconoce la opción a continuación de -KNo se reconoce la instrucción paralela "%s"No se reconoce la instrucción paralela '%s'No se reconoce la combinación de instrucciones paralelas "%s || %s"No se reconoce el tipo de relación de predicadoNo se reconoce la sección '%s'No se reconoce el bit de estado "%s"No se reconoce la marca de struct/union '%s'No se reconoce la función de sustitución de símboloNo se reconoce el sufijo de símboloNo se reconoce el elemento '%s'No se reconoce el elemento `%s'No se reconoce la versión '%s'No se admite la constante largeNo se admite el tamaño de reubicación %dNo se admite el atributo de sección -- 'a'No se admite el uso de .gpdwordNo se admite el uso de .gpwordNo se admite el uso de spCadena sin terminar después de una expresión absolutaLa directiva de desenredo no está seguida por una instrucción.Modo de empleo: %s [opción...] [ficheroasm...]
No se reconoce el tipo de campo '%c'No se reconoce la compostura (0x%08lx)No se reconoce el formato de dirección indirecta "%s"No se reconoce la instrucción "%s"No se reconoce el formato de código de operación: `%s'No se reconoce el código de operación: `%s'No se reconoce la lista de operando '%s' para la instrucción '%s'No se reconoce la opción "%s"No se reconoce la opción '-x%s'No se reconoce la opción a continuación de -KNo se reconoce la instrucción paralela "%s"No se reconoce la instrucción paralela '%s'No se reconoce la combinación de instrucciones paralelas "%s || %s"No se reconoce el tipo de relación de predicadoNo se reconoce la sección '%s'No se reconoce el bit de estado "%s"No se reconoce la marca de struct/union '%s'No se reconoce la función de sustitución de símboloNo se reconoce el sufijo de símboloNo se reconoce el elemento '%s'No se reconoce el elemento `%s'No se reconoce la versión '%s'No se admite la constante largeNo se admite el tamaño de reubicación %dNo se admite el atributo de sección -- 'a'No se admite el uso de .gpdwordNo se admite el uso de .gpwordNo se admite el uso de spCadena sin terminar después de una expresión absolutaLa directiva de desenredo no está seguida por una instrucción.Modo de empleo: %s [opción...] [ficheroasm...]
El uso de .def/.ref es obsoleto.  Utilice en su lugar .globalEl uso de p0 no es válido en este contextoUse la directiva .mmregs para utilizar nombres de registro mapeados en memoria tales como '%s'Se usó $at sin ".set noat"Se usa ENTRY en lugar de CODE en la directiva export para %sSe usa el estilo antiguo %%hi(expr), por favor cambie al estilo PPC, expr@h.Se usa el estilo antiguo, %%lo(expr), por favor cambie al estilo PPC, expr@l.Se usa register(r1) temporalOpciones de VAX:
El uso de .def/.ref es obsoleto.  Utilice en su lugar .globalEl uso de p0 no es válido en este contextoUse la directiva .mmregs para utilizar nombres de registro mapeados en memoria tales como '%s'Se usó $at sin ".set noat"Se usa ENTRY en lugar de CODE en la directiva export para %sSe usa el estilo antiguo %%hi(expr), por favor cambie al estilo PPC, expr@h.Se usa el estilo antiguo, %%lo(expr), por favor cambie al estilo PPC, expr@l.Se usa register(r1) temporalOpciones de VAX:
-d LONGITUD             se descarta
-d LONGITUD             se descarta
-J                      se descarta
-J                      se descarta
-S                      se descarta
-S                      se descarta
-t FILE                 se descarta
-t FILE                 se descarta
-T                      se descarta
-T                      se descarta
-V                      se descarta
-V                      se descarta
los registros VFP deben ser adjacentesSe esperaba un registro de precisión simple o doble VFPSe esperaba un registro de precisión simple VFPSe esperaba un registro de precisión simple o doble VFP, o cuádruple Neonse esperaba un registro de sistema VFPSe esperaba un registro de precisión doble VFP/Neonerror VIP_BEGIN:%sViolación de restricción de empaquetado VLIWSe utilizó empaquetado VLIW para -mno-packOpciones VMS:
los registros VFP deben ser adjacentesSe esperaba un registro de precisión simple o doble VFPSe esperaba un registro de precisión simple VFPSe esperaba un registro de precisión simple o doble VFP, o cuádruple Neonse esperaba un registro de sistema VFPSe esperaba un registro de precisión doble VFP/Neonerror VIP_BEGIN:%sViolación de restricción de empaquetado VLIWSe utilizó empaquetado VLIW para -mno-packOpciones VMS:
-+                      codifica por dispersión (no truncar) nombres más largos que 64 caracteres
-+                      codifica por dispersión (no truncar) nombres más largos que 64 caracteres
-H                      muestra el símbolo nuevo después del truncado por dispersión
-H                      muestra el símbolo nuevo después del truncado por dispersión
Opciones de VMS:
Opciones de VMS:
-+                      dispersa los nombres de codificación más largos que 31 caracteres
-+                      dispersa los nombres de codificación más largos que 31 caracteres
-1                      manejo de `const' handling compatible con gcc 1.x
-1                      manejo de `const' handling compatible con gcc 1.x
-H                      muestra el símbolo nuevo después del truncado de dispersión
-H                      muestra el símbolo nuevo después del truncado de dispersión
-h NUM                  no dispersa nombres con mayúsculas y minúsculas mezcladas, y ajusta:
-h NUM                  no dispersa nombres con mayúsculas y minúsculas mezcladas, y ajusta:
                        0 = mayúsculas, 2 = minúsculas, 3 = preservar mayúsculas/minúsculas
                        0 = mayúsculas, 2 = minúsculas, 3 = preservar mayúsculas/minúsculas
-v"VERSION"             el código a ensamblar fue producido por el compilador "VERSION"
-v"VERSION"             el código a ensamblar fue producido por el compilador "VERSION"
El valor %ld es demasiado grande para la ramificación de 8-bit relativa al PC.El valor para ENTRY_FR debe estar en el rango 12..21
El valor %ld es demasiado grande para la ramificación de 8-bit relativa al PC.El valor para ENTRY_FR debe estar en el rango 12..21
El valor para ENTRY_GR debe estar en el rango 3..18
El valor para ENTRY_GR debe estar en el rango 3..18
El valor para ENTRY_SR debe ser 3
El valor para ENTRY_SR debe ser 3
Ya se había especificado el valor para el parámetro `%s' de la macro `%s'El valor no está en el rango de 16 bit: %ldEl valor no está en el rango de 16 bit con signo: %ldEl valor no está en el rango de 4 bit sin signo: %ldEl valor no está en el rango de 5 bit sin signo: %ldEl valor no está en el rango de 6 bit: %ldEl valor no está en el rango de 6 bit sin signo: %ldEl valor no está en el rango de 8 bit: %ldEl valor no está en el rango de 8 bit con signo: %ldValor fuera del rango de 16-bit.Valor truncado a 62 bitsInstrucción muy corta para la opción, p.e. no lo puede hacer en un NULLstrMemoria agotadaAviso:Aviso: Aviso: registro duplicado (r%d) en la lista de registrosAviso: el rango de registros no está en orden ascendenteDesubicación errónea  %dNúmero erróneo de operandosNúmero erróneo de operandos por defecto, revise ns32k-opcodes.hRegistro erróneo en la lista de registros de coma flotanteRegistro erróneo en el modo indirecto de registro.Tamaño de puntero a registro erróneo para la arquitectura.se esperaba un registro acumulador XScaleno se admite la opción de literales absolutos Xtensa; se descartalas etiquetas [0-9]H no se mezclan con pseudo-puntoslas etiquetas [0-9]H no pueden aparecer solas en una líneaíndice [PC] prohibido[]índice igual que ()+registro: impredecible[]índice igual que -()registro: impredecible[no-]generics es obsoleto; utilice en su lugar [no-]transform[no-]relax es obsoleto; utilice en su lugar [no-]transformel símbolo [tocv] no es un símbolo de tabla de contenidono se permite `%s%s' con `%s%c'`%s' Combinación de registros-cuenta ilegal.`%s' Uso inválido de registro.`%s' Uso inválido de registros.`%s' no se puede igualar al símbolo común '%s'`%s' tiene un resultado indefinidoel símbolo `%s' ya es el alias de %s `%s'la opción `%s' es obsoleta, use %s`%s' no es una expresión de %s bit base/índice válida`%s' no es una expresión base/índice válida`%s' no es un calificador de parámetro válido para `%s' en la macro `%s'`%s' no es un registro de segmento válido`%s' no se admite en modo de 64-bit`%s' no se admite en `%s%s'`%s' sólo se admite en modo de 64-bit`%s' operando %d debe usar el segmento `%%es'símbolo `%s' sin una función precedenteYa se usó `%s' como nombre de parámetro (o nombre local)no se admite el operador de número serial `&'se requiere `)'se requiere `,'`.abi 32' pero las opciones de la línea de órdenes no especifica la ABI de 32-bit`.abi 64' pero las opciones de la línea de órdenes no especifica la ABI de 64-bitse esperaba `:'se toma `[%.*s]' y sólo significa `%.*s'`af' debe aparecer solose debe establecer `noreorder' antes de `nomacro'un número grande con subrayados no puede tener más de 8 dígitos hexadecimales en cualquier palabraun número grande con subrayados debe tener exactamente 4 wordsun registro no tiene direcciónse requiere una expresión absolutano se admiten las secciones absolutasse esperaba acc0la dirección de desplazamiento se debe alinear con half wordla dirección de desplazamiento se debe alinear con wordla dirección prohibe #la dirección prohibe ()la dirección prohibe ()+la dirección prohibe -()la dirección prohibe @la dirección prohibe []la dirección prohibe un especificador de longitud de desubicaciónla dirección prohibe un registrodirección demasiado alta para la tabla de vectores jmp/jsrno se admite el modo de direccionamientoalias = %s
Ya se había especificado el valor para el parámetro `%s' de la macro `%s'El valor no está en el rango de 16 bit: %ldEl valor no está en el rango de 16 bit con signo: %ldEl valor no está en el rango de 4 bit sin signo: %ldEl valor no está en el rango de 5 bit sin signo: %ldEl valor no está en el rango de 6 bit: %ldEl valor no está en el rango de 6 bit sin signo: %ldEl valor no está en el rango de 8 bit: %ldEl valor no está en el rango de 8 bit con signo: %ldValor fuera del rango de 16-bit.Valor truncado a 62 bitsInstrucción muy corta para la opción, p.e. no lo puede hacer en un NULLstrMemoria agotadaAviso:Aviso: Aviso: registro duplicado (r%d) en la lista de registrosAviso: el rango de registros no está en orden ascendenteDesubicación errónea  %dNúmero erróneo de operandosNúmero erróneo de operandos por defecto, revise ns32k-opcodes.hRegistro erróneo en la lista de registros de coma flotanteRegistro erróneo en el modo indirecto de registro.Tamaño de puntero a registro erróneo para la arquitectura.se esperaba un registro acumulador XScaleno se admite la opción de literales absolutos Xtensa; se descartalas etiquetas [0-9]H no se mezclan con pseudo-puntoslas etiquetas [0-9]H no pueden aparecer solas en una líneaíndice [PC] prohibido[]índice igual que ()+registro: impredecible[]índice igual que -()registro: impredecible[no-]generics es obsoleto; utilice en su lugar [no-]transform[no-]relax es obsoleto; utilice en su lugar [no-]transformel símbolo [tocv] no es un símbolo de tabla de contenidono se permite `%s%s' con `%s%c'`%s' Combinación de registros-cuenta ilegal.`%s' Uso inválido de registro.`%s' Uso inválido de registros.`%s' no se puede igualar al símbolo común '%s'`%s' tiene un resultado indefinidoel símbolo `%s' ya es el alias de %s `%s'la opción `%s' es obsoleta, use %s`%s' no es una expresión de %s bit base/índice válida`%s' no es una expresión base/índice válida`%s' no es un calificador de parámetro válido para `%s' en la macro `%s'`%s' no es un registro de segmento válido`%s' no se admite en modo de 64-bit`%s' no se admite en `%s%s'`%s' sólo se admite en modo de 64-bit`%s' operando %d debe usar el segmento `%%es'símbolo `%s' sin una función precedenteYa se usó `%s' como nombre de parámetro (o nombre local)no se admite el operador de número serial `&'se requiere `)'se requiere `,'`.abi 32' pero las opciones de la línea de órdenes no especifica la ABI de 32-bit`.abi 64' pero las opciones de la línea de órdenes no especifica la ABI de 64-bitse esperaba `:'se toma `[%.*s]' y sólo significa `%.*s'`af' debe aparecer solose debe establecer `noreorder' antes de `nomacro'un número grande con subrayados no puede tener más de 8 dígitos hexadecimales en cualquier palabraun número grande con subrayados debe tener exactamente 4 wordsun registro no tiene direcciónse requiere una expresión absolutano se admiten las secciones absolutasse esperaba acc0la dirección de desplazamiento se debe alinear con half wordla dirección de desplazamiento se debe alinear con wordla dirección prohibe #la dirección prohibe ()la dirección prohibe ()+la dirección prohibe -()la dirección prohibe @la dirección prohibe []la dirección prohibe un especificador de longitud de desubicaciónla dirección prohibe un registrodirección demasiado alta para la tabla de vectores jmp/jsrno se admite el modo de direccionamientoalias = %s
la alineación debe ser constantealineación negativa. Se asume 0.alineación negativa; se asume 0la alineación no es una potencia de 2el relleno de alineación (%lu bytes) no es un múltiplo de %ldalineación demasiado grande: se asume %dla alineación es demasiado grande: se asume %ualineación demasiado grande; se asume %dalineación demasiado grande; se asume %dalineación demasiado grande; se asume %ldno se admiten las alineaciones más grandes que 32 bytes en la sección text.las instrucciones ya están ensambladasya se seleccionó la arquitectura `%s'ya se seleccionó el procesador `%s'combinación de opciones ambigua - se descarta la directiva '.profiler'.tamaño de operando de memoria ambiguo para `%s'Tamaño de operando ambiguo para `%s'no se reconoce la arquitectura `%s'la arquitectura saltó de "%s" a "%s" en "%s"las características de la arquitectura están activadas y desactivadas al mismo tiempola arquitectura del código de operación tiene conflictos con alguno de una(s) instrucción(es) anterior(es)los registros arg/static se sobreescribenensambla código Thumbensambla para big-endianensambla para little-endianno se estableció el estado de ensamblado para el primer fragmento en la sección %sse asume que todos los miembros del grupo `%s' son COMDATsólo se permiten hasta %d operandos de desubicaciónsólo se permiten cuando mucho %d operandos inmediatosal adjuntar el encabezado de copyright %s: %sal adjuntar el encabezado de versión %s: %s¿se intentó hacer .org/.space hacia atrás? (%ld)¿se intentó hacer .space/.bes hacia atrás? (%ld)se intentó alojar datos en la sección absolutase intentó alojar datos en la sección comúnse intentó ramificar en un segmento diferentese intentó obtener el valor del símbolo sin resolver `%s'se intentó mover .org hacia atrásse descarta el intento de redefinir el pseudo-operador `%s'se intentó redefinir el símbolose intentó redefinir el alias con tipose intentó almacenar un valor en la sección absolutase intentó usar una instrucción ARM en un procesador que sólo es Thumb -- `%s'referencia hacia atrás a la etiqueta desconocida "%d:"segmento .common %s erróneodirectiva .fmask erróneadirectiva .frame erróneadirectiva .mask erróneaformato de .relax erróneosegmento .reserve erróneo -- se esperaba el segmento BSSformato de .uses erróneodirectiva .weakext erróneainformación de depuración COFF erróneaalineación erróneaargumento erróneo para la directiva de sintaxis.argumentos erróneos para la instrucciónregistro base erróneo: debe ser r0índice de vector de byte erróneo (%ld)llamada errónea a MD_ATOF()llamada errónea a md_atofcarácter erróneo = '%c'
la alineación debe ser constantealineación negativa. Se asume 0.alineación negativa; se asume 0la alineación no es una potencia de 2el relleno de alineación (%lu bytes) no es un múltiplo de %ldalineación demasiado grande: se asume %dla alineación es demasiado grande: se asume %ualineación demasiado grande; se asume %dalineación demasiado grande; se asume %dalineación demasiado grande; se asume %ldno se admiten las alineaciones más grandes que 32 bytes en la sección text.las instrucciones ya están ensambladasya se seleccionó la arquitectura `%s'ya se seleccionó el procesador `%s'combinación de opciones ambigua - se descarta la directiva '.profiler'.tamaño de operando de memoria ambiguo para `%s'Tamaño de operando ambiguo para `%s'no se reconoce la arquitectura `%s'la arquitectura saltó de "%s" a "%s" en "%s"las características de la arquitectura están activadas y desactivadas al mismo tiempola arquitectura del código de operación tiene conflictos con alguno de una(s) instrucción(es) anterior(es)los registros arg/static se sobreescribenensambla código Thumbensambla para big-endianensambla para little-endianno se estableció el estado de ensamblado para el primer fragmento en la sección %sse asume que todos los miembros del grupo `%s' son COMDATsólo se permiten hasta %d operandos de desubicaciónsólo se permiten cuando mucho %d operandos inmediatosal adjuntar el encabezado de copyright %s: %sal adjuntar el encabezado de versión %s: %s¿se intentó hacer .org/.space hacia atrás? (%ld)¿se intentó hacer .space/.bes hacia atrás? (%ld)se intentó alojar datos en la sección absolutase intentó alojar datos en la sección comúnse intentó ramificar en un segmento diferentese intentó obtener el valor del símbolo sin resolver `%s'se intentó mover .org hacia atrásse descarta el intento de redefinir el pseudo-operador `%s'se intentó redefinir el símbolose intentó redefinir el alias con tipose intentó almacenar un valor en la sección absolutase intentó usar una instrucción ARM en un procesador que sólo es Thumb -- `%s'referencia hacia atrás a la etiqueta desconocida "%d:"segmento .common %s erróneodirectiva .fmask erróneadirectiva .frame erróneadirectiva .mask erróneaformato de .relax erróneosegmento .reserve erróneo -- se esperaba el segmento BSSformato de .uses erróneodirectiva .weakext erróneainformación de depuración COFF erróneaalineación erróneaargumento erróneo para la directiva de sintaxis.argumentos erróneos para la instrucciónregistro base erróneo: debe ser r0índice de vector de byte erróneo (%ld)llamada errónea a MD_ATOF()llamada errónea a md_atofcarácter erróneo = '%c'
operando de salida pmuls mal combinadoid de coprocesador erróneodefsym erróneo; el formato es --defsym nombre=valorcarácter escapado erróneamente en la cadenaexpresión erróneasintaxis de expresión errónealiteral de coma flotante errónea: %sconstante de coma flotante errónea: desbordamiento del exponenteconstante de coma flotante errónea: código de error desconocido=%dformato erróneo para ifc ó ifncformato erróneo de OPT NEST=profundidadvalor inmediato erróneo para el desplazamiento de 8-bit (%ld)valor inmediato erróneo para el desplazamiento (%ld)instrucción `%s' erróneaformato de instrucción erróneosintaxis de instrucción erróneasintaxis de instrucción errónealongitud de lista errónealongitud de lista errónea para la búsqueda de tablatipo de lista erróneo para la instrucciónoperando de memoria `%s' erróneodesplazamiento erróneo 0x%08lX (debe ser un número de 8-bit de words)desplazamiento erróneo 0x%08lX (debe ser alineado a word)desplazamiento erróneo 0x%08lX (sólo hay 12 bits disponibles para esta magnitud)desplazamiento erróneo 0x%08lX (sólo hay 8 bits disponibles para esta magnitud)sintaxis de expresión de desplazamiento erróneacódigo de operación u operandos erróneosexpresión absoluta errónea o irreducibleexpresión absoluta errónea o irreducible; se asume ceronúmero de co-procesador erróneo o faltantetipo de reubicación errónea o sin manejar: 0x%02xnúmero de rutina personality erróneorango erróneo en la lista de registrosexpresión de registro inválidaregistro erróneo para el post-índiceregistro erróneo en []lista de registros errónealista de registros errónea: %snombre de registro `%s' erróneonombre de registro erróneo: %snúmero de registro erróneo: %srango de registro erróneoestado de relajación erróneoexpresión de reubicación erróneatipo de compostura de reubicación inválido (%d)tipo de reubicación erróneo: 0x%02xsegmento erróneotamaño erróneo %d en el especificador de tiporegistro de inicio erróneo: r0 y r15 inválidosconstante de cadena erróneasufijo de símbolo erróneotipo erróneo para el registrotipo erróneo para el escalartipo erróneo en la instrucción Neonespecificador psr erróneo/faltantedirectiva .dim mal formadase descarta la directiva .dim formada erróneamentedirectiva .size mal formadase descarta la directiva .weak formada erróneamentese esperaba un registro baselos números del registro base están sobre 3 bitel registro base no debe estar en la lista de registros cuando se escribe hacia atrásel registro base se escribió hacia atrás, y sobreescribe el segundo registro de destinoobjetivo-bfd = %s
operando de salida pmuls mal combinadoid de coprocesador erróneodefsym erróneo; el formato es --defsym nombre=valorcarácter escapado erróneamente en la cadenaexpresión erróneasintaxis de expresión errónealiteral de coma flotante errónea: %sconstante de coma flotante errónea: desbordamiento del exponenteconstante de coma flotante errónea: código de error desconocido=%dformato erróneo para ifc ó ifncformato erróneo de OPT NEST=profundidadvalor inmediato erróneo para el desplazamiento de 8-bit (%ld)valor inmediato erróneo para el desplazamiento (%ld)instrucción `%s' erróneaformato de instrucción erróneosintaxis de instrucción erróneasintaxis de instrucción errónealongitud de lista errónealongitud de lista errónea para la búsqueda de tablatipo de lista erróneo para la instrucciónoperando de memoria `%s' erróneodesplazamiento erróneo 0x%08lX (debe ser un número de 8-bit de words)desplazamiento erróneo 0x%08lX (debe ser alineado a word)desplazamiento erróneo 0x%08lX (sólo hay 12 bits disponibles para esta magnitud)desplazamiento erróneo 0x%08lX (sólo hay 8 bits disponibles para esta magnitud)sintaxis de expresión de desplazamiento erróneacódigo de operación u operandos erróneosexpresión absoluta errónea o irreducibleexpresión absoluta errónea o irreducible; se asume ceronúmero de co-procesador erróneo o faltantetipo de reubicación errónea o sin manejar: 0x%02xnúmero de rutina personality erróneorango erróneo en la lista de registrosexpresión de registro inválidaregistro erróneo para el post-índiceregistro erróneo en []lista de registros errónealista de registros errónea: %snombre de registro `%s' erróneonombre de registro erróneo: %snúmero de registro erróneo: %srango de registro erróneoestado de relajación erróneoexpresión de reubicación erróneatipo de compostura de reubicación inválido (%d)tipo de reubicación erróneo: 0x%02xsegmento erróneotamaño erróneo %d en el especificador de tiporegistro de inicio erróneo: r0 y r15 inválidosconstante de cadena erróneasufijo de símbolo erróneotipo erróneo para el registrotipo erróneo para el escalartipo erróneo en la instrucción Neonespecificador psr erróneo/faltantedirectiva .dim mal formadase descarta la directiva .dim formada erróneamentedirectiva .size mal formadase descarta la directiva .weak formada erróneamentese esperaba un registro baselos números del registro base están sobre 3 bitel registro base no debe estar en la lista de registros cuando se escribe hacia atrásel registro base se escribió hacia atrás, y sobreescribe el segundo registro de destinoobjetivo-bfd = %s
bfd_set_section_flags: %sno se admite el modo big endianbignum inválidobignum inválido; se asume cerose truncó el número grande a %d bytesel campo de bits se extiende más allá del final del registroambas instrucciones para !gpdisp!%ld deben estar en la misma secciónbra o bsr con símbolo indefinido.desbordamiento de rango de salto de dirección (0x%lx)branch debe ser la última instrucción en el bloque ITel operando de ramificación tiene un desplazamiento impar (%lx)
bfd_set_section_flags: %sno se admite el modo big endianbignum inválidobignum inválido; se asume cerose truncó el número grande a %d bytesel campo de bits se extiende más allá del final del registroambas instrucciones para !gpdisp!%ld deben estar en la misma secciónbra o bsr con símbolo indefinido.desbordamiento de rango de salto de dirección (0x%lx)branch debe ser la última instrucción en el bloque ITel operando de ramificación tiene un desplazamiento impar (%lx)
ramificación fuera de rangopredicción de ramificación inválida en este código de operaciónla frecuencia de ramificación de objetivo debe ser mayor a 0ramificación a una dirección mal alineada (0x%lx)la ramificación o salto al final de un ciclo puede activar errores de hardwarebreak fuera de un loop estructuradoDesubicación de byte fuera de rangobyte o halfword no válido para el registro basellamada a md_convert_frag
ramificación fuera de rangopredicción de ramificación inválida en este código de operaciónla frecuencia de ramificación de objetivo debe ser mayor a 0ramificación a una dirección mal alineada (0x%lx)la ramificación o salto al final de un ciclo puede activar errores de hardwarebreak fuera de un loop estructuradoDesubicación de byte fuera de rangobyte o halfword no válido para el registro basellamada a md_convert_frag
llamada a md_convert_frag
llamada a md_convert_frag
llamada a md_estimate_size_before_relax
llamada a md_estimate_size_before_relax
llamada a tc_aout_fix_to_chars
llamada a tc_aout_fix_to_chars
llamada a tomd_estimate_size_before_relax
llamada a tomd_estimate_size_before_relax
objetivo call/jmp fuera de rango (1)objetivo call/jmp fuera de rango (2)no se puede hacer la reubicación relativa a pc de %d bytesno se puede hacer la reubicación de %d bytesno se puede resolver la expresiónsolamente se pueden cargar dos registros consecutivossolamente se pueden almacenar dos registros consecutivosno se puede []indizar un registro, porque no tiene direcciónno se puede cambiar el índice para el operandono se puede cerrar %s: %sno se puede cerrar `%s'no se puede crear %s: %sno se puede crear un grupo: %sno se puede crear la sección %sno se pueden codificar el registro '%s%s' en una instrucción que requiere el prefijo REX.no se pueden extender %u caracteres de fragmentono se puede encontrar la compostura señalada por .usesno se puede encontrar el código de operaciónno se puede encontrar el código de operación no se puede encontrar el código de operación previo no se puede manejar la expresiónaún no se puede manejar la generación de literales/etiquetasno se puede manejar un segmento no absoluto en `%s'no se puede manejar un OP TYPE indefinidono se puede tener una reubicación para ipushno se pueden mezclar argumentos posicionales y palabras claveno se puede abrir %s para lectura: %sno se puede abrir %s: %sno se puede abrir `%s' para escriturano se puede abrir un bfd en la salida estándar %sno se puede abrir el fichero de biblioteca de macro '%s' para lectura: %sno se puede decodificar la lista de registrosno se puede predecrementarno se puede leer de %s: %sno se puede redefinir el índice de un alias escalarno se redefinir el tipo de un alias de registrono se puede redefinir el tipo para el operandono se puede resolver `%s' {sección %s} - `%s' {sección %s}no se puede resolver el valor para el símbolo `%s'no se pueden establecer las opciones para la sección %sno se puede iniciar la escritura de la sección .mdebug: %sno se puede utilizar el formato COBR con una etiqueta externano se puede usar un registro Neon cuádruple aquíno se puede usar R0 aquíno se puede usar la alineación con esta instrucciónno se puede usar la parte alta del registro en el operando %dno se puede utilizar el registro '%s%s' como operando %d en '%s'.no se puede escribir %s: %sno se puede ensamblar en un fragmento literalno se puede predecrementar y postincrementarNo se puede ramificar a una dirección imparno se puede combinar index con optionno se puede combinar pre y post-indizadono se puede convertir el símbolo de expresión %s a una reubicación complejano se puede decodificar el formato de instrucciónno se puede definir el símbolo `%s' en la sección absolutano se puede hacer la reubicación %s de %u bytesno se puede hacer la reubicación relativa a pc de %u bytesno se puede emitir la reubicación %s relativa al PCno se puede emitir la reubicación %s relativa al PC contra %sno se puede codificar el código de operación "%s"no se puede codificar el código de operación "%s" en el formato dado "%s"no se puede generar el tipo de reubicación para el símbolo %s, código %sno se puede honrar el sufijo de anchura -- `%s'no se puede hacer un salto relativo a una ubicación absolutano se puede representar la reubicación %s en este formato de fichero objetono se puede representar la reubicación %s en este fichero objeto format1no se puede representar la reubicación `%s' en el fichero objetono se puede representar el tipo de reubicación %sno se puede representar la sustracción con un desplazamientono se puede establecer literal_prefix dentro de un fragmento literalno se puede usar post-indizado con el direccionamiento relativo al PCno se puede usar post-indizado con esta instrucciónno se puede usar el índice de registro con direccionamiento relativo al PCno se puede usar el índice de registro con esta instrucciónno se puede usar escritura hacia atrás con el direccionamiento relativo al PCno se puede usar escritura hacia atrás con esta instrucciónno se puede escribir al fichero de salidacanónico = %s
objetivo call/jmp fuera de rango (1)objetivo call/jmp fuera de rango (2)no se puede hacer la reubicación relativa a pc de %d bytesno se puede hacer la reubicación de %d bytesno se puede resolver la expresiónsolamente se pueden cargar dos registros consecutivossolamente se pueden almacenar dos registros consecutivosno se puede []indizar un registro, porque no tiene direcciónno se puede cambiar el índice para el operandono se puede cerrar %s: %sno se puede cerrar `%s'no se puede crear %s: %sno se puede crear un grupo: %sno se puede crear la sección %sno se pueden codificar el registro '%s%s' en una instrucción que requiere el prefijo REX.no se pueden extender %u caracteres de fragmentono se puede encontrar la compostura señalada por .usesno se puede encontrar el código de operaciónno se puede encontrar el código de operación no se puede encontrar el código de operación previo no se puede manejar la expresiónaún no se puede manejar la generación de literales/etiquetasno se puede manejar un segmento no absoluto en `%s'no se puede manejar un OP TYPE indefinidono se puede tener una reubicación para ipushno se pueden mezclar argumentos posicionales y palabras claveno se puede abrir %s para lectura: %sno se puede abrir %s: %sno se puede abrir `%s' para escriturano se puede abrir un bfd en la salida estándar %sno se puede abrir el fichero de biblioteca de macro '%s' para lectura: %sno se puede decodificar la lista de registrosno se puede predecrementarno se puede leer de %s: %sno se puede redefinir el índice de un alias escalarno se redefinir el tipo de un alias de registrono se puede redefinir el tipo para el operandono se puede resolver `%s' {sección %s} - `%s' {sección %s}no se puede resolver el valor para el símbolo `%s'no se pueden establecer las opciones para la sección %sno se puede iniciar la escritura de la sección .mdebug: %sno se puede utilizar el formato COBR con una etiqueta externano se puede usar un registro Neon cuádruple aquíno se puede usar R0 aquíno se puede usar la alineación con esta instrucciónno se puede usar la parte alta del registro en el operando %dno se puede utilizar el registro '%s%s' como operando %d en '%s'.no se puede escribir %s: %sno se puede ensamblar en un fragmento literalno se puede predecrementar y postincrementarNo se puede ramificar a una dirección imparno se puede combinar index con optionno se puede combinar pre y post-indizadono se puede convertir el símbolo de expresión %s a una reubicación complejano se puede decodificar el formato de instrucciónno se puede definir el símbolo `%s' en la sección absolutano se puede hacer la reubicación %s de %u bytesno se puede hacer la reubicación relativa a pc de %u bytesno se puede emitir la reubicación %s relativa al PCno se puede emitir la reubicación %s relativa al PC contra %sno se puede codificar el código de operación "%s"no se puede codificar el código de operación "%s" en el formato dado "%s"no se puede generar el tipo de reubicación para el símbolo %s, código %sno se puede honrar el sufijo de anchura -- `%s'no se puede hacer un salto relativo a una ubicación absolutano se puede representar la reubicación %s en este formato de fichero objetono se puede representar la reubicación %s en este fichero objeto format1no se puede representar la reubicación `%s' en el fichero objetono se puede representar el tipo de reubicación %sno se puede representar la sustracción con un desplazamientono se puede establecer literal_prefix dentro de un fragmento literalno se puede usar post-indizado con el direccionamiento relativo al PCno se puede usar post-indizado con esta instrucciónno se puede usar el índice de registro con direccionamiento relativo al PCno se puede usar el índice de registro con esta instrucciónno se puede usar escritura hacia atrás con el direccionamiento relativo al PCno se puede usar escritura hacia atrás con esta instrucciónno se puede escribir al fichero de salidacanónico = %s
la constante de carácter es demasiado grandeel carácter a continuación del nombre no es '#'cmpu no admite el código de condición %sdesplazamiento de coprocesador fuera de rangose esperaba un registro de co-procesadorel código es conforme a ATPCSel código utiliza un contador de programa de 26-bitel código utiliza un contador de programa de 32-bitfalta una coma en .xstabscódigo de condición inválido para jrla condición no está seguida por una insn condicionalizablese requiere una condiciónramificación condicional fuera de rangolos infijos condicionales son obsoletos en la sintaxis unificadaexpresiones de reubicación confusasconfusión en los parámetros formalesse esperaba una expresión constantese esperaba una expresión constante o una lista de registrosse requiere una expresión constanteconstante fuera del rango de 8-bit: %dla constante es demasiado grande para caber en la instrucciónse requiere un valor constantese esperaba un registro de control, pero se vio '%.6s'convert_frag
la constante de carácter es demasiado grandeel carácter a continuación del nombre no es '#'cmpu no admite el código de condición %sdesplazamiento de coprocesador fuera de rangose esperaba un registro de co-procesadorel código es conforme a ATPCSel código utiliza un contador de programa de 26-bitel código utiliza un contador de programa de 32-bitfalta una coma en .xstabscódigo de condición inválido para jrla condición no está seguida por una insn condicionalizablese requiere una condiciónramificación condicional fuera de rangolos infijos condicionales son obsoletos en la sintaxis unificadaexpresiones de reubicación confusasconfusión en los parámetros formalesse esperaba una expresión constantese esperaba una expresión constante o una lista de registrosse requiere una expresión constanteconstante fuera del rango de 8-bit: %dla constante es demasiado grande para caber en la instrucciónse requiere un valor constantese esperaba un registro de control, pero se vio '%.6s'convert_frag
no se puede ensamblar: %sno se pueden establecer la arquitectura y la máquinano se puede saltar a %ld en el fichero `%s'no se puede actualizar la arquitectura y la máquinano se puede escribir la sección .mdebug: %sno se puede encontrar un formato de instrucción válidono se reconoce el cpu `%s'tipo-cpu = %s
no se puede ensamblar: %sno se pueden establecer la arquitectura y la máquinano se puede saltar a %ld en el fichero `%s'no se puede actualizar la arquitectura y la máquinano se puede escribir la sección .mdebug: %sno se puede encontrar un formato de instrucción válidono se reconoce el cpu `%s'tipo-cpu = %s
cr%ld es un registro de control reservadose utilizó una reubicación ctoff() en una instrucción que no la admiteubicación de MULS/MULU peligrosa; déles una alineación superiordependencia de datos %s %s -- %s %s (burbuja %d/%d)elemento de datos con una alineación más grande que la ubicacióndest y source1 debe ser el mismo registrodest debe sobreescribir un registro fuentedestinoel operando de destino debe ser un registro de 16 bitel operando de destino debe ser una dirección absoluta de 16bitel operando de destino debe ser un registro de 8 bitel registro de destino es el mismo para insns paralelasel registro destino debe ser r1el registro destino es el mismo que la base de escritura-hacia-atrásse detectó el uso de un registro global que no está cubierto por el pseudo-operador .registerla directiva %s no se puede negarse encontró una directiva .big cuando se requirió una opción -bigse encontró una directiva .little cuando se requirió una opción -littlemo se admite una directiva LOC desde dentro de una pareja BSPEC/ESPECla directiva LOCAL debe estar colocada en el código o en los datoslas directivas no son válidas dentro de una agrupaciónla desubicación desborda el campo de 12-bitsla desubicación desborda el campo de 8-bitsla desubicación del símbolo definido %s desborda el campo de 12-bitsla desubicación del símbolo definido %s desborda el campo de 8-bitsla desubicación del símbolo indefinido %s desborda el campo de 12-bitsla desubicación del símbolo indefinido %s desborda el campo de 8-bitsdesubicación demasiado grande (%d)desubicación demasiado grande para esta arquitectura; necesita 68020 o superiordiv / mul son instrucciones reservadasdivisión por cerodivisión por cero al establecer `%s'Se usa dla para cargar registros de 32-bitno coincide begin %s%s en %s:%dno use la sintaxis Rn-Rm sin un estribo que no sea unidadel valor de desplazamiento inmediato dsp no es constante!tlsgd!%ld duplicado!tlsldm!%ld duplicado"else" duplicadodirectiva .personality duplicadadirectiva .personalityindex duplicadase descarta el operador datalabel duplicadoinstrucción duplicada %smacro duplicado %sespecificador de bit psr duplicadolos elementos deben ser menores que la región de reversaelse sin if coincidentecampo de etiqueta vacío para ISnombre de símbolo vacío en .def; se ignoralas emulaciones no se manejan en esta configuraciónfin de fichero después de una comilla de un carácter; se insertó \0fin de fichero en el comentariofin de fichero en comentario; se insertó una línea nuevafin de fichero en carácter de escapefin de fichero en comentario multilíneasfin de fichero en la cadena; se insertó '%c'fin de fichero dentro de un condicionalel fin de fichero no está al final de una línea: se insertó línea nuevafin de macro dentro de un condicionalendf sin forendi sin if coincidenteel registro final debe ser r15endw sin whileno se especificó el tamaño de entidad para SHF_MERGEinstrucción entry con decremento de pila < 16error al construir la tabla de pseudo-operadores %s: %serror al decodificar la lista de elementos/estructuraerror al establecer las opciones para "%s": %serror al establecer las opciones para ".sbss": %stamaño estimado
cr%ld es un registro de control reservadose utilizó una reubicación ctoff() en una instrucción que no la admiteubicación de MULS/MULU peligrosa; déles una alineación superiordependencia de datos %s %s -- %s %s (burbuja %d/%d)elemento de datos con una alineación más grande que la ubicacióndest y source1 debe ser el mismo registrodest debe sobreescribir un registro fuentedestinoel operando de destino debe ser un registro de 16 bitel operando de destino debe ser una dirección absoluta de 16bitel operando de destino debe ser un registro de 8 bitel registro de destino es el mismo para insns paralelasel registro destino debe ser r1el registro destino es el mismo que la base de escritura-hacia-atrásse detectó el uso de un registro global que no está cubierto por el pseudo-operador .registerla directiva %s no se puede negarse encontró una directiva .big cuando se requirió una opción -bigse encontró una directiva .little cuando se requirió una opción -littlemo se admite una directiva LOC desde dentro de una pareja BSPEC/ESPECla directiva LOCAL debe estar colocada en el código o en los datoslas directivas no son válidas dentro de una agrupaciónla desubicación desborda el campo de 12-bitsla desubicación desborda el campo de 8-bitsla desubicación del símbolo definido %s desborda el campo de 12-bitsla desubicación del símbolo definido %s desborda el campo de 8-bitsla desubicación del símbolo indefinido %s desborda el campo de 12-bitsla desubicación del símbolo indefinido %s desborda el campo de 8-bitsdesubicación demasiado grande (%d)desubicación demasiado grande para esta arquitectura; necesita 68020 o superiordiv / mul son instrucciones reservadasdivisión por cerodivisión por cero al establecer `%s'Se usa dla para cargar registros de 32-bitno coincide begin %s%s en %s:%dno use la sintaxis Rn-Rm sin un estribo que no sea unidadel valor de desplazamiento inmediato dsp no es constante!tlsgd!%ld duplicado!tlsldm!%ld duplicado"else" duplicadodirectiva .personality duplicadadirectiva .personalityindex duplicadase descarta el operador datalabel duplicadoinstrucción duplicada %smacro duplicado %sespecificador de bit psr duplicadolos elementos deben ser menores que la región de reversaelse sin if coincidentecampo de etiqueta vacío para ISnombre de símbolo vacío en .def; se ignoralas emulaciones no se manejan en esta configuraciónfin de fichero después de una comilla de un carácter; se insertó \0fin de fichero en el comentariofin de fichero en comentario; se insertó una línea nuevafin de fichero en carácter de escapefin de fichero en comentario multilíneasfin de fichero en la cadena; se insertó '%c'fin de fichero dentro de un condicionalel fin de fichero no está al final de una línea: se insertó línea nuevafin de macro dentro de un condicionalendf sin forendi sin if coincidenteel registro final debe ser r15endw sin whileno se especificó el tamaño de entidad para SHF_MERGEinstrucción entry con decremento de pila < 16error al construir la tabla de pseudo-operadores %s: %serror al decodificar la lista de elementos/estructuraerror al establecer las opciones para "%s": %serror al establecer las opciones para ".sbss": %stamaño estimado
se llamó a estimate_size_before_relaxse requieren números de registro parse requiere un registro parexceso de operandos para %sexceso de operandos: '%s'se esperaba #constantse esperaba %cse esperaba , se esperaba .L, .W ó .B para el registro en modo de direccionamiento indizadose esperaba 0 ó 1se esperaba un operando  o  o se esperaba se esperaba , se esperaba , se esperaba  , se esperaba @(exp, reg16)se esperaba el registro EPse esperaba una expresión de direcciónse esperaba alineación después del tamañose esperaba un paréntesis que cierrase esperaba una comase esperaba una coma después de "%s"se esperaba una coma después del nombre "%s"se esperaba una coma después del nombre `%s' en la directiva .sizese esperaba una coma después del nombre en .symverse esperaba coma o punto y coma después del nombre del símbolo: se descarta el resto de la líneafalta el patrón de relleno esperadose esperaba una constante numéricase esperaba una cadena entre comillasse esperaba un registrose esperaba una lista de registrosse esperaba un número simplese esperaba un nombre de símbolose esperaba un modo de direccionamiento válido para mova: "@(disp, ea.sz),ERn"se esperaba }se esperaba )se esperaba ]se esperaba `)' después del factor de escala en `%s'se esperaba `,' ó `)' después del registro base en `%s'se esperaba `,' ó `)' después del registro índice en `%s'se esperaba un registro índice o un factor de escala después de `,'; se obtuvo '%c'se esperaba un mnemónico; se obtuvo nadase esperaba un operando después de ','; se obtuvo nadase esperaba un operando antes de ','; se obtuvo nadase esperaba un prefijo; se obtuvo nadase esperaba un factor de escala de 1, 2, 4, u 8: se obtuvo `%s'se espera una instrucción de cadena después de `%s'se esperaba {expr.c(operando): valor de devolución %d atof_generic erróneoexpresión peligrosa con cabos de enlazadola expresión no cabe en BYTEla expresión no cabe en WORDla expresión debe ser constanteexpresión fuera de rangoexpresión fuera de rango: se cambia por defecto a 0expresión fuera de rango: se cambia por defecto a 1error sintáctico en la expresiónexpresión demasiado complejainstrucción extendida en ranura de retardose solicitó un operando extendido pero no es necesariono se reconoce la extensión `%s'se descartan los argumentos extra de .LABEL.llave que cierra extrapunto y coma extracoma extrallave que abre extrafalló para %d
se llamó a estimate_size_before_relaxse requieren números de registro parse requiere un registro parexceso de operandos para %sexceso de operandos: '%s'se esperaba #constantse esperaba %cse esperaba , se esperaba .L, .W ó .B para el registro en modo de direccionamiento indizadose esperaba 0 ó 1se esperaba un operando  o  o se esperaba se esperaba , se esperaba , se esperaba  , se esperaba @(exp, reg16)se esperaba el registro EPse esperaba una expresión de direcciónse esperaba alineación después del tamañose esperaba un paréntesis que cierrase esperaba una comase esperaba una coma después de "%s"se esperaba una coma después del nombre "%s"se esperaba una coma después del nombre `%s' en la directiva .sizese esperaba una coma después del nombre en .symverse esperaba coma o punto y coma después del nombre del símbolo: se descarta el resto de la líneafalta el patrón de relleno esperadose esperaba una constante numéricase esperaba una cadena entre comillasse esperaba un registrose esperaba una lista de registrosse esperaba un número simplese esperaba un nombre de símbolose esperaba un modo de direccionamiento válido para mova: "@(disp, ea.sz),ERn"se esperaba }se esperaba )se esperaba ]se esperaba `)' después del factor de escala en `%s'se esperaba `,' ó `)' después del registro base en `%s'se esperaba `,' ó `)' después del registro índice en `%s'se esperaba un registro índice o un factor de escala después de `,'; se obtuvo '%c'se esperaba un mnemónico; se obtuvo nadase esperaba un operando después de ','; se obtuvo nadase esperaba un operando antes de ','; se obtuvo nadase esperaba un prefijo; se obtuvo nadase esperaba un factor de escala de 1, 2, 4, u 8: se obtuvo `%s'se espera una instrucción de cadena después de `%s'se esperaba {expr.c(operando): valor de devolución %d atof_generic erróneoexpresión peligrosa con cabos de enlazadola expresión no cabe en BYTEla expresión no cabe en WORDla expresión debe ser constanteexpresión fuera de rangoexpresión fuera de rango: se cambia por defecto a 0expresión fuera de rango: se cambia por defecto a 1error sintáctico en la expresiónexpresión demasiado complejainstrucción extendida en ranura de retardose solicitó un operando extendido pero no es necesariono se reconoce la extensión `%s'se descartan los argumentos extra de .LABEL.llave que cierra extrapunto y coma extracoma extrallave que abre extrafalló para %d
falló la prueba de sanidad de registro general.falló la prueba de sanidad regnum.falló la prueba de sanidadfalló la prueba de sanidad.falló la prueba de sanidad: long_jumpfalló la prueba de sanidad: short_jumpfalló la prueba de sanidad de la instrucción especial casefalló la lectura de la tabla de instrucciones %s
falló la prueba de sanidad de registro general.falló la prueba de sanidad regnum.falló la prueba de sanidadfalló la prueba de sanidad.falló la prueba de sanidad: long_jumpfalló la prueba de sanidad: short_jumpfalló la prueba de sanidad de la instrucción especial casefalló la lectura de la tabla de instrucciones %s
falló al establecer la información de depuración: %s.file falso después del realla frecuencia de caída debe ser mayor a 0el campo fx_size es demasiado pequeño para contener %del tamaño del campo debe ser 16 cuando el valor es reubicableel valor del campo "%s" es demasiado complejo para un campo de bitsse trunca valor del campola anchura de campo "%s" es demasiado compleja para un campo de bitsla anchura de campo %lu es demasiado grande para caber en %d bytes: se truncó a %d bitsno se encontró el fichero: %sel número de fichero %ld ya está reservadonúmero de fichero menor que unoel nombre de fichero sobrepasa el límite de una páginael primer registro de destino debe ser parel primer registro debe ser r4no se movieron todas las composturas de %sse esperaba una opción para la instrucción {c}psrlos argumentos de coma flotante están en los registros de coma flotanteconstante de coma flotante demasiado grandenúmero de coma flotante inválidonúmero de coma flotante inválido; se asume cerolos números de coma flotante no están implementadosel formato '%s' permite %d ranuras, pero hay %d códigos de operaciónformato = %s
falló al establecer la información de depuración: %s.file falso después del realla frecuencia de caída debe ser mayor a 0el campo fx_size es demasiado pequeño para contener %del tamaño del campo debe ser 16 cuando el valor es reubicableel valor del campo "%s" es demasiado complejo para un campo de bitsse trunca valor del campola anchura de campo "%s" es demasiado compleja para un campo de bitsla anchura de campo %lu es demasiado grande para caber en %d bytes: se truncó a %d bitsno se encontró el fichero: %sel número de fichero %ld ya está reservadonúmero de fichero menor que unoel nombre de fichero sobrepasa el límite de una páginael primer registro de destino debe ser parel primer registro debe ser r4no se movieron todas las composturas de %sse esperaba una opción para la instrucción {c}psrlos argumentos de coma flotante están en los registros de coma flotanteconstante de coma flotante demasiado grandenúmero de coma flotante inválidonúmero de coma flotante inválido; se asume cerolos números de coma flotante no están implementadosel formato '%s' permite %d ranuras, pero hay %d códigos de operaciónformato = %s
los nombres de formato sólo son válidos dentro de agregadosse encontraron %d operandos para '%s':  Se esperaban %dse econtraron demasiados (%d) operandos para '%s':  Se esperaban %dfr_var %lu < longitud %dfr_var (%ld) < longitud (%d)se esperaba un marco de registro, se usa $%d.se descarta la basura después de la especificación del índicebasura al final de la líneabasura a continuación de la instruccióngenera código PICget_expanded_loop_offset: código de operación inválidono se especificó el tamaño de entidad para SHF_GROUPhanderdata en un marco cantunwindhard-float tiene conflictos con la unidad de coma flotante (fpu) especificadaaquí está el "else" del condicional sin terminaraquí está el "else" anterioraquí está el "if" anterioraquí es el inicio del condicional sin terminarse establecieron los bits altos en la expresión de lista de registrosse esperaba un register(r16-r31) high, no '%.100s'i860_convert_frag
los nombres de formato sólo son válidos dentro de agregadosse encontraron %d operandos para '%s':  Se esperaban %dse econtraron demasiados (%d) operandos para '%s':  Se esperaban %dfr_var %lu < longitud %dfr_var (%ld) < longitud (%d)se esperaba un marco de registro, se usa $%d.se descarta la basura después de la especificación del índicebasura al final de la líneabasura a continuación de la instruccióngenera código PICget_expanded_loop_offset: código de operación inválidono se especificó el tamaño de entidad para SHF_GROUPhanderdata en un marco cantunwindhard-float tiene conflictos con la unidad de coma flotante (fpu) especificadaaquí está el "else" del condicional sin terminaraquí está el "else" anterioraquí está el "if" anterioraquí es el inicio del condicional sin terminarse establecieron los bits altos en la expresión de lista de registrosse esperaba un register(r16-r31) high, no '%.100s'i860_convert_frag
i860_estimate_size_before_relax
i860_estimate_size_before_relax
se esperaba un registro de control iWMMXtse esperaba un registro de datos o control iWMMXtse esperaba un registro de datos iWMMXtse esperaba un registro escalar iWMMXtidentificador+constante@%s significa identificador@%s+constanteidentificador+constante@got significa identificador@got+constantesi el registro de escritura hacia atrás está en la lista, debe ser el registro más bajo en la listase descarta el intento de redefinir el símbolo interno '%s'se descarta el intento de eliminar la definición del símbolo interno '%s'se descarta la alineación errónease descartan los atributos de sección cambiados para %sse descarta el tamaño de entidad de sección cambiado para %sse descarta el tipo de sección cambiado para %sse descarta el delimitador '-rename-section' ':' extrase descarta el valor de relleno en la sección absolutase descarta el tipo de sección incorrecto para %sse descarta la especificación '-rename-section' inválida: %sse descartan los operandos: %s se descarta la redefinición del alias de registro '%s'se descarta el tipo .endian `%s' que no se reconoceiif convierte a pcrel/binario internoiif convierte a pcrel/puntero interno%s ilegal tamaño de reubicación: %ddirectiva .stab%c ilegal, carácter erróneoexpresión .stabx ilegal; se asume cerodoble indirección ilegalexpresión ilegaloperando de registro inmediato ilegal %sliteral ilegalcódigo de operación %s ilegal para el mcu %soperando ilegaloperando ilegal - se encontró un nombre de registro donde no se esperaba ningunooperandos ilegalesrango ilegal de versiones de hardware objetivoregistro ilegal después de @registro ilegal después de @-se incluyó un registro ilegal en la listase incluyó un recurso ilegal en el agregadose esperaba un inmediato 1 o 2la expresión inmediata requiere un prefijo #el inmediato tiene bits definidos fuera del tamaño del operandoel inmediato no es una potencia de dosel inmediato debe ser 1 o 2operando inmediato ilegal con salto absolutoel operando inmediato es demasiado grandeel operando inmediato requiere iWMMXt2inmediato fuera de rangoinmediato fuera de rango para insertinmediato fuera de rango para la instrucción de estrechamientoinmediato fuera de rango para shiftel valor inmediato está fuera de rangovalor inmediato fuera de rangonúmero impropio de operandos.  se esperaban %d, se obtuvieron %dargumentos inapropiados para el código de operación `%s'opción incompatible %i en la directriz de líneatipos inconsistentes en la instrucción Neoncondición incorrecta en el bloque ITregistro incorrecto en la lista de registrosmúmero de registro incorrecto, se descartadesplazamiento de índice fuera de rangoel registro índice sobreescribe el registro destino%s indirecto sin `*'falló la inserción de "%s" en la tabla de dispersión de alias %s: %sfalló la inserción de "%s" en la tabla de dispersión de nombres %s: %sse inserta "%s" en la tabla de de dispersión de cadenas: %sfalló la inserción de "%s" en la tabla de símbolos: %sse inserta "%s" en la tabla de de dispersión de marcas: %slas insns no se pueden combinar con insns de procesamiento paralelolas insns no se pueden combinar con las que no son nopxlas insns no se pueden combinar con las que no son nopyla insn no se pueden combinar con pmulsLa instrucción %s requiere de %d operando(s)la instrucción '%s' no se puede ejecutar en paralelo.la instrucción '%s' sólo es para el M32R2la instrucción '%s' sólo es para el M32RXla dirección de la instrucción no es un múltiplo de 16la dirección de la instrucción no es un múltiplo de 2la dirección de la instrucción no es un múltiplo de 4la instrucción no puede ser condicionalla instrucción no acepta el direccionamiento preindizadola instrucción no acepta el índice de registro escaladola instrucción no acepta este modo de direccionamientola instrucción no acepta el direccionamiento sin indizarla instrucción no permite un índice desplazadola instrucción no admite el direccionamiento sin indizarla instrucción no admite escritura hacia atrásla instrucción es siempre incondicionalla instrucción no es condicionalno se permite la instrucción en el bloque ITno se permite la instrucción: %sla instrucción no se admite en modo Thumb16La instrucción requiere una etiquetala instrucción requiere una etiqueta o valor en el rango -511:512la instrucción requiere una etiqueta sin '$'la instrucción requiere un índice de registrola secuencia de instrucción (write a0, branch, retw) puede activar errores de hardwarelas instrucciones escriben al mismo registro de destino.Error interno, línea %d, %sconfusión interna: reubicación en una sección sin contenidoerror interno: código de operación mips16 erróneo: %s %s
se esperaba un registro de control iWMMXtse esperaba un registro de datos o control iWMMXtse esperaba un registro de datos iWMMXtse esperaba un registro escalar iWMMXtidentificador+constante@%s significa identificador@%s+constanteidentificador+constante@got significa identificador@got+constantesi el registro de escritura hacia atrás está en la lista, debe ser el registro más bajo en la listase descarta el intento de redefinir el símbolo interno '%s'se descarta el intento de eliminar la definición del símbolo interno '%s'se descarta la alineación errónease descartan los atributos de sección cambiados para %sse descarta el tamaño de entidad de sección cambiado para %sse descarta el tipo de sección cambiado para %sse descarta el delimitador '-rename-section' ':' extrase descarta el valor de relleno en la sección absolutase descarta el tipo de sección incorrecto para %sse descarta la especificación '-rename-section' inválida: %sse descartan los operandos: %s se descarta la redefinición del alias de registro '%s'se descarta el tipo .endian `%s' que no se reconoceiif convierte a pcrel/binario internoiif convierte a pcrel/puntero interno%s ilegal tamaño de reubicación: %ddirectiva .stab%c ilegal, carácter erróneoexpresión .stabx ilegal; se asume cerodoble indirección ilegalexpresión ilegaloperando de registro inmediato ilegal %sliteral ilegalcódigo de operación %s ilegal para el mcu %soperando ilegaloperando ilegal - se encontró un nombre de registro donde no se esperaba ningunooperandos ilegalesrango ilegal de versiones de hardware objetivoregistro ilegal después de @registro ilegal después de @-se incluyó un registro ilegal en la listase incluyó un recurso ilegal en el agregadose esperaba un inmediato 1 o 2la expresión inmediata requiere un prefijo #el inmediato tiene bits definidos fuera del tamaño del operandoel inmediato no es una potencia de dosel inmediato debe ser 1 o 2operando inmediato ilegal con salto absolutoel operando inmediato es demasiado grandeel operando inmediato requiere iWMMXt2inmediato fuera de rangoinmediato fuera de rango para insertinmediato fuera de rango para la instrucción de estrechamientoinmediato fuera de rango para shiftel valor inmediato está fuera de rangovalor inmediato fuera de rangonúmero impropio de operandos.  se esperaban %d, se obtuvieron %dargumentos inapropiados para el código de operación `%s'opción incompatible %i en la directriz de líneatipos inconsistentes en la instrucción Neoncondición incorrecta en el bloque ITregistro incorrecto en la lista de registrosmúmero de registro incorrecto, se descartadesplazamiento de índice fuera de rangoel registro índice sobreescribe el registro destino%s indirecto sin `*'falló la inserción de "%s" en la tabla de dispersión de alias %s: %sfalló la inserción de "%s" en la tabla de dispersión de nombres %s: %sse inserta "%s" en la tabla de de dispersión de cadenas: %sfalló la inserción de "%s" en la tabla de símbolos: %sse inserta "%s" en la tabla de de dispersión de marcas: %slas insns no se pueden combinar con insns de procesamiento paralelolas insns no se pueden combinar con las que no son nopxlas insns no se pueden combinar con las que no son nopyla insn no se pueden combinar con pmulsLa instrucción %s requiere de %d operando(s)la instrucción '%s' no se puede ejecutar en paralelo.la instrucción '%s' sólo es para el M32R2la instrucción '%s' sólo es para el M32RXla dirección de la instrucción no es un múltiplo de 16la dirección de la instrucción no es un múltiplo de 2la dirección de la instrucción no es un múltiplo de 4la instrucción no puede ser condicionalla instrucción no acepta el direccionamiento preindizadola instrucción no acepta el índice de registro escaladola instrucción no acepta este modo de direccionamientola instrucción no acepta el direccionamiento sin indizarla instrucción no permite un índice desplazadola instrucción no admite el direccionamiento sin indizarla instrucción no admite escritura hacia atrásla instrucción es siempre incondicionalla instrucción no es condicionalno se permite la instrucción en el bloque ITno se permite la instrucción: %sla instrucción no se admite en modo Thumb16La instrucción requiere una etiquetala instrucción requiere una etiqueta o valor en el rango -511:512la instrucción requiere una etiqueta sin '$'la instrucción requiere un índice de registrola secuencia de instrucción (write a0, branch, retw) puede activar errores de hardwarelas instrucciones escriben al mismo registro de destino.Error interno, línea %d, %sconfusión interna: reubicación en una sección sin contenidoerror interno: código de operación mips16 erróneo: %s %s
error interno: no se puede exportar el tipo de reubicación %d (`%s')error interno: no se puede dispersar `%s': %s
error interno: no se puede exportar el tipo de reubicación %d (`%s')error interno: no se puede dispersar `%s': %s
error interno: no se puede dispersar la macro `%s': %serror interno: no se puede dispersar el código de operación `%s': %serror interno: no se puede instalar la compostura para el tipo de reubicación %d (`%s')error interno: la compostura no está contenida en un fragmentoerror interno: fallaron los operandos lookup/get fallaronerror interno: se pierde el código de operación: `%s' "%s"
error interno: no se puede dispersar la macro `%s': %serror interno: no se puede dispersar el código de operación `%s': %serror interno: no se puede instalar la compostura para el tipo de reubicación %d (`%s')error interno: la compostura no está contenida en un fragmentoerror interno: fallaron los operandos lookup/get fallaronerror interno: se pierde el código de operación: `%s' "%s"
error interno: falló la relajaciónerror interno: la relajación requiere demasiados pasoserror interno: el formato del fichero objeto no admite la reubicación %d (`%s')error interno: formato dwarf2 desconocidoerror interno: nombre de opción '%s' desconocido¿error interno? no se puede generar la reubicación `%s'falla interna en parse_register_listinconsistencia interna en %s: bdap.w sin algún símboloinconsistencia interna en %s: bdapq no es un símboloproblema de inconsistencia interna en %s:  %lxproblema de inconsistencia interna en %s: ext. insn %04lxproblema de inconsistencia interna en %s: fr_subtype %dproblema de inconsistencia interna en %s: fr_symbol %lxproblema de inconsistencia interna en %s: insn %04lxproblema de inconsistencia interna en %s: símbolo resueltoreubicación interna (tipo: IMMEDIATE) no compuestainterno: BFD_RELOC_MMIX_BASE_PLUS_OFFSET no resuelve a la seccióninterno: la expresión GREG no resuelve a la seccióninterno: código de operación mips erróneo (bits 0x%lx indefinidos): %s %sinterno: código de operación mips erróneo (error de máscara): %s %sinterno: código de operación mips erróneo (tipo de operando de extensión `+%c' desconocido): %s %sinterno: código de operación mips erróneo (tipo de operando `%c' desconocido): %s %sinterno: no se puede dispersar `%s': %sinterno: hay un mmix_prefix_name pero es un prefijo vacíointerno: tipo de relajación inesperado %d:%dinterno: etiqueta %s sin manejarreubicación_interna (tipo OFFSET_IMM) no compuestaarquitectura  en --march= inválida: %sexpresión BSPEC inválidaexpresión inmediata FPA inválidaregistro Hi inválido con el inmediatoexpresión LOC inválidareferencia PIC inválidainterruptor abi -mabi=%s inválidoextensión de arquitectura inválidaarquitectura %s inválidaarquitectura inválida -A%sarquitectura -xarch=%s inválidaarquitectura -z%s inválidaopción de arquitectura -m%s inválida, se descartalista de registros arg inválidaintento inválido de declarar un nombre de versión externo como valor por defecto en el símbolo `%s'registro base inválido para el desplazamiento del registrooperando de ramificación inválidodesplazamiento de ramificación byte inválidocaracter inválido %s al inicio del operando %d `%s'caracter inválido %s antes del operando %dcarácter inválido %s en el mnemónicocarácter inválido %s en el operando %dcaracteres inválidos en la entradacódigo de condición '%s' inválidonombre de código de condición inválidoconstante inválidaconstante inválida (%lx) después de la composturaconstante inválida: la expresión de %d bit no está en el rango %d..%dconstante inválida: la expresión de 12 bit no está en el rango -2^11..2^11constante inválida: la expresión de 20 bit no está en el rango -2^19..2^19constante inválida: la expresión de 15 bit no está en el rango -2^24..2^24constante inválida: la expresión de 9 bit no está en el rango -2^8..2^8constante inválida: la expresión de bit no está definidanombre de registro de control inválidovalor de subselección de coprocesador (0-7) inválidotamaño de desubicación por defecto "%s" inválido. Cambiando a %d por defecto.ciclo vacío inválidotipo de evaluación expresión %d inválidoexpresión inválida para el operando %i en '%s'expresión inválida en load/store múltiplesexpresión inválida en el operandoopción '%s' inválidatamaño de marco inválidoidentificador inválido para ".ifdef"inmediato inválidoinmediato inválido para el cálculo de la dirección (valor = 0x%08lX)inmediato inválido para el cálculo de la dirección de la pilaregistro índice inválidotamaño de índice inválido para coldfiretamaño de registro indirecto inválidoinstrucción inválida para esta arquitectura; necesita instrucción shape inválidatamaño de instrucción seleccionado inválido (%d)instrucción last inválida para un ciclo con adelanto ceroopción de listado `%c' inválidaconstante literal inválida: el conjunto necesita estar más cercamáquina `%s' inválidatamaño de entidad de mezcla inválidoregistro de dirección movx inválidoregistro dsp movx inválidoregistro de dirección movy inválidoregistro dsp movy inválidonúmero inválidoexpresión de desplazamiento inválidadesplazamiento inválido, el objetivo no está alineado a word (0x%08lX)desplazamiento inválido, valor demasiado grande (0x%08lX)código de operación inválidocódigo de operación inválido, "%s".operando inválidooperando inválido para '%s' ('%s' inesperado)operando inválido en ldmoperando inválido en stmmodo de operando inválido para esta arquitectura; necesita 68020 o superioroperando inválido de ()+operando inválido de -()operando inválido de S^#se solicitó un tamaño de operando inválidosufijo de operando inválidooperando inválido para la directiva .code (%d) (se esperaba 16 o 32)operando inválido para el código de operación %s: `%s'operando inválido, no es un valor de 10-bit con signo: %doperando inválido, no es un valor de 11-bit con signo: %doperando inválido, no es un valor de 12-bit con signo: %doperando inválido, no es un valor de 13-bit con signo: %doperando inválido, no es un valor de 16-bit con signo: %doperando inválido, no es un valor de 16-bit sin signo: %doperando inválido, no es un valor de 5-bit sin signo: %doperando inválido, no es un valor de 6-bit con signo: %doperando inválido, no es un valor de 6-bit sin signo: %doperando inválido, no es un múltiplo de 32: %doperando inválido, no es un múltiplo de 4: %doperando inválido, no es un múltiplo de 8: %doperando inválido, no es un valor impar: %doperando inválido: expresión en el objetivo PToperandos inválidosoperandos inválidos para el código de operaciónoperandos inválidos para %soperandos inválidos para el código de operación %s: `%s'codificación inválida o no admitida en .cfi_lsdacodificación inválida o no admitida en .cfi_personalitypseudo operación inválidaregistro '%s' inválido para la instrucción '%s'registro inválido en la expresión &lista de registros inválidalista de registros inválida para la instrucción push/popmáscara de registro inválidanombre de registro inválidonúmero de registro inválido (%ld) para '%s'número de registro (%ld) inválido para la instrucción `%s'registro inválido: r15 ilegalresultado de fragmento de relajación inválidoexpresión de reubicación inválidareubicación inválidareubicación inválida para la instrucción '%s'reubicación inválida para el camporeubicación inválida para la instrucciónreubicación inválida para el operando %d de '%s'reubicación inválida para el operando %i de '%s'reubicación inválida en la ranura de instrucción %irotación inválidafactor de escala inválidosección inválida para la operación en `%s'sección inválida para la operación en `%s' que establece `%s'secciones inválidas para la operación en `%s' y `%s'secciones inválidas para la operación en `%s' y `%s' que establece `%s'segmento "%s" inválidodesplazamiento inválidovalor de desplazamiento inválido: %ldexpresión smc inválidalista de registros static inválidaexpresión swi inválidainterruptor -m%s inválidooperando simbólico inválidosintaxis inválida para la directiva .dnsintaxis inválida para la directiva .qnsintaxis inválida para la directiva .req.sintaxis inválida para la directiva .unreqnombre de registro de sistema inválidoversión de hardware objetivo inválidovalor de operando no extendido inválidocódigo de operación de desenredo inválidoel valor is_stmt no es 0 ó 1número isa menor que unoobjetivo de salto fuera de rangosalto a una dirección mal alineada (0x%lx)basura `%s' después de la expresiónbasura `%s' después del registrobasura al final de la línea; el primer carácter ignorado es `%c'basura al final de la línea; el primer carácter descartado tiene valor 0x%xbasura al final de la línea: `%s'Se usa la para cargar registros de 64-bitse redefinió la etiqueta "$%d"se redefinió la etiqueta "%d$"las etiquetas no son válidas dentro de una agrupaciónetiqueta faltantefalta la etiqueta  el último registro debe ser r7el operando izquierdo es un número grande; se asume el entero 0el operando izquierdo es un número de coma flotante; se asume el entero 0no se necesita la longitudla etiqueta li rd no es la forma correcta de instrucciónlínea %d: rep o repi debe incluir por lo menos 4 instruccioneslínea %d: no se puede colocar la dirección del símbolo '%s' en un bytelínea %d: no se puede colocar la dirección del símbolo '%s' en un quadlínea %d: no se puede colocar la dirección del símbolo '%s' en un shortlínea %d: no se puede colocar el valor %lx en un bytelínea %d: no se puede colocar el valor %lx en un shortlínea %d: tipo de reubicación desconocida: 0x%xel número de línea (%d) para la directiva .stab%c no cabe en el campo de índice (20 bits)los números de línea deben ser positivos; se rechazó el número de línea %d.falló la inserción en el conjunto de literalesse requiere la ubicación del conjunto de literales para text-section-literals; especifique con .literal_positiondesbordamiento de conjunto literalse referencía una literal a través de un límite de secciónLos modos de direccionamiento lk son inválidos para el direccionamiento de registros mapeados en memoriase requiere el registro lose utilizó una reubicación lo() en una instrucción que no la admitela etiqueta local `%s' no está definidase requiere un salto largoun ciclo que contiene menos de tres instrucciones puede activar errores de hardwareel final de un ciclo demasiado cerca a otro final de ciclo puede activar errores de hardwareel objetivo del ciclo no sigue la instrucción loop en la secciónciclo demasiado largo para la instrucción LOOPse esperaba un register(r0-r15) low, no '%.100s'se descartan los 16 bits inferiores de la máscarala expresión de 16 bit no está en el rango 0..65535se seleccionaron características tanto de m68k como de cfla macro requiere el registro $at mientras noat está en efectola macro requiere $at mientras $at está en usomacros anidadas con demasiada profundidadla máscara recorta bits del código de operación para %smd_apply_fix: r_type 0x%x desconocido
error interno: falló la relajaciónerror interno: la relajación requiere demasiados pasoserror interno: el formato del fichero objeto no admite la reubicación %d (`%s')error interno: formato dwarf2 desconocidoerror interno: nombre de opción '%s' desconocido¿error interno? no se puede generar la reubicación `%s'falla interna en parse_register_listinconsistencia interna en %s: bdap.w sin algún símboloinconsistencia interna en %s: bdapq no es un símboloproblema de inconsistencia interna en %s:  %lxproblema de inconsistencia interna en %s: ext. insn %04lxproblema de inconsistencia interna en %s: fr_subtype %dproblema de inconsistencia interna en %s: fr_symbol %lxproblema de inconsistencia interna en %s: insn %04lxproblema de inconsistencia interna en %s: símbolo resueltoreubicación interna (tipo: IMMEDIATE) no compuestainterno: BFD_RELOC_MMIX_BASE_PLUS_OFFSET no resuelve a la seccióninterno: la expresión GREG no resuelve a la seccióninterno: código de operación mips erróneo (bits 0x%lx indefinidos): %s %sinterno: código de operación mips erróneo (error de máscara): %s %sinterno: código de operación mips erróneo (tipo de operando de extensión `+%c' desconocido): %s %sinterno: código de operación mips erróneo (tipo de operando `%c' desconocido): %s %sinterno: no se puede dispersar `%s': %sinterno: hay un mmix_prefix_name pero es un prefijo vacíointerno: tipo de relajación inesperado %d:%dinterno: etiqueta %s sin manejarreubicación_interna (tipo OFFSET_IMM) no compuestaarquitectura  en --march= inválida: %sexpresión BSPEC inválidaexpresión inmediata FPA inválidaregistro Hi inválido con el inmediatoexpresión LOC inválidareferencia PIC inválidainterruptor abi -mabi=%s inválidoextensión de arquitectura inválidaarquitectura %s inválidaarquitectura inválida -A%sarquitectura -xarch=%s inválidaarquitectura -z%s inválidaopción de arquitectura -m%s inválida, se descartalista de registros arg inválidaintento inválido de declarar un nombre de versión externo como valor por defecto en el símbolo `%s'registro base inválido para el desplazamiento del registrooperando de ramificación inválidodesplazamiento de ramificación byte inválidocaracter inválido %s al inicio del operando %d `%s'caracter inválido %s antes del operando %dcarácter inválido %s en el mnemónicocarácter inválido %s en el operando %dcaracteres inválidos en la entradacódigo de condición '%s' inválidonombre de código de condición inválidoconstante inválidaconstante inválida (%lx) después de la composturaconstante inválida: la expresión de %d bit no está en el rango %d..%dconstante inválida: la expresión de 12 bit no está en el rango -2^11..2^11constante inválida: la expresión de 20 bit no está en el rango -2^19..2^19constante inválida: la expresión de 15 bit no está en el rango -2^24..2^24constante inválida: la expresión de 9 bit no está en el rango -2^8..2^8constante inválida: la expresión de bit no está definidanombre de registro de control inválidovalor de subselección de coprocesador (0-7) inválidotamaño de desubicación por defecto "%s" inválido. Cambiando a %d por defecto.ciclo vacío inválidotipo de evaluación expresión %d inválidoexpresión inválida para el operando %i en '%s'expresión inválida en load/store múltiplesexpresión inválida en el operandoopción '%s' inválidatamaño de marco inválidoidentificador inválido para ".ifdef"inmediato inválidoinmediato inválido para el cálculo de la dirección (valor = 0x%08lX)inmediato inválido para el cálculo de la dirección de la pilaregistro índice inválidotamaño de índice inválido para coldfiretamaño de registro indirecto inválidoinstrucción inválida para esta arquitectura; necesita instrucción shape inválidatamaño de instrucción seleccionado inválido (%d)instrucción last inválida para un ciclo con adelanto ceroopción de listado `%c' inválidaconstante literal inválida: el conjunto necesita estar más cercamáquina `%s' inválidatamaño de entidad de mezcla inválidoregistro de dirección movx inválidoregistro dsp movx inválidoregistro de dirección movy inválidoregistro dsp movy inválidonúmero inválidoexpresión de desplazamiento inválidadesplazamiento inválido, el objetivo no está alineado a word (0x%08lX)desplazamiento inválido, valor demasiado grande (0x%08lX)código de operación inválidocódigo de operación inválido, "%s".operando inválidooperando inválido para '%s' ('%s' inesperado)operando inválido en ldmoperando inválido en stmmodo de operando inválido para esta arquitectura; necesita 68020 o superioroperando inválido de ()+operando inválido de -()operando inválido de S^#se solicitó un tamaño de operando inválidosufijo de operando inválidooperando inválido para la directiva .code (%d) (se esperaba 16 o 32)operando inválido para el código de operación %s: `%s'operando inválido, no es un valor de 10-bit con signo: %doperando inválido, no es un valor de 11-bit con signo: %doperando inválido, no es un valor de 12-bit con signo: %doperando inválido, no es un valor de 13-bit con signo: %doperando inválido, no es un valor de 16-bit con signo: %doperando inválido, no es un valor de 16-bit sin signo: %doperando inválido, no es un valor de 5-bit sin signo: %doperando inválido, no es un valor de 6-bit con signo: %doperando inválido, no es un valor de 6-bit sin signo: %doperando inválido, no es un múltiplo de 32: %doperando inválido, no es un múltiplo de 4: %doperando inválido, no es un múltiplo de 8: %doperando inválido, no es un valor impar: %doperando inválido: expresión en el objetivo PToperandos inválidosoperandos inválidos para el código de operaciónoperandos inválidos para %soperandos inválidos para el código de operación %s: `%s'codificación inválida o no admitida en .cfi_lsdacodificación inválida o no admitida en .cfi_personalitypseudo operación inválidaregistro '%s' inválido para la instrucción '%s'registro inválido en la expresión &lista de registros inválidalista de registros inválida para la instrucción push/popmáscara de registro inválidanombre de registro inválidonúmero de registro inválido (%ld) para '%s'número de registro (%ld) inválido para la instrucción `%s'registro inválido: r15 ilegalresultado de fragmento de relajación inválidoexpresión de reubicación inválidareubicación inválidareubicación inválida para la instrucción '%s'reubicación inválida para el camporeubicación inválida para la instrucciónreubicación inválida para el operando %d de '%s'reubicación inválida para el operando %i de '%s'reubicación inválida en la ranura de instrucción %irotación inválidafactor de escala inválidosección inválida para la operación en `%s'sección inválida para la operación en `%s' que establece `%s'secciones inválidas para la operación en `%s' y `%s'secciones inválidas para la operación en `%s' y `%s' que establece `%s'segmento "%s" inválidodesplazamiento inválidovalor de desplazamiento inválido: %ldexpresión smc inválidalista de registros static inválidaexpresión swi inválidainterruptor -m%s inválidooperando simbólico inválidosintaxis inválida para la directiva .dnsintaxis inválida para la directiva .qnsintaxis inválida para la directiva .req.sintaxis inválida para la directiva .unreqnombre de registro de sistema inválidoversión de hardware objetivo inválidovalor de operando no extendido inválidocódigo de operación de desenredo inválidoel valor is_stmt no es 0 ó 1número isa menor que unoobjetivo de salto fuera de rangosalto a una dirección mal alineada (0x%lx)basura `%s' después de la expresiónbasura `%s' después del registrobasura al final de la línea; el primer carácter ignorado es `%c'basura al final de la línea; el primer carácter descartado tiene valor 0x%xbasura al final de la línea: `%s'Se usa la para cargar registros de 64-bitse redefinió la etiqueta "$%d"se redefinió la etiqueta "%d$"las etiquetas no son válidas dentro de una agrupaciónetiqueta faltantefalta la etiqueta  el último registro debe ser r7el operando izquierdo es un número grande; se asume el entero 0el operando izquierdo es un número de coma flotante; se asume el entero 0no se necesita la longitudla etiqueta li rd no es la forma correcta de instrucciónlínea %d: rep o repi debe incluir por lo menos 4 instruccioneslínea %d: no se puede colocar la dirección del símbolo '%s' en un bytelínea %d: no se puede colocar la dirección del símbolo '%s' en un quadlínea %d: no se puede colocar la dirección del símbolo '%s' en un shortlínea %d: no se puede colocar el valor %lx en un bytelínea %d: no se puede colocar el valor %lx en un shortlínea %d: tipo de reubicación desconocida: 0x%xel número de línea (%d) para la directiva .stab%c no cabe en el campo de índice (20 bits)los números de línea deben ser positivos; se rechazó el número de línea %d.falló la inserción en el conjunto de literalesse requiere la ubicación del conjunto de literales para text-section-literals; especifique con .literal_positiondesbordamiento de conjunto literalse referencía una literal a través de un límite de secciónLos modos de direccionamiento lk son inválidos para el direccionamiento de registros mapeados en memoriase requiere el registro lose utilizó una reubicación lo() en una instrucción que no la admitela etiqueta local `%s' no está definidase requiere un salto largoun ciclo que contiene menos de tres instrucciones puede activar errores de hardwareel final de un ciclo demasiado cerca a otro final de ciclo puede activar errores de hardwareel objetivo del ciclo no sigue la instrucción loop en la secciónciclo demasiado largo para la instrucción LOOPse esperaba un register(r0-r15) low, no '%.100s'se descartan los 16 bits inferiores de la máscarala expresión de 16 bit no está en el rango 0..65535se seleccionaron características tanto de m68k como de cfla macro requiere el registro $at mientras noat está en efectola macro requiere $at mientras $at está en usomacros anidadas con demasiada profundidadla máscara recorta bits del código de operación para %smd_apply_fix: r_type 0x%x desconocido
md_convert_frag
md_convert_frag
md_estimate_size_before_relax
md_estimate_size_before_relax
md_pcrel_from
md_pcrel_from
destinaciones ramificadas desalineadasdatos desalineadosdesplazamiento desalineadono hay coincidencia entre el tamaño del código de operación y el tamaño del operandono hay coincidencia entre el registro y el sufijo.eb sin coincidenciaparéntesis sin coincidencia.procend mal colocadooperando PIC mal colocadofalta un '%c'falta un ']'falta un +falta un .endfalta un .end al final del ensambladofalta un .end o un .bend al final del ficherofalta un .funcfalta un .procfalta un =faltan las opciones CPSfalta un ]falta un `)'falta `)' después de los formales en la definición de macro `%s'falta un `}'falta la alineaciónfalta la extensión de la arquitecturafalta el nombre de arquitectura `%s'falta el argumentofalta el separador de argumentos ',' para .cpsetupfalta la clasefalta la comilla que cierra; (se asume)falta un `%c' que cierrafalta una llave que cierrafalta una comafalta una coma después de la constante insn
destinaciones ramificadas desalineadasdatos desalineadosdesplazamiento desalineadono hay coincidencia entre el tamaño del código de operación y el tamaño del operandono hay coincidencia entre el registro y el sufijo.eb sin coincidenciaparéntesis sin coincidencia.procend mal colocadooperando PIC mal colocadofalta un '%c'falta un ']'falta un +falta un .endfalta un .end al final del ensambladofalta un .end o un .bend al final del ficherofalta un .funcfalta un .procfalta un =faltan las opciones CPSfalta un ]falta un `)'falta `)' después de los formales en la definición de macro `%s'falta un `}'falta la alineaciónfalta la extensión de la arquitecturafalta el nombre de arquitectura `%s'falta el argumentofalta el separador de argumentos ',' para .cpsetupfalta la clasefalta la comilla que cierra; (se asume)falta un `%c' que cierrafalta una llave que cierrafalta una comafalta una coma después de la constante insn
falta una coma o punto y comafalta el código de condición en la directiva de control estructuradafalta la arquitectura de cpufalta el nombre de cpu `%s'falta un dofalta el nombre del modo de emulaciónfalta una expresiónfalta una expresión en la directiva .sizefalta el tamaño del marcofalta una etiquetafalta una expresión localfalta el parámetro modelofalta un nombrefalta el código de operaciónfalta un operandofalta un operando; se asume ceroexpresión de desplazamiento faltante o erróneala expresión de desubicación faltante o inválida `%s' se toma como 0falta el nombre real del símbolofalta el tipo de reubicaciónfalta la cadena para renombrarfalta el campo rotation después de la comafalta el separadorfalta el tamañofalta una expresión de tamañofalta una cadenafalta el nombre del símbolofalta un thenfalta un to o downtofalta el tipofalta el valorfalta el nombre de versión en `%s' para el símbolo `%s'más de 65K de conjuntos literalesmás de un tamaño de marco en la listamúltiples ramificaciones o saltos en el mismo agregadoespecificaciones múltiples de condiciónse especificaron múltiples nombres de emulaciónse especificaron múltiples formatos para un agregado; se usa '%s'literales múltiples en la expansiónespecificaciones movx múltiplesespecificaciones movy múltiplesespecificaciones múltiples de procesamiento paralelosecciones múltiples remapeadas a la sección de salida %sversiones múltiples [`%s'|`%s'] para el símbolo `%s'debe ser @(r0,...)se debe ramificar a una dirección que sea múltiplo de 4alineación negativatamaño negativose descarta el valor negativo en %sbloques .bs anidadosdirectivas .ent anidadaslínea nueva en el títulonext fuera de un loop estructuradono hay '(' que coincida con ')'no hay '[' que coincida con ']'no hay un puntero a fichero actualmenteno hay un nombre de fichero a continuación de la opción -tno hay una entrada hppa_fixup para el tipo de compostura 0x%xno se dio un sufijo mnemónico de instrucción y ningún operando de registro; no se puede determinar el tamaño de la instrucciónno se dio un sufijo mnemónico de instrucción; no se puede determinar el tamaño inmediatono hay un fragmento registrado para la literalno hay un número de secuencia después de !%sno hay tal modificador de arquitectura: `%s'no hay tal arquitectura: `%s'no hay tal instrucción: `%s'no hay un sfr en esta arquitecturano hay una definición GREG adecuada para los operandosno se especificó una marca para %sno es posible manejar un .file dentro de una sección .ent/.endexpresión no absoluta en campo constantese utilizó un valor no absoluto con .space/.bescuenta de byte no constanteexpresión no constante en la declaración ".elseif"expresión no constante en la declaración ".if"el rango de registro no es contiguooperando OPF que no es inmediato, se descartareubicación no relativa al para el campo relativo al pcno hay una instrucción 16 bit '%s'no hay suficientes operandos (%d) para '%s'; se esperaban %dnúmero de elementos literales != 1el número de registros debe estar en el rango [1:4]operando de direccón impar: %lddesubicación impar en %xdistancia de ramificación impar (0x%lx bytes)número impar de bytes en la descripción del operandoel desplazamiento debe ser cero en codificación ARMel desplazamiento no es un múltiplo de 4desplazamiento fuera de rangodesplazamiento demasiado grandesólo se pueden indizar los registros Dsólo se permiten SUBS PC, LR, #constsólo se permite una expresión constantesólo se admiten los desplazamientos constantes en la sección absolutasólo se permiten registros lo con inmediatossólo se debe especificar un tipo para el operandosólo se permite r15 aquísolamente se permiten dos registros SP VFP consecutivos aquíel código de operación 'NOP.N' no está disponible en esta configuraciónno se admite el código de operación `%s' para el objetivo %sel código de operación no tiene efectono se admite el código de operación en este procesadorno se admite el código de operación en este procesador: %s (%s)el código de operación no es válido para esta variante de cpuse usó la reubicación %s específica de código de operación fuera de una instrucciónambos códigos de operación '%s' (ranura %d) y '%s' (ranura %d) tienen acceso de puerto volatilelos códigos de operación '%s' (ranura %d) y '%s' (ranura %d) escriben en el mismo puertolos códigos de operación '%s' (ranura %d) y '%s' (ranura %d) escriben en el mismo registrolos códigos de operación '%s' (ranura %d) y '%s' (ranura %d) escriben en el mismo estadoun CFI abierto al final del fichero; falta una directiva .cfi_endprocoperandoel operando %d de '%s' tiene el valor inválido '%u'el operando %d de '%s' está el valor fuera de rango '%u'el operando %d sobreescribe en %soperando %d: expresión de uso ilegal: `%s`operando %s0x%lx fuera de rango.el operando 1 debe ser FPSCRerror de índice de operando para %sel operando no es un inmediatoel operando debe ser una constanteel operando debe ser un múltiplo de 2el operando debe ser un múltiplo de 4el operando debe ser un absoluto en el rango %u..%u, no %ldel operando no es un múltiplo de 4 para PT, PTA o PTB: %dno coincide el número de operandosoperando fuera de rangooperando fuera de rango para PT, PTA y PTBel operando está fuera de rango, se expande la instrucciónoperando fuera de rango: %ldoperando fuera de rango: %ludesbordamiento de operandoel tamaño del operando se debe especificar para el inmediato VMOVel tamaño del operador debe coincidir con la anchura del registrono se pueden inferir los tipos de operandoel valor del operando está fuera de rango para la instrucciónno coinciden los operandos/tamañoslos operandos 0 y 1 debe ser el mismo registrolos operandos para el código de operación `%s' no coincide con ningún formato válidono coinciden los operandoslos operandos no son reducibles en el momento del ensambladola operación combina símbolos en segmentos diferentesla opción --link-relax solamente se admite en el formato b.outla opción `%s' podría no estar negadano se reconoce la opción `%s'la opción `-%c%s' es obsoleta: %sla opción `-A%s' es obsoleta: use `-%s'memoria agotadafuera de rangodesbordamientodesbordamiento en la ramificación a %s; se convirtió en una secuencia de instrucciones más largadesbordamiento en la tabla (.lit8) literaldesbordamiento en la tabla (.lita) literalNo se admite p2align en este objetivoconflicto de empaquetado: %s debe despachar secuencialmentese agregó rellenoparalelose descartan los paréntesiserror de decodificaciónse descarta la línea parcial al final del ficheroel pc no se puede usar con escritura hacia atrásrelativo al pcerror de instrucción pce (16 bit || 16 bit)'el pcrel para la ramificación a %s está demasiado lejos (0x%lx)el pcrel para loopt está demasiado lejos (0x%lx)el pcrel para lrw/jmpi/jsri a %s está demasiado lejos (0x%lx)pcrel demasiado lejosse especificó una rutina personality para el marco cantunwindse requiere un registro puntero (X, Y o Z)se requiere un registro puntero (Y o Z)se requiere el registro puntero Zlos polimórficos no están activados. Use la opción -mP para activarlos.el post-índice debe ser un registrose usó una expresión post-indizada en la instrucción de precargapowerpc_operands[%d] duplica a powerpc_operands[%d]powerpc_operands[%d].bitm inválidose esperaba una expresión pre-indizadaprefer-const16 tiene conflictos con prefer-l32rprefer-l32r tiene conflictos con prefer-const16la entrada CFI previa no está cerrada (falta un .cfi_endproc)el movx previo requiere nopyel movy previo requiere nopx¿perfilando en la sección absoluta? Hm...pseudo-operación ilegal dentro de .struct/.unionpush/pop no admiten {reglist}^no se permite r14 como primer registro cuando se omite el segundo registrono se permite r14 aquíno se permite el almacenamiento basado en r15no se permite r15 aquíno se debe usar r2 en el modo de direccionamiento indizadordhi y rdlo deben ser diferentesrdhi, rdlo y rm deben ser todos diferentescódigo reentranteredefinición del registro globalredefinición del tipo de mcu %s' a %s'redefinición del tipo de mcu `%s' a `%s'prefijo %s redundantese esperaba registro-registrose esperaba un registrose esperaba un registro, pero se vio '%.6s'se esperaba un registro, no '%.100s'el registro tiene el tamaño erróneo para un word %sel registro tiene el tamaño erróneo para la dirección %sla lista de registros debe contener por lo menos 1 y cuando mucho 16 registrosla lista de registros no está en orden ascendenteel registro debe ser sp o establecido por una directiva previousunwind_movspse requiere un nombre de registro o un número del 0 al 31se requiere un número de registro superior a 15número de registro fuera de rangose esperaba un operando de registro, pero se recibió un escalarregistro fuera de rango en la listaregistro r%d fuera de rangoel registro r0 no se puede usar aquíse requiere los registros r16-r23se requieren los registros r24, r26, r28 o r30el rango de registros no está en orden ascendenteregistro rh%d fuera de rangoregistro rl%d fuera de rangoel registro rq%d no existeregistro rq%d fuera de rangoel registro rr%d no existeregistro rr%d fuera de rangoel registro es el mismo que la base de escritura-hacia-atrásel desplazamiento del registro save no es un múltiplo de %ula sección de registros tiene contenido
falta una coma o punto y comafalta el código de condición en la directiva de control estructuradafalta la arquitectura de cpufalta el nombre de cpu `%s'falta un dofalta el nombre del modo de emulaciónfalta una expresiónfalta una expresión en la directiva .sizefalta el tamaño del marcofalta una etiquetafalta una expresión localfalta el parámetro modelofalta un nombrefalta el código de operaciónfalta un operandofalta un operando; se asume ceroexpresión de desplazamiento faltante o erróneala expresión de desubicación faltante o inválida `%s' se toma como 0falta el nombre real del símbolofalta el tipo de reubicaciónfalta la cadena para renombrarfalta el campo rotation después de la comafalta el separadorfalta el tamañofalta una expresión de tamañofalta una cadenafalta el nombre del símbolofalta un thenfalta un to o downtofalta el tipofalta el valorfalta el nombre de versión en `%s' para el símbolo `%s'más de 65K de conjuntos literalesmás de un tamaño de marco en la listamúltiples ramificaciones o saltos en el mismo agregadoespecificaciones múltiples de condiciónse especificaron múltiples nombres de emulaciónse especificaron múltiples formatos para un agregado; se usa '%s'literales múltiples en la expansiónespecificaciones movx múltiplesespecificaciones movy múltiplesespecificaciones múltiples de procesamiento paralelosecciones múltiples remapeadas a la sección de salida %sversiones múltiples [`%s'|`%s'] para el símbolo `%s'debe ser @(r0,...)se debe ramificar a una dirección que sea múltiplo de 4alineación negativatamaño negativose descarta el valor negativo en %sbloques .bs anidadosdirectivas .ent anidadaslínea nueva en el títulonext fuera de un loop estructuradono hay '(' que coincida con ')'no hay '[' que coincida con ']'no hay un puntero a fichero actualmenteno hay un nombre de fichero a continuación de la opción -tno hay una entrada hppa_fixup para el tipo de compostura 0x%xno se dio un sufijo mnemónico de instrucción y ningún operando de registro; no se puede determinar el tamaño de la instrucciónno se dio un sufijo mnemónico de instrucción; no se puede determinar el tamaño inmediatono hay un fragmento registrado para la literalno hay un número de secuencia después de !%sno hay tal modificador de arquitectura: `%s'no hay tal arquitectura: `%s'no hay tal instrucción: `%s'no hay un sfr en esta arquitecturano hay una definición GREG adecuada para los operandosno se especificó una marca para %sno es posible manejar un .file dentro de una sección .ent/.endexpresión no absoluta en campo constantese utilizó un valor no absoluto con .space/.bescuenta de byte no constanteexpresión no constante en la declaración ".elseif"expresión no constante en la declaración ".if"el rango de registro no es contiguooperando OPF que no es inmediato, se descartareubicación no relativa al para el campo relativo al pcno hay una instrucción 16 bit '%s'no hay suficientes operandos (%d) para '%s'; se esperaban %dnúmero de elementos literales != 1el número de registros debe estar en el rango [1:4]operando de direccón impar: %lddesubicación impar en %xdistancia de ramificación impar (0x%lx bytes)número impar de bytes en la descripción del operandoel desplazamiento debe ser cero en codificación ARMel desplazamiento no es un múltiplo de 4desplazamiento fuera de rangodesplazamiento demasiado grandesólo se pueden indizar los registros Dsólo se permiten SUBS PC, LR, #constsólo se permite una expresión constantesólo se admiten los desplazamientos constantes en la sección absolutasólo se permiten registros lo con inmediatossólo se debe especificar un tipo para el operandosólo se permite r15 aquísolamente se permiten dos registros SP VFP consecutivos aquíel código de operación 'NOP.N' no está disponible en esta configuraciónno se admite el código de operación `%s' para el objetivo %sel código de operación no tiene efectono se admite el código de operación en este procesadorno se admite el código de operación en este procesador: %s (%s)el código de operación no es válido para esta variante de cpuse usó la reubicación %s específica de código de operación fuera de una instrucciónambos códigos de operación '%s' (ranura %d) y '%s' (ranura %d) tienen acceso de puerto volatilelos códigos de operación '%s' (ranura %d) y '%s' (ranura %d) escriben en el mismo puertolos códigos de operación '%s' (ranura %d) y '%s' (ranura %d) escriben en el mismo registrolos códigos de operación '%s' (ranura %d) y '%s' (ranura %d) escriben en el mismo estadoun CFI abierto al final del fichero; falta una directiva .cfi_endprocoperandoel operando %d de '%s' tiene el valor inválido '%u'el operando %d de '%s' está el valor fuera de rango '%u'el operando %d sobreescribe en %soperando %d: expresión de uso ilegal: `%s`operando %s0x%lx fuera de rango.el operando 1 debe ser FPSCRerror de índice de operando para %sel operando no es un inmediatoel operando debe ser una constanteel operando debe ser un múltiplo de 2el operando debe ser un múltiplo de 4el operando debe ser un absoluto en el rango %u..%u, no %ldel operando no es un múltiplo de 4 para PT, PTA o PTB: %dno coincide el número de operandosoperando fuera de rangooperando fuera de rango para PT, PTA y PTBel operando está fuera de rango, se expande la instrucciónoperando fuera de rango: %ldoperando fuera de rango: %ludesbordamiento de operandoel tamaño del operando se debe especificar para el inmediato VMOVel tamaño del operador debe coincidir con la anchura del registrono se pueden inferir los tipos de operandoel valor del operando está fuera de rango para la instrucciónno coinciden los operandos/tamañoslos operandos 0 y 1 debe ser el mismo registrolos operandos para el código de operación `%s' no coincide con ningún formato válidono coinciden los operandoslos operandos no son reducibles en el momento del ensambladola operación combina símbolos en segmentos diferentesla opción --link-relax solamente se admite en el formato b.outla opción `%s' podría no estar negadano se reconoce la opción `%s'la opción `-%c%s' es obsoleta: %sla opción `-A%s' es obsoleta: use `-%s'memoria agotadafuera de rangodesbordamientodesbordamiento en la ramificación a %s; se convirtió en una secuencia de instrucciones más largadesbordamiento en la tabla (.lit8) literaldesbordamiento en la tabla (.lita) literalNo se admite p2align en este objetivoconflicto de empaquetado: %s debe despachar secuencialmentese agregó rellenoparalelose descartan los paréntesiserror de decodificaciónse descarta la línea parcial al final del ficheroel pc no se puede usar con escritura hacia atrásrelativo al pcerror de instrucción pce (16 bit || 16 bit)'el pcrel para la ramificación a %s está demasiado lejos (0x%lx)el pcrel para loopt está demasiado lejos (0x%lx)el pcrel para lrw/jmpi/jsri a %s está demasiado lejos (0x%lx)pcrel demasiado lejosse especificó una rutina personality para el marco cantunwindse requiere un registro puntero (X, Y o Z)se requiere un registro puntero (Y o Z)se requiere el registro puntero Zlos polimórficos no están activados. Use la opción -mP para activarlos.el post-índice debe ser un registrose usó una expresión post-indizada en la instrucción de precargapowerpc_operands[%d] duplica a powerpc_operands[%d]powerpc_operands[%d].bitm inválidose esperaba una expresión pre-indizadaprefer-const16 tiene conflictos con prefer-l32rprefer-l32r tiene conflictos con prefer-const16la entrada CFI previa no está cerrada (falta un .cfi_endproc)el movx previo requiere nopyel movy previo requiere nopx¿perfilando en la sección absoluta? Hm...pseudo-operación ilegal dentro de .struct/.unionpush/pop no admiten {reglist}^no se permite r14 como primer registro cuando se omite el segundo registrono se permite r14 aquíno se permite el almacenamiento basado en r15no se permite r15 aquíno se debe usar r2 en el modo de direccionamiento indizadordhi y rdlo deben ser diferentesrdhi, rdlo y rm deben ser todos diferentescódigo reentranteredefinición del registro globalredefinición del tipo de mcu %s' a %s'redefinición del tipo de mcu `%s' a `%s'prefijo %s redundantese esperaba registro-registrose esperaba un registrose esperaba un registro, pero se vio '%.6s'se esperaba un registro, no '%.100s'el registro tiene el tamaño erróneo para un word %sel registro tiene el tamaño erróneo para la dirección %sla lista de registros debe contener por lo menos 1 y cuando mucho 16 registrosla lista de registros no está en orden ascendenteel registro debe ser sp o establecido por una directiva previousunwind_movspse requiere un nombre de registro o un número del 0 al 31se requiere un número de registro superior a 15número de registro fuera de rangose esperaba un operando de registro, pero se recibió un escalarregistro fuera de rango en la listaregistro r%d fuera de rangoel registro r0 no se puede usar aquíse requiere los registros r16-r23se requieren los registros r24, r26, r28 o r30el rango de registros no está en orden ascendenteregistro rh%d fuera de rangoregistro rl%d fuera de rangoel registro rq%d no existeregistro rq%d fuera de rangoel registro rr%d no existeregistro rr%d fuera de rangoel registro es el mismo que la base de escritura-hacia-atrásel desplazamiento del registro save no es un múltiplo de %ula sección de registros tiene contenido
la sintaxis de registro es .register %%g[2367],{#scratch|nombresimbolo|#ignore}se usó un valor de registro como una expresiónlos registros no pueden ser el mismodesbordamiento de reubicación rel31dirección relativa fuera de rangollamada relativa fuera de rangosalto relativo fuera de rangoramificación relajada fuera de rango en un saltoel formato del fichero objeto no admite la reubicación %dla reubicación no está dentro (de la parte fija de) la secciónel campo reubicado y el tipo de reubicación difieren en signola reubicación no es aplicablereubicación fuera de rangodesbordamiento de reubicaciónrepetición < 0; se descarta .fillconflicto de recurso (A%d)conflicto de recurso (opción C)conflicto de recurso (opción F)conflicto de recurso (PSW)conflicto de recurso (R%d)se descarta el resto de la línea; el primer carácter descartado es `%c'restore sin savedevuelto de mips_ip(%s) insn_opcode = 0x%x
la sintaxis de registro es .register %%g[2367],{#scratch|nombresimbolo|#ignore}se usó un valor de registro como una expresiónlos registros no pueden ser el mismodesbordamiento de reubicación rel31dirección relativa fuera de rangollamada relativa fuera de rangosalto relativo fuera de rangoramificación relajada fuera de rango en un saltoel formato del fichero objeto no admite la reubicación %dla reubicación no está dentro (de la parte fija de) la secciónel campo reubicado y el tipo de reubicación difieren en signola reubicación no es aplicablereubicación fuera de rangodesbordamiento de reubicaciónrepetición < 0; se descarta .fillconflicto de recurso (A%d)conflicto de recurso (opción C)conflicto de recurso (opción F)conflicto de recurso (PSW)conflicto de recurso (R%d)se descarta el resto de la línea; el primer carácter descartado es `%c'restore sin savedevuelto de mips_ip(%s) insn_opcode = 0x%x
el operando derecho es un número grande; se asume el entero 0el operando derecho es un número de coma flotante; se asume el entero 0no se admite ror #immla rotación sólo puede ser 0, 8 , 16 o 24rva sin símboloel sufijo s para la instrucción de comparación es obsoletose utilizó dos veces el mismo tipo de prefijoel índice escalar debe ser constanteíndice escalar fuera de rangoel escalar debe tener un índiceescalar fuera de rango para la instrucción multiplyfactor de escala inválido en esta arquitectura; necesita cpu32 o 68020 o superiorfactor de escala de %d sin un registro índicese utilizó una reubicación sdaoff() en una instrucción que no la admitese encontró una segunda directiva .ent antes de la directiva .endfalta el segundo operandoel segundo operando debe ser 1el segundo operando de .insn no es una constante
el operando derecho es un número grande; se asume el entero 0el operando derecho es un número de coma flotante; se asume el entero 0no se admite ror #immla rotación sólo puede ser 0, 8 , 16 o 24rva sin símboloel sufijo s para la instrucción de comparación es obsoletose utilizó dos veces el mismo tipo de prefijoel índice escalar debe ser constanteíndice escalar fuera de rangoel escalar debe tener un índiceescalar fuera de rango para la instrucción multiplyfactor de escala inválido en esta arquitectura; necesita cpu32 o 68020 o superiorfactor de escala de %d sin un registro índicese utilizó una reubicación sdaoff() en una instrucción que no la admitese encontró una segunda directiva .ent antes de la directiva .endfalta el segundo operandoel segundo operando debe ser 1el segundo operando de .insn no es una constante
el segundo registro debe estar a continuación de un guión en la lista de registrosla sección %s se renombró varias vecesla sección `%s' que es alias de `%s' no se utilizala alineación de la sección debe ser >= 4 bytes para revisar la seguridad de MULS/MULUno se admite el cambio de sección desde dentro de una pareja BSPEC/ESPEClos símbolos de sección ya son globalesfalló la búsqueda del final del fichero .incbin `%s'la anulación del segmento en `%s' no tiene efectola FPU seleccionada no admite la instrucciónel procesador seleccionado no tiene todas las características de la arquitectura seleccionadael procesador seleccionado no admite la forma 'A' de esta instrucciónel procesador seleccionado no admite códigos de operación ARMel procesador seleccionado no admite códigos de operación THUMBel procesador seleccionado no admite `%s'el procesador seleccionado no admite para el registro de propósito especial solicitadoel procesador seleccionado no admite el registro de propósito especial %xformato de objetivo seleccionado '%s' desconocidonúmero de secuencia en uso para !tlsgd!%ldnúmero de secuencia en uso para !tlsldm!%ldsecuencialset: el número no está en el rango -2147483648..4294967295set: el número no está en el rango 0..4294967295setsw: el número no está en el rango -2147483648..4294967295se establecen atributos de sección incorrectos para %sse establece un tipo de sección incorrecto para %ssetx: registro temporal ilegal g0setx: el registro temporal es el mismo que el registro destinono se permite desplazar por registro en modo thumbse esperaba una expresión de desplazamientola expresión de desplazamiento es demasiado grandeel desplazamiento debe ser constantedesplazamiento fuera de rangoramificación corta con desplazamiento cero: utilice :wdebe tener 1 o 2 operandosdebe tener dos operandosdesbordamiento con signo de .word; el interruptor puede ser demasiado grande; %ld en 0x%lxtamaño (%ld) fuera de rango, se descartatamaño negativo; se descarta .fillla longitud de "%s" ya es %ld; no se cambia a %ldsalto (%ld) o cuenta (%ld) inválidos para el tamaño del fichero (%ld)se saltan los prefijos en esta instruccióninstrucción que salta dos palabrasalgunos símbolos indefinidos; se asumen cerofuenteel operando de origen debe ser una dirección absoluta de 16bitel operando de origen debe ser un registro de 8 bitel registro fuente debe ser r1el registro fuente es el mismo que la base de escritura-hacia-atrássource1 y dest debe ser el mismo registrola asignación de espacio es demasiado compleja en la sección absolutala asignación de espacio es demasiado compleja en la sección comúnconvert_frag de sparc
el segundo registro debe estar a continuación de un guión en la lista de registrosla sección %s se renombró varias vecesla sección `%s' que es alias de `%s' no se utilizala alineación de la sección debe ser >= 4 bytes para revisar la seguridad de MULS/MULUno se admite el cambio de sección desde dentro de una pareja BSPEC/ESPEClos símbolos de sección ya son globalesfalló la búsqueda del final del fichero .incbin `%s'la anulación del segmento en `%s' no tiene efectola FPU seleccionada no admite la instrucciónel procesador seleccionado no tiene todas las características de la arquitectura seleccionadael procesador seleccionado no admite la forma 'A' de esta instrucciónel procesador seleccionado no admite códigos de operación ARMel procesador seleccionado no admite códigos de operación THUMBel procesador seleccionado no admite `%s'el procesador seleccionado no admite para el registro de propósito especial solicitadoel procesador seleccionado no admite el registro de propósito especial %xformato de objetivo seleccionado '%s' desconocidonúmero de secuencia en uso para !tlsgd!%ldnúmero de secuencia en uso para !tlsldm!%ldsecuencialset: el número no está en el rango -2147483648..4294967295set: el número no está en el rango 0..4294967295setsw: el número no está en el rango -2147483648..4294967295se establecen atributos de sección incorrectos para %sse establece un tipo de sección incorrecto para %ssetx: registro temporal ilegal g0setx: el registro temporal es el mismo que el registro destinono se permite desplazar por registro en modo thumbse esperaba una expresión de desplazamientola expresión de desplazamiento es demasiado grandeel desplazamiento debe ser constantedesplazamiento fuera de rangoramificación corta con desplazamiento cero: utilice :wdebe tener 1 o 2 operandosdebe tener dos operandosdesbordamiento con signo de .word; el interruptor puede ser demasiado grande; %ld en 0x%lxtamaño (%ld) fuera de rango, se descartatamaño negativo; se descarta .fillla longitud de "%s" ya es %ld; no se cambia a %ldsalto (%ld) o cuenta (%ld) inválidos para el tamaño del fichero (%ld)se saltan los prefijos en esta instruccióninstrucción que salta dos palabrasalgunos símbolos indefinidos; se asumen cerofuenteel operando de origen debe ser una dirección absoluta de 16bitel operando de origen debe ser un registro de 8 bitel registro fuente debe ser r1el registro fuente es el mismo que la base de escritura-hacia-atrássource1 y dest debe ser el mismo registrola asignación de espacio es demasiado compleja en la sección absolutala asignación de espacio es demasiado compleja en la sección comúnconvert_frag de sparc
la instrucción especial izquierda `%s' mata a la instrucción `%s' en el contenedor derechola ubicación especificada no estaba TETRA alineadaconvert_frag de spu
la instrucción especial izquierda `%s' mata a la instrucción `%s' en el contenedor derechola ubicación especificada no estaba TETRA alineadaconvert_frag de spu
operandos espurios; (%d operandos/instrucción máximo)el operando de pila debe ser un múltiplo de 4prefijo `%s' por sí solono se admite la dirección de iniciotamaño de papel extraño, se establece a sin forma`\' basurano está disponible el estribo de 2 cuando el tamaño del elemento es 8cadena demasiado grande (%lu bytes)las cadenas se deben colocar en una secciónsufijo u operandos inválidos para `%s'admite la interoperación ARM/Thumbel símbolo "%s" está indefinido; se asume ceroel símbolo `%s' que es alias de `%s' no se utilizael símbolo `%s' ya está definidoel símbolo `%s' no puede ser débil y común al mismo tiempoel símbolo `%s' ya está definidoel símbolo "%s" ya está definido como "%s"/%s%ldse encontró un ciclo de definición de símbolo en %sel símbolo en .toc no coincide con ningún .tcsímbolo%dno se permite el operando simbólicolos símbolos asignados con .eval deben comenzar con una letraerror sintácticoerror sintáctico en .startof. o .sizeof.error sintáctico en @(disp,[Rn, gbr, pc])error sintáctico en @(r0,...)error sintáctico en @(r0...)error sintáctico en la directiva de control estructuradaerror sintáctico: no es esperaba código de condiciónerror sintáctico: se esperaba `]', se obtuvo  `%c'error sintáctico: especificador de tabla de contenidos `%s' inválidoerror sintáctico: no se esperaba un registroerror sintáctico: no se esperaba un registro de sistemaerror sintáctico: falta el valor antes del nombre de registroerrór sintáctico; ')' no se permite aquíerror sintáctico; se esperaba ,error sintáctico; se encontró `%c' pero se esperaba `%c'error sintáctico; falta un '(' después de la desubicaciónerror sintáctico; falta un ')' después del registro baselos registros del sistema no se pueden incluir en la listano se encontró una marca para .tag %sel objetivo de la instrucción %s debe ser una etiquetase utilizó una reubicación tdaoff() en una instrucción que no la admitela etiqueta de texto `%s' está alineada a un límite imparel primer operando de `%s' debe ser `%sxmm0'la longitud de la etiqueta es mayor que 1024el último operando de `%s' debe ser `%sxmm0'el desplazamiento 0x%08lX no es representableel único sufijo válido aquí es '(plt)'el tipo de %s es demasiado complejo; se simplificaráno hay reubicaciones relativas a pc sin signoEste modo de direccionamiento no se puede aplicar al operando destinoeste modo de direccionamiento requiere escritura hacia atrás del registro-baseesta reubicación de grupo no se permite en esta instrucciónesta instrucción no admite indizadoesta instrucción requiere una dirección post-indizadaesta instrucción no escribirá hacia atrás el registro baseesta instrucción escribirá hacia atrás el registro baseesta cadena no puede contener '\0'muy pocos operandosdemasiados !literal!%ld para %sdemasiadas entradas .dimdemasiadas entradas .sizese asignaron demasiados registros GREG (máximo %d)demasiados argumentosdemasiadas composturasdemasiadas instrucciones lda para !gpdisp!%lddemasiadas instrucciones ldah para !gpdisp!%lddemasiadas instrucciones lituse para !lituse_tlsgd!%lddemasiadas instrucciones lituse para !lituse_tlsldm!%lddemasiadas referencias a memoria para '%s'demasiadas referencias a memoria para `%s'demasiados operandosdemasiados operandos (%d) para '%s'; se esperaban %ddemasiados operandos en la instruccióndemasiados operandos: %sdemasiados argumentos posicionalesdemasiados st_End'sdemasiados códigos de operación de desenredodemasiados códigos de operación de desenredo para la rutina personality 0se traduce bgeni a movise traduce bmaski a movise traduce mgeni a movise traduce a `%s %s%s'se traduce a `%s %s%s,%s%s'se traduce a `%sp'la excepción de trampa no se admite en ISA 1el fichero `%s' está truncado, se leyeron %ld de %ld bytesdos pseudo-operadores .function sin un .ef que intervenga¿tipo %d de reubicación hecha?
operandos espurios; (%d operandos/instrucción máximo)el operando de pila debe ser un múltiplo de 4prefijo `%s' por sí solono se admite la dirección de iniciotamaño de papel extraño, se establece a sin forma`\' basurano está disponible el estribo de 2 cuando el tamaño del elemento es 8cadena demasiado grande (%lu bytes)las cadenas se deben colocar en una secciónsufijo u operandos inválidos para `%s'admite la interoperación ARM/Thumbel símbolo "%s" está indefinido; se asume ceroel símbolo `%s' que es alias de `%s' no se utilizael símbolo `%s' ya está definidoel símbolo `%s' no puede ser débil y común al mismo tiempoel símbolo `%s' ya está definidoel símbolo "%s" ya está definido como "%s"/%s%ldse encontró un ciclo de definición de símbolo en %sel símbolo en .toc no coincide con ningún .tcsímbolo%dno se permite el operando simbólicolos símbolos asignados con .eval deben comenzar con una letraerror sintácticoerror sintáctico en .startof. o .sizeof.error sintáctico en @(disp,[Rn, gbr, pc])error sintáctico en @(r0,...)error sintáctico en @(r0...)error sintáctico en la directiva de control estructuradaerror sintáctico: no es esperaba código de condiciónerror sintáctico: se esperaba `]', se obtuvo  `%c'error sintáctico: especificador de tabla de contenidos `%s' inválidoerror sintáctico: no se esperaba un registroerror sintáctico: no se esperaba un registro de sistemaerror sintáctico: falta el valor antes del nombre de registroerrór sintáctico; ')' no se permite aquíerror sintáctico; se esperaba ,error sintáctico; se encontró `%c' pero se esperaba `%c'error sintáctico; falta un '(' después de la desubicaciónerror sintáctico; falta un ')' después del registro baselos registros del sistema no se pueden incluir en la listano se encontró una marca para .tag %sel objetivo de la instrucción %s debe ser una etiquetase utilizó una reubicación tdaoff() en una instrucción que no la admitela etiqueta de texto `%s' está alineada a un límite imparel primer operando de `%s' debe ser `%sxmm0'la longitud de la etiqueta es mayor que 1024el último operando de `%s' debe ser `%sxmm0'el desplazamiento 0x%08lX no es representableel único sufijo válido aquí es '(plt)'el tipo de %s es demasiado complejo; se simplificaráno hay reubicaciones relativas a pc sin signoEste modo de direccionamiento no se puede aplicar al operando destinoeste modo de direccionamiento requiere escritura hacia atrás del registro-baseesta reubicación de grupo no se permite en esta instrucciónesta instrucción no admite indizadoesta instrucción requiere una dirección post-indizadaesta instrucción no escribirá hacia atrás el registro baseesta instrucción escribirá hacia atrás el registro baseesta cadena no puede contener '\0'muy pocos operandosdemasiados !literal!%ld para %sdemasiadas entradas .dimdemasiadas entradas .sizese asignaron demasiados registros GREG (máximo %d)demasiados argumentosdemasiadas composturasdemasiadas instrucciones lda para !gpdisp!%lddemasiadas instrucciones ldah para !gpdisp!%lddemasiadas instrucciones lituse para !lituse_tlsgd!%lddemasiadas instrucciones lituse para !lituse_tlsldm!%lddemasiadas referencias a memoria para '%s'demasiadas referencias a memoria para `%s'demasiados operandosdemasiados operandos (%d) para '%s'; se esperaban %ddemasiados operandos en la instruccióndemasiados operandos: %sdemasiados argumentos posicionalesdemasiados st_End'sdemasiados códigos de operación de desenredodemasiados códigos de operación de desenredo para la rutina personality 0se traduce bgeni a movise traduce bmaski a movise traduce mgeni a movise traduce a `%s %s%s'se traduce a `%s %s%s,%s%s'se traduce a `%sp'la excepción de trampa no se admite en ISA 1el fichero `%s' está truncado, se leyeron %ld de %ld bytesdos pseudo-operadores .function sin un .ef que intervenga¿tipo %d de reubicación hecha?
el especificador de tipo tiene el número erróneo de partesse especificaron tipos en el mnemónico y en los operandosno se pueden calcular las instrucciones ADRL para el desplazamiento de PC de 0x%lxno se puede ensanchar la instrucciónramificación de objetivo no alineada: %d bytes en 0x%lxno se admiten los datos sin alinear en una ubicación absolutaentrada de instrucción desalineadaciclo no alineado: %d bytes en 0x%lxregistro sin alinearnúmero de fichero %ld sin asignarllaves sin balancear en el operando %d.paréntesis sin balancear en el operando %d.fix que no se puede decodificarinstrucción no decodificable en la instrucción fragcombinación indefinida de operandosetiqueta local `%s' sin definirse usa el símbolo indefinido %s como un valor inmediatosímbolo indefinido `%s' en la operaciónsímbolo indefinido `%s' en la operación que establece `%s'símbolo indefinido para el código de operación "%s"directiva .unwind_movsp inesperadatipo de reubicación de 12-bit inesperadotipo de reubicación de 18-bit inesperadocarácter inesperado `%c' en el especificador de tipofin de fichero inesperado en irp ó irpcfin de fichero inesperado en la definición de macro `%s'fix inesperadoregistro inesperado en la listaclase de almacenamiento %d inesperada%d sin manejar
el especificador de tipo tiene el número erróneo de partesse especificaron tipos en el mnemónico y en los operandosno se pueden calcular las instrucciones ADRL para el desplazamiento de PC de 0x%lxno se puede ensanchar la instrucciónramificación de objetivo no alineada: %d bytes en 0x%lxno se admiten los datos sin alinear en una ubicación absolutaentrada de instrucción desalineadaciclo no alineado: %d bytes en 0x%lxregistro sin alinearnúmero de fichero %ld sin asignarllaves sin balancear en el operando %d.paréntesis sin balancear en el operando %d.fix que no se puede decodificarinstrucción no decodificable en la instrucción fragcombinación indefinida de operandosetiqueta local `%s' sin definirse usa el símbolo indefinido %s como un valor inmediatosímbolo indefinido `%s' en la operaciónsímbolo indefinido `%s' en la operación que establece `%s'símbolo indefinido para el código de operación "%s"directiva .unwind_movsp inesperadatipo de reubicación de 12-bit inesperadotipo de reubicación de 18-bit inesperadocarácter inesperado `%c' en el especificador de tipofin de fichero inesperado en irp ó irpcfin de fichero inesperado en la definición de macro `%s'fix inesperadoregistro inesperado en la listaclase de almacenamiento %d inesperada%d sin manejar
compostura de reubicación local %s sin manejartipo de reubicación %s sin manejarsin manejar: .proc %s,%dcódigo de operación "%s" sin implementarsegmento %s sin implementar en el operandose usó un direccionamiento sin indizar en la instrucción de precargadesconocidosub-directiva .loc `%s' desconocidaEABI `%s' desconocida
compostura de reubicación local %s sin manejartipo de reubicación %s sin manejarsin manejar: .proc %s,%dcódigo de operación "%s" sin implementarsegmento %s sin implementar en el operandose usó un direccionamiento sin indizar en la instrucción de precargadesconocidosub-directiva .loc `%s' desconocidaEABI `%s' desconocida
nivel ISA %s desconocidoISA o arquitectura %s desconocidosMCU desconocido: %s
nivel ISA %s desconocidoISA o arquitectura %s desconocidosMCU desconocido: %s
modo de direccionamiento %s desconocidomodo de direccionamiento desconocido para el operando %sextensión de arquitectura `%s' desconocidaarquitectura %s desconocidaarquitectura `%s' desconocida
modo de direccionamiento %s desconocidomodo de direccionamiento desconocido para el operando %sextensión de arquitectura `%s' desconocidaarquitectura %s desconocidaarquitectura `%s' desconocida
argumento desconocido para .usepvcódigo de condición desconocido: %srestricción `%c' desconocidacpu `%s' desconocidodirectiva desconocidaescape '\%c' desconocido en la cadena; se descartase pasó un tipo de ejecución desconocido a write_2_short()expresión desconocida en el operando %sexpresión desconocida en el operando %s. Utilice #llo() #lhi() #hlo() #hhi() abi de coma flotante `%s' desconocida
argumento desconocido para .usepvcódigo de condición desconocido: %srestricción `%c' desconocidacpu `%s' desconocidodirectiva desconocidaescape '\%c' desconocido en la cadena; se descartase pasó un tipo de ejecución desconocido a write_2_short()expresión desconocida en el operando %sexpresión desconocida en el operando %s. Utilice #llo() #lhi() #hlo() #hhi() abi de coma flotante `%s' desconocida
formato de coma flotante `%s' desconocido
formato de coma flotante `%s' desconocido
tipo de coma flotante desconocido tipo '%c'reubicación de grupo desconocidainstrucción '%s' desconocidaopción %s desconocidacódigo de operación desconocidocódigo de operación "%s" desconocidocódigo de operación %s desconocidocódigo de operación `%s' desconocidocódigo de operación o nombre de formato `%s' desconocidocódigo de operación1 desconocido: `%s'código de operación2 `%s' desconocido.código de operación desconocido: %scódigo de operación desconocido: `%s'operando %s desconocidooperando de desplazamiento desconocido: %x
tipo de coma flotante desconocido tipo '%c'reubicación de grupo desconocidainstrucción '%s' desconocidaopción %s desconocidacódigo de operación desconocidocódigo de operación "%s" desconocidocódigo de operación %s desconocidocódigo de operación `%s' desconocidocódigo de operación o nombre de formato `%s' desconocidocódigo de operación1 desconocido: `%s'código de operación2 `%s' desconocido.código de operación desconocido: %scódigo de operación desconocido: `%s'operando %s desconocidooperando de desplazamiento desconocido: %x
 
 

powered by: WebSVN 2.1.0

© copyright 1999-2024 OpenCores.org, equivalent to Oliscience, all rights reserved. OpenCores®, registered trademark.