OpenCores
URL https://opencores.org/ocsvn/openrisc_me/openrisc_me/trunk

Subversion Repositories openrisc_me

[/] [openrisc/] [trunk/] [gnu-src/] [binutils-2.18.50/] [ld/] [testsuite/] [ld-m68hc11/] [adj-jump.d] - Diff between revs 38 and 156

Only display areas with differences | Details | Blame | View Log

Rev 38 Rev 156
#source: adj-jump.s
#source: adj-jump.s
#as: -m68hc11
#as: -m68hc11
#ld: --relax
#ld: --relax
#objdump: -d --prefix-addresses -r
#objdump: -d --prefix-addresses -r
#target: m6811-*-* m6812-*-*
#target: m6811-*-* m6812-*-*
.*: +file format elf32\-m68hc11
.*: +file format elf32\-m68hc11
Disassembly of section .text:
Disassembly of section .text:
0+8000 <_start> bra     0+8074 
0+8000 <_start> bra     0+8074 
        ...
        ...
0+8016 <_start\+0x16> bra     0+8074 
0+8016 <_start\+0x16> bra     0+8074 
0+8018  addd    0,x
0+8018  addd    0,x
0+801a  bne     0+8018 
0+801a  bne     0+8018 
0+801c  addd    \*0+4 <_toto>
0+801c  addd    \*0+4 <_toto>
0+801e  beq     0+8018 
0+801e  beq     0+8018 
0+8020  addd    \*0+5 <_toto\+0x1>
0+8020  addd    \*0+5 <_toto\+0x1>
0+8022  bne     0+8018 
0+8022  bne     0+8018 
0+8024  bgt     0+8018 
0+8024  bgt     0+8018 
0+8026  bge     0+8018 
0+8026  bge     0+8018 
0+8028  beq     0+8018 
0+8028  beq     0+8018 
0+802a  ble     0+8018 
0+802a  ble     0+8018 
0+802c  blt     0+8018 
0+802c  blt     0+8018 
0+802e  bhi     0+8018 
0+802e  bhi     0+8018 
0+8030  bcc     0+8018 
0+8030  bcc     0+8018 
0+8032  beq     0+8018 
0+8032  beq     0+8018 
0+8034  bls     0+8018 
0+8034  bls     0+8018 
0+8036  bcs     0+8018 
0+8036  bcs     0+8018 
0+8038  bcs     0+8018 
0+8038  bcs     0+8018 
0+803a  bmi     0+8018 
0+803a  bmi     0+8018 
0+803c  bvs     0+8018 
0+803c  bvs     0+8018 
0+803e  bcc     0+8018 
0+803e  bcc     0+8018 
0+8040  bpl     0+8018 
0+8040  bpl     0+8018 
0+8042  bvc     0+8018 
0+8042  bvc     0+8018 
0+8044  bne     0+8018 
0+8044  bne     0+8018 
0+8046  brn     0+8018 
0+8046  brn     0+8018 
0+8048  bra     0+8018 
0+8048  bra     0+8018 
0+804a  addd    \*0+4 <_toto>
0+804a  addd    \*0+4 <_toto>
0+804c  addd    \*0+4 <_toto>
0+804c  addd    \*0+4 <_toto>
0+804e  addd    \*0+4 <_toto>
0+804e  addd    \*0+4 <_toto>
0+8050  addd    \*0+4 <_toto>
0+8050  addd    \*0+4 <_toto>
0+8052  addd    \*0+4 <_toto>
0+8052  addd    \*0+4 <_toto>
0+8054  addd    \*0+4 <_toto>
0+8054  addd    \*0+4 <_toto>
0+8056  addd    \*0+4 <_toto>
0+8056  addd    \*0+4 <_toto>
0+8058  addd    \*0+4 <_toto>
0+8058  addd    \*0+4 <_toto>
0+805a  addd    \*0+4 <_toto>
0+805a  addd    \*0+4 <_toto>
0+805c  addd    \*0+4 <_toto>
0+805c  addd    \*0+4 <_toto>
0+805e  addd    \*0+4 <_toto>
0+805e  addd    \*0+4 <_toto>
0+8060  addd    \*0+4 <_toto>
0+8060  addd    \*0+4 <_toto>
0+8062  addd    \*0+4 <_toto>
0+8062  addd    \*0+4 <_toto>
0+8064  addd    \*0+4 <_toto>
0+8064  addd    \*0+4 <_toto>
0+8066  addd    \*0+4 <_toto>
0+8066  addd    \*0+4 <_toto>
0+8068  bra     0+8000 <_start>
0+8068  bra     0+8000 <_start>
0+806a  bne     0+8068 
0+806a  bne     0+8068 
0+806c  beq     0+8074 
0+806c  beq     0+8074 
0+806e  addd    \*0+4 <_toto>
0+806e  addd    \*0+4 <_toto>
0+8070  beq     0+8074 
0+8070  beq     0+8074 
0+8072  addd    \*0+4 <_toto>
0+8072  addd    \*0+4 <_toto>
0+8074  addd    \*0+4 <_toto>
0+8074  addd    \*0+4 <_toto>
0+8076  rts
0+8076  rts
 
 

powered by: WebSVN 2.1.0

© copyright 1999-2024 OpenCores.org, equivalent to Oliscience, all rights reserved. OpenCores®, registered trademark.