OpenCores
URL https://opencores.org/ocsvn/openrisc_me/openrisc_me/trunk

Subversion Repositories openrisc_me

[/] [openrisc/] [trunk/] [gnu-src/] [binutils-2.18.50/] [ld/] [testsuite/] [ld-m68hc11/] [relax-group.d] - Diff between revs 38 and 156

Only display areas with differences | Details | Blame | View Log

Rev 38 Rev 156
#source: relax-group.s
#source: relax-group.s
#as: -m68hc11
#as: -m68hc11
#ld: --relax
#ld: --relax
#objdump: -d --prefix-addresses -r
#objdump: -d --prefix-addresses -r
#target: m6811-*-* m6812-*-*
#target: m6811-*-* m6812-*-*
.*: +file format elf32-m68hc11
.*: +file format elf32-m68hc11
Disassembly of section .text:
Disassembly of section .text:
0+8000 <_start> bset    \*0+ <__bss_size> #\$04
0+8000 <_start> bset    \*0+ <__bss_size> #\$04
0+8003  bset    \*0+ <__bss_size> #\$04
0+8003  bset    \*0+ <__bss_size> #\$04
0+8006  bset    \*0+3 <__bss_size\+0x3> #\$04
0+8006  bset    \*0+3 <__bss_size\+0x3> #\$04
0+8009  bset    \*0+4  #\$08
0+8009  bset    \*0+4  #\$08
0+800c  bset    \*0+3 <__bss_size\+0x3> #\$04
0+800c  bset    \*0+3 <__bss_size\+0x3> #\$04
0+800f  bset    \*0+4  #\$08
0+800f  bset    \*0+4  #\$08
0+8012  bset    \*0+6  #\$04
0+8012  bset    \*0+6  #\$04
0+8015  bset    \*0+7  #\$08
0+8015  bset    \*0+7  #\$08
0+8018  bset    \*0+8  #\$0c
0+8018  bset    \*0+8  #\$0c
0+801b  bset    \*0+9  #\$0c
0+801b  bset    \*0+9  #\$0c
0+801e  bset    \*0+a  #\$0c
0+801e  bset    \*0+a  #\$0c
0+8021  bset    \*0+b  #\$0c
0+8021  bset    \*0+b  #\$0c
0+8024  bset    \*0+6  #\$04
0+8024  bset    \*0+6  #\$04
0+8027  bset    \*0+7  #\$08
0+8027  bset    \*0+7  #\$08
0+802a  bset    \*0+8  #\$0c
0+802a  bset    \*0+8  #\$0c
0+802d  bset    \*0+9  #\$0c
0+802d  bset    \*0+9  #\$0c
0+8030  bset    \*0+a  #\$0c
0+8030  bset    \*0+a  #\$0c
0+8033  bset    \*0+b  #\$0c
0+8033  bset    \*0+b  #\$0c
0+8036  bra     0+8000 <_start>
0+8036  bra     0+8000 <_start>
0+8038  ldx     #0+fe 
0+8038  ldx     #0+fe 
0+803b  bset    \*0+fe  #\$04
0+803b  bset    \*0+fe  #\$04
0+803e  bset    \*0+ff  #\$08
0+803e  bset    \*0+ff  #\$08
0+8041  bset    2,x #\$0c
0+8041  bset    2,x #\$0c
0+8044  bset    3,x #\$0c
0+8044  bset    3,x #\$0c
0+8047  bset    4,x #\$0c
0+8047  bset    4,x #\$0c
0+804a  bset    5,x #\$0c
0+804a  bset    5,x #\$0c
0+804d  ldy     #0+fe 
0+804d  ldy     #0+fe 
0+8051  bset    \*0+fe  #\$04
0+8051  bset    \*0+fe  #\$04
0+8054  bset    \*0+ff  #\$08
0+8054  bset    \*0+ff  #\$08
0+8057  bset    2,y #\$0c
0+8057  bset    2,y #\$0c
0+805b  bset    3,y #\$0c
0+805b  bset    3,y #\$0c
0+805f  bset    4,y #\$0c
0+805f  bset    4,y #\$0c
0+8063  bset    5,y #\$0c
0+8063  bset    5,y #\$0c
0+8067  bclr    \*0+a  #\$04
0+8067  bclr    \*0+a  #\$04
0+806a  bclr    \*0+b  #\$08
0+806a  bclr    \*0+b  #\$08
0+806d  bclr    \*0+1a  #\$04
0+806d  bclr    \*0+1a  #\$04
0+8070  bclr    \*0+1b  #\$08
0+8070  bclr    \*0+1b  #\$08
0+8073  brset   \*0+8  #\$04 0+8073 
0+8073  brset   \*0+8  #\$04 0+8073 
0+8077  brset   \*0+8  #\$04 0+8077 
0+8077  brset   \*0+8  #\$04 0+8077 
0+807b  brset   \*0+8  #\$04 0+8094 
0+807b  brset   \*0+8  #\$04 0+8094 
0+807f  brset   \*0+8  #\$04 0+8094 
0+807f  brset   \*0+8  #\$04 0+8094 
0+8083  brclr   \*0+8  #\$04 0+8083 
0+8083  brclr   \*0+8  #\$04 0+8083 
0+8087  brclr   \*0+8  #\$04 0+8087 
0+8087  brclr   \*0+8  #\$04 0+8087 
0+808b  brclr   \*0+8  #\$04 0+8094 
0+808b  brclr   \*0+8  #\$04 0+8094 
0+808f  brclr   \*0+8  #\$04 0+8094 
0+808f  brclr   \*0+8  #\$04 0+8094 
0+8093  nop
0+8093  nop
0+8094  bset    0,x #\$04
0+8094  bset    0,x #\$04
0+8097  ldx     #0+ <__bss_size>
0+8097  ldx     #0+ <__bss_size>
0+809a  ldy     #0+8 
0+809a  ldy     #0+8 
0+809e  rts
0+809e  rts
0+809f  ldx     #0+ <__bss_size>
0+809f  ldx     #0+ <__bss_size>
0+80a2  bset    0,x #\$05
0+80a2  bset    0,x #\$05
0+80a5  jmp     0+8000 <_start>
0+80a5  jmp     0+8000 <_start>
0+80a8  rts
0+80a8  rts
 
 

powered by: WebSVN 2.1.0

© copyright 1999-2024 OpenCores.org, equivalent to Oliscience, all rights reserved. OpenCores®, registered trademark.