OpenCores
URL https://opencores.org/ocsvn/phr/phr/trunk

Subversion Repositories phr

[/] [phr/] [trunk/] [doc/] [informe-tesis/] [reports/] [PPS/] [maximiq/] [manual usuario/] [tex/] [intro.tex] - Diff between revs 144 and 145

Go to most recent revision | Only display areas with differences | Details | Blame | View Log

Rev 144 Rev 145
\chapter{Descripción general}
\chapter{Descripción general}
 
 
INTRO
INTRO
 
 
\section{Caracteristicas}
\section{Caracteristicas}
 
 
Entre las características de la placa PHR se pueden destacar:
Entre las características de la placa PHR se pueden destacar:
 
 
\begin{description}
\begin{description}
\item [FPGA:] Xilinx Spartan-3A XC3S200A.
\item [FPGA:] Xilinx Spartan-3A XC3S200A.
\item [PROM:] Xilinx XCF02S.
\item [PROM:] Xilinx XCF02S.
\item Proposito general io (corrientes)
\item Proposito general io (corrientes)
\item Conector Modulos expansion
\item Conector Modulos expansion
\item Voltaje de operación
\item Voltaje de operación
\item Voltaje de entrada (recomendado): xV - yV.
\item Voltaje de entrada (recomendado): xV - yV.
\item Voltaje de entrada (limite): xV - yV.
\item Voltaje de entrada (limite): xV - yV.
\item Corriente de entrada [...]
\item Corriente de entrada [...]
\item [Relojes:] 4 relojes en total:
\item [Relojes:] 4 relojes en total:
        \begin{description}
        \begin{description}
        \item [Clock 0:] 50 MHz.
        \item [Clock 0:] 50 MHz.
        \item [Clock 1:] Seleccionable entre 16 MHz, 1 MHz, 500 kHz y 250 kHz.
        \item [Clock 1:] Seleccionable entre 16 MHz, 1 MHz, 500 kHz y 250 kHz.
        \item [Clock 2:] Seleccionable entre 125 kHz, 62.5 kHz, 31.25 kHz, 15.625 kHz.
        \item [Clock 2:] Seleccionable entre 125 kHz, 62.5 kHz, 31.25 kHz, 15.625 kHz.
        \item [Clock 3:] Seleccionable entre 3.91 kHz, 1.95 kHz, 977 Hz.
        \item [Clock 3:] Seleccionable entre 3.91 kHz, 1.95 kHz, 977 Hz.
   \end{description}
   \end{description}
\item Multiplicidad de periféricos:
\item Multiplicidad de periféricos:
        \begin{itemize}
        \begin{itemize}
        \item 8 LEDs.
        \item 8 LEDs.
        \item 8 llaves (DIP switch).
        \item 8 llaves (DIP switch).
        \item 4 pulsadores.
        \item 4 pulsadores.
        \item Displays.
        \item Displays.
        \item Puerto serie.
        \item Puerto serie.
        \end{itemize}
        \end{itemize}
\end{description}
\end{description}
 
 
\section{Componentes de la placa principal}
\section{Componentes de la placa principal}
 
 
En la Fig. \ref{intro:componentes} se tiene la vista superior de la placa PHR con sus principales componentes demarcados. Según la numeración, éstos componentes son:
En la Fig. \ref{intro:componentes} se tiene la vista superior de la placa PHR con sus principales componentes demarcados. Según la numeración, éstos componentes son:
 
 
\begin{figure}[h]
\begin{figure}[h]
\begin{center}
\begin{center}
  \includegraphics{./img/intro/phr_top.pdf}
  \includegraphics{./img/intro/phr_top.pdf}
\end{center}
\end{center}
\caption{Componentes de la placa PHR}
\caption{Componentes de la placa PHR}
\label{intro:componentes}
\label{intro:componentes}
\end{figure}
\end{figure}
 
 
 
 
\begin{enumerate}
\begin{enumerate}
 
 
 
\setlength{\itemsep}{0pt}
 
\setlength{\parskip}{0pt}
 
\setlength{\parsep}{0pt}
 
 
\item Selector de clock.
\item Selector de clock.
\item I/O de propósito general (GPIO).
\item I/O de propósito general (GPIO).
\item Conector de módulos externos.
\item Conector de módulos externos.
\item Entrada de alimentación (5V).
\item Entrada de alimentación (5V).
\item Boton de RESET.
\item Boton de RESET.
\item Conector de la plaqueta OOCDLink.
\item Conector de la plaqueta OOCDLink.
\item Alimentación plaqueta S3Power.
\item Alimentación plaqueta S3Power.
\item Memoria PROM.
\item Memoria PROM.
\item LEDs.
\item LEDs.
\item Llaves DIP.
\item Llaves DIP.
\item FPGA.
\item FPGA.
\item Botones pulsadores.
\item Botones pulsadores.
\item Display de 7 segmentos cuádruple.
\item Display de 7 segmentos cuádruple.
\item Conector para puerto serie.
\item Conector para puerto serie.
\item Tensiones de alimentación para el FPGA.
\item Tensiones de alimentación para el FPGA.
\end{enumerate}
\end{enumerate}
 
 
 
 
 
 
 
 
 
 

powered by: WebSVN 2.1.0

© copyright 1999-2024 OpenCores.org, equivalent to Oliscience, all rights reserved. OpenCores®, registered trademark.