OpenCores
URL https://opencores.org/ocsvn/phr/phr/trunk

Subversion Repositories phr

[/] [phr/] [trunk/] [doc/] [informe-tesis/] [reports/] [PPS/] [maximiq/] [manual usuario/] [tex/] [s3power.tex] - Diff between revs 149 and 162

Go to most recent revision | Show entire file | Details | Blame | View Log

Rev 149 Rev 162
Line 13... Line 13...
\end{figure}
\end{figure}
 
 
La placa se alimenta con una tensión de 5V y en la salida es capaz de proporcionar tres valores de tensión regulados:
La placa se alimenta con una tensión de 5V y en la salida es capaz de proporcionar tres valores de tensión regulados:
 
 
\begin{itemize}
\begin{itemize}
\item 1.25V y 2.5A para la lógica interna.
\item 1.2V y 2.5A para la lógica interna.
\item 3.3V y 2.5A para los bancos de pines.
\item 3.3V y 2.5A para los bancos de pines.
\item 2.4V y 200mA para el módulo de comunicación JTAG.
\item 2.5V y 200mA para el módulo de comunicación JTAG.
\end{itemize}
\end{itemize}
 
 
El componente principal de la placa es el chip TPS75003 que no solo se encarga de regular las tensiones, sino que además asegura un arranque lo suficientemente suave para las FPGA actuales y sus predecesoras con requerimientos mas exigentes. Un diagrama temporal de la repuesta en el arranque se muestra en la Fig. \ref{s3power:arranque}.
El componente principal de la placa es el chip TPS75003 que no solo se encarga de regular las tensiones, sino que además asegura un arranque lo suficientemente suave para las FPGA actuales y sus predecesoras con requerimientos mas exigentes. Un diagrama temporal de la repuesta en el arranque se muestra en la Fig. \ref{s3power:arranque}.
 
 
\begin{figure}[h]
\begin{figure}[h]

powered by: WebSVN 2.1.0

© copyright 1999-2024 OpenCores.org, equivalent to Oliscience, all rights reserved. OpenCores®, registered trademark.