OpenCores
URL https://opencores.org/ocsvn/usb_dongle_fpga/usb_dongle_fpga/trunk

Subversion Repositories usb_dongle_fpga

[/] [usb_dongle_fpga/] [trunk/] [altera_quartus_proj/] [dongle_syn.pin] - Diff between revs 28 and 38

Go to most recent revision | Show entire file | Details | Blame | View Log

Rev 28 Rev 38
Line 126... Line 126...
fl_addr[19]                  : 67        : output : LVCMOS            :         : 4         : Y
fl_addr[19]                  : 67        : output : LVCMOS            :         : 4         : Y
fl_addr[20]                  : 68        : output : LVCMOS            :         : 4         : Y
fl_addr[20]                  : 68        : output : LVCMOS            :         : 4         : Y
fl_addr[21]                  : 69        : output : LVCMOS            :         : 4         : Y
fl_addr[21]                  : 69        : output : LVCMOS            :         : 4         : Y
fl_addr[22]                  : 70        : output : LVCMOS            :         : 4         : Y
fl_addr[22]                  : 70        : output : LVCMOS            :         : 4         : Y
fl_addr[0]                   : 71        : output : LVCMOS            :         : 4         : Y
fl_addr[0]                   : 71        : output : LVCMOS            :         : 4         : Y
seg_out[7]                   : 72        : output : LVCMOS            :         : 4         : N
fl_rp_n                      : 72        : output : LVCMOS            :         : 4         : N
fl_rp_n                      : 73        : output : LVCMOS            :         : 3         : N
seg_out[7]                   : 73        : output : LVCMOS            :         : 3         : N
hdr[9]                       : 74        : bidir  : LVCMOS            :         : 3         : Y
hdr[9]                       : 74        : bidir  : LVCMOS            :         : 3         : Y
hdr[8]                       : 75        : bidir  : LVCMOS            :         : 3         : Y
hdr[8]                       : 75        : bidir  : LVCMOS            :         : 3         : Y
hdr[7]                       : 76        : bidir  : LVCMOS            :         : 3         : Y
hdr[7]                       : 76        : bidir  : LVCMOS            :         : 3         : Y
hdr[6]                       : 77        : bidir  : LVCMOS            :         : 3         : Y
hdr[6]                       : 77        : bidir  : LVCMOS            :         : 3         : Y
hdr[5]                       : 78        : bidir  : LVCMOS            :         : 3         : Y
hdr[5]                       : 78        : bidir  : LVCMOS            :         : 3         : Y

powered by: WebSVN 2.1.0

© copyright 1999-2024 OpenCores.org, equivalent to Oliscience, all rights reserved. OpenCores®, registered trademark.