URL
https://opencores.org/ocsvn/versatile_mem_ctrl/versatile_mem_ctrl/trunk
Go to most recent revision |
Show entire file |
Details |
Blame |
View Log
Rev 29 |
Rev 32 |
Line 177... |
Line 177... |
//.wb_we_i_0(),
|
//.wb_we_i_0(),
|
.wb_cyc_i_0(wb_cyc_i_v),
|
.wb_cyc_i_0(wb_cyc_i_v),
|
.wb_stb_i_0(wb_stb_i_v),
|
.wb_stb_i_0(wb_stb_i_v),
|
.wb_ack_o_0(wb_ack_o_v),
|
.wb_ack_o_0(wb_ack_o_v),
|
// wb clk1
|
// wb clk1
|
/* .wb_dat_i_1(),
|
.wb_dat_i_1(),
|
.wb_dat_o_1(),
|
.wb_dat_o_1(),
|
.wb_adr_i_1(),
|
.wb_adr_i_1(),
|
.wb_sel_i_1(),
|
//.wb_sel_i_1(),
|
.wb_cti_i_1(),
|
//.wb_cti_i_1(),
|
.wb_bte_i_1(),
|
//.wb_bte_i_1(),
|
.wb_we_i_1(),
|
//.wb_we_i_1(),
|
.wb_cyc_i_1(),
|
.wb_cyc_i_1(),
|
.wb_stb_i_1(),
|
.wb_stb_i_1(),
|
.wb_ack_o_1(), */
|
.wb_ack_o_1(),
|
// wb clk2
|
// wb clk2
|
/* .wb_dat_i_2(),
|
.wb_dat_i_2(),
|
.wb_dat_o_2(),
|
.wb_dat_o_2(),
|
.wb_adr_i_2(),
|
.wb_adr_i_2(),
|
.wb_sel_i_2(),
|
//.wb_sel_i_2(),
|
.wb_cti_i_2(),
|
//.wb_cti_i_2(),
|
.wb_bte_i_2(),
|
//.wb_bte_i_2(),
|
.wb_we_i_2(),
|
//.wb_we_i_2(),
|
.wb_cyc_i_2(),
|
.wb_cyc_i_2(),
|
.wb_stb_i_2(),
|
.wb_stb_i_2(),
|
.wb_ack_o_2(), */
|
.wb_ack_o_2(),
|
// wb clk3
|
// wb clk3
|
/* .wb_dat_i_3(),
|
.wb_dat_i_3(),
|
.wb_dat_o_3(),
|
.wb_dat_o_3(),
|
.wb_adr_i_3(),
|
.wb_adr_i_3(),
|
.wb_sel_i_3(),
|
//.wb_sel_i_3(),
|
.wb_cti_i_3(),
|
//.wb_cti_i_3(),
|
.wb_bte_i_3(),
|
//.wb_bte_i_3(),
|
.wb_we_i_3(),
|
//.wb_we_i_3(),
|
.wb_cyc_i_3(),
|
.wb_cyc_i_3(),
|
.wb_stb_i_3(),
|
.wb_stb_i_3(),
|
.wb_ack_o_3(), */
|
.wb_ack_o_3(),
|
// SDR SDRAM 16
|
// SDR SDRAM 16
|
`ifdef SDR_16
|
`ifdef SDR_16
|
.ba_pad_o(ba),
|
.ba_pad_o(ba),
|
.a_pad_o(a),
|
.a_pad_o(a),
|
.cs_n_pad_o(cs_n),
|
.cs_n_pad_o(cs_n),
|
© copyright 1999-2025
OpenCores.org, equivalent to Oliscience, all rights reserved. OpenCores®, registered trademark.