URL
https://opencores.org/ocsvn/loadbalancer/loadbalancer/trunk
Subversion Repositories loadbalancer
[/] [loadbalancer/] [trunk/] [LB.pin] - Rev 2
Compare with Previous | Blame | View Log
-- Copyright (C) 1991-2007 Altera Corporation
-- Your use of Altera Corporation's design tools, logic functions
-- and other software and tools, and its AMPP partner logic
-- functions, and any output files from any of the foregoing
-- (including device programming or simulation files), and any
-- associated documentation or information are expressly subject
-- to the terms and conditions of the Altera Program License
-- Subscription Agreement, Altera MegaCore Function License
-- Agreement, or other applicable license agreement, including,
-- without limitation, that your use is for the sole purpose of
-- programming logic devices manufactured by Altera and sold by
-- Altera or its authorized distributors. Please refer to the
-- applicable agreement for further details.
--
-- This is a Quartus II output file. It is for reporting purposes only, and is
-- not intended for use as a Quartus II input file. This file cannot be used
-- to make Quartus II pin assignments - for instructions on how to make pin
-- assignments, please see Quartus II help.
---------------------------------------------------------------------------------
---------------------------------------------------------------------------------
-- NC : No Connect. This pin has no internal connection to the device.
-- DNU : Do Not Use. This pin MUST NOT be connected.
-- VCCPGM : Dedicated power pin for configuration, which MUST be connected to 1.8V, 2.5V or 3.0V depending on the needs of the configuration device.
-- VCCINT : Dedicated power pin, which MUST be connected to VCC (1.2V).
-- VCCIO : Dedicated power pin, which MUST be connected to VCC
-- of its bank.
-- Bank 1: 3.3V
-- Bank 2: 3.3V
-- Bank 3: 3.3V
-- Bank 4: 3.3V
-- Bank 5: 3.3V
-- Bank 6: 3.3V
-- Bank 7: 3.3V
-- Bank 8: 3.3V
-- Bank 9: 3.3V
-- Bank 10: 3.3V
-- GND : Dedicated ground pin. Dedicated GND pins MUST be connected to GND.
-- It can also be used to report unused dedicated pins. The connection
-- on the board for unused dedicated pins depends on whether this will
-- be used in a future design. One example is device migration. When
-- using device migration, refer to the device pin-tables. If it is a
-- GND pin in the pin table or if it will not be used in a future design
-- for another purpose the it MUST be connected to GND. If it is an unused
-- dedicated pin, then it can be connected to a valid signal on the board
-- (low, high, or toggling) if that signal is required for a different
-- revision of the design.
-- GND+ : Unused input pin. It can also be used to report unused dual-purpose pins.
-- This pin should be connected to GND. It may also be connected to a
-- valid signal on the board (low, high, or toggling) if that signal
-- is required for a different revision of the design.
-- GND* : Unused I/O pin. For transceiver I/O banks (Bank 13, 14, 15, 16 and 17),
-- connect each pin marked GND* either individually through a 10 kohm resistor
-- to GND or tie all pins together and connect through a single 10 kohm resistor
-- to GND.
-- For non-transceiver I/O banks, connect each pin marked GND* directly to GND
-- or leave it unconnected.
-- RESERVED : Unused I/O pin, which MUST be left unconnected.
-- RESERVED_INPUT : Pin is tri-stated and should be connected to the board.
-- RESERVED_INPUT_WITH_WEAK_PULLUP : Pin is tri-stated with internal weak pull-up resistor.
-- RESERVED_INPUT_WITH_BUS_HOLD : Pin is tri-stated with bus-hold circuitry.
-- RESERVED_OUTPUT_DRIVEN_HIGH : Pin is output driven high.
---------------------------------------------------------------------------------
---------------------------------------------------------------------------------
-- Pin directions (input, output or bidir) are based on device operating in user mode.
---------------------------------------------------------------------------------
Quartus II Version 7.2 Build 207 03/18/2008 Service Pack 3 SJ Full Version
CHIP "LB" ASSIGNED TO AN: EP2S15F484C3
Pin Name/Usage : Location : Dir. : I/O Standard : Voltage : I/O Bank : User Assignment
-------------------------------------------------------------------------------------------------------------
GND : A1 : gnd : : : :
TEMPDIODEp : A2 : : : : :
VCCIO4 : A3 : power : : 3.3V : 4 :
MSEL3 : A4 : : : : 4 :
out_port[1] : A5 : output : 3.3-V LVTTL : : 4 : N
in_data[23] : A6 : input : 3.3-V LVTTL : : 4 : N
in_data[1] : A7 : input : 3.3-V LVTTL : : 4 : N
in_data[15] : A8 : input : 3.3-V LVTTL : : 4 : N
GND : A9 : gnd : : : :
in_data[33] : A10 : input : 3.3-V LVTTL : : 9 : N
VCCIO4 : A11 : power : : 3.3V : 4 :
VCCIO3 : A12 : power : : 3.3V : 3 :
in_data[55] : A13 : input : 3.3-V LVTTL : : 3 : N
GND : A14 : gnd : : : :
in_data[50] : A15 : input : 3.3-V LVTTL : : 3 : N
GND* : A16 : : : : 3 :
GND* : A17 : : : : 3 :
GND* : A18 : : : : 3 :
GND* : A19 : : : : 3 :
VCCIO3 : A20 : power : : 3.3V : 3 :
nCE : A21 : : : : 3 :
GND : A22 : gnd : : : :
VCCIO6 : AA1 : power : : 3.3V : 6 :
GND : AA2 : gnd : : : :
nCEO : AA3 : : : : 7 :
GND* : AA4 : : : : 7 :
in_ctrl[7] : AA5 : input : 3.3-V LVTTL : : 7 : N
out_port[6] : AA6 : output : 3.3-V LVTTL : : 7 : N
in_data[22] : AA7 : input : 3.3-V LVTTL : : 7 : N
in_data[4] : AA8 : input : 3.3-V LVTTL : : 7 : N
out_mac[31] : AA9 : output : 3.3-V LVTTL : : 10 : N
out_mac[34] : AA10 : output : 3.3-V LVTTL : : 10 : N
out_mac[19] : AA11 : output : 3.3-V LVTTL : : 7 : N
out_mac[11] : AA12 : output : 3.3-V LVTTL : : 8 : N
out_mac[45] : AA13 : output : 3.3-V LVTTL : : 8 : N
VREFB8 : AA14 : power : : : 8 :
out_mac[15] : AA15 : output : 3.3-V LVTTL : : 8 : N
GND* : AA16 : : : : 8 :
GND* : AA17 : : : : 8 :
GND* : AA18 : : : : 8 :
TCK : AA19 : input : : : 8 :
TMS : AA20 : input : : : 8 :
GND : AA21 : gnd : : : :
VCCIO1 : AA22 : power : : 3.3V : 1 :
GND : AB1 : gnd : : : :
nIO_PULLUP : AB2 : : : : 7 :
VCCIO7 : AB3 : power : : 3.3V : 7 :
GND : AB4 : gnd : : : :
out_mac[1] : AB5 : output : 3.3-V LVTTL : : 7 : N
in_ctrl[0] : AB6 : input : 3.3-V LVTTL : : 7 : N
out_port[7] : AB7 : output : 3.3-V LVTTL : : 7 : N
out_mac[36] : AB8 : output : 3.3-V LVTTL : : 7 : N
GND : AB9 : gnd : : : :
out_mac[26] : AB10 : output : 3.3-V LVTTL : : 10 : N
VCCIO7 : AB11 : power : : 3.3V : 7 :
VCCIO8 : AB12 : power : : 3.3V : 8 :
out_mac[17] : AB13 : output : 3.3-V LVTTL : : 8 : N
GND : AB14 : gnd : : : :
out_mac[12] : AB15 : output : 3.3-V LVTTL : : 8 : N
GND* : AB16 : : : : 8 :
GND* : AB17 : : : : 8 :
GND* : AB18 : : : : 8 :
TRST : AB19 : input : : : 8 :
VCCIO8 : AB20 : power : : 3.3V : 8 :
TDI : AB21 : input : : : 8 :
GND : AB22 : gnd : : : :
VCCIO5 : B1 : power : : 3.3V : 5 :
GND : B2 : gnd : : : :
TDO : B3 : output : : : 4 :
MSEL2 : B4 : : : : 4 :
out_mac[3] : B5 : output : 3.3-V LVTTL : : 4 : N
GND* : B6 : : : : 4 :
in_rd : B7 : input : 3.3-V LVTTL : : 4 : N
in_data[12] : B8 : input : 3.3-V LVTTL : : 4 : N
in_data[0] : B9 : input : 3.3-V LVTTL : : 9 : N
GND* : B10 : : : : 9 :
in_data[32] : B11 : input : 3.3-V LVTTL : : 4 : N
in_data[43] : B12 : input : 3.3-V LVTTL : : 4 : N
in_data[61] : B13 : input : 3.3-V LVTTL : : 3 : N
VREFB3 : B14 : power : : : 3 :
in_data[45] : B15 : input : 3.3-V LVTTL : : 3 : N
GND* : B16 : : : : 3 :
GND* : B17 : : : : 3 :
GND* : B18 : : : : 3 :
GND* : B19 : : : : 3 :
nSTATUS : B20 : : : : 3 :
GND : B21 : gnd : : : :
VCCIO2 : B22 : power : : 3.3V : 2 :
GND* : C1 : : : : 5 :
GND* : C2 : : : : 5 :
TEMPDIODEn : C3 : : : : :
GND* : C4 : : : : 4 :
in_key[1] : C5 : input : 3.3-V LVTTL : : 4 : N
GND* : C6 : : : : 4 :
in_data[5] : C7 : input : 3.3-V LVTTL : : 4 : N
in_data[2] : C8 : input : 3.3-V LVTTL : : 4 : N
in_data[13] : C9 : input : 3.3-V LVTTL : : 9 : N
in_data[41] : C10 : input : 3.3-V LVTTL : : 9 : N
in_data[42] : C11 : input : 3.3-V LVTTL : : 4 : N
in_data[37] : C12 : input : 3.3-V LVTTL : : 4 : N
out_mac[44] : C13 : output : 3.3-V LVTTL : : 3 : N
GND* : C14 : : : : 3 :
in_data[48] : C15 : input : 3.3-V LVTTL : : 3 : N
in_data[51] : C16 : input : 3.3-V LVTTL : : 3 : N
GND* : C17 : : : : 3 :
GND* : C18 : : : : 3 :
GND* : C19 : : : : 3 :
CONF_DONE : C20 : : : : 3 :
GND* : C21 : : : : 2 :
GND* : C22 : : : : 2 :
GND* : D1 : : : : 5 :
GND* : D2 : : : : 5 :
GND* : D3 : : : : 4 :
MSEL1 : D4 : : : : 4 :
GND* : D5 : : : : 4 :
GND* : D6 : : : : 4 :
VREFB4 : D7 : power : : : 4 :
GND* : D8 : : : : 4 :
VREFB4 : D9 : power : : : 4 :
in_data[40] : D10 : input : 3.3-V LVTTL : : 9 : N
in_data[49] : D11 : input : 3.3-V LVTTL : : 3 : N
GND* : D12 : : : : 3 :
in_data[8] : D13 : input : 3.3-V LVTTL : : 3 : N
GND* : D14 : : : : 3 :
GND* : D15 : : : : 3 :
VREFB3 : D16 : power : : : 3 :
GND* : D17 : : : : 3 :
in_key[0] : D18 : input : 3.3-V LVTTL : : 3 : N
DCLK : D19 : : : : 3 :
in_key[5] : D20 : input : 3.3-V LVTTL : : 3 : N
GND* : D21 : : : : 2 :
GND* : D22 : : : : 2 :
GND* : E1 : : : : 5 :
GND* : E2 : : : : 5 :
GND* : E3 : : : : 5 :
GND* : E4 : : : : 5 :
MSEL0 : E5 : : : : 4 :
GND* : E6 : : : : 4 :
GND* : E7 : : : : 4 :
GND* : E8 : : : : 4 :
GND* : E9 : : : : 4 :
GND* : E10 : : : : 4 :
out_mac[8] : E11 : output : 3.3-V LVTTL : : 3 : N
in_data[52] : E12 : input : 3.3-V LVTTL : : 3 : N
~DATA0~ / RESERVED_INPUT : E13 : input : 3.3-V LVTTL : : 3 : N
GND* : E14 : : : : 3 :
GND* : E15 : : : : 3 :
in_key[3] : E16 : input : 3.3-V LVTTL : : 3 : N
GND* : E17 : : : : 3 :
GND* : E18 : : : : 3 :
GND* : E19 : : : : 2 :
GND* : E20 : : : : 2 :
GND* : E21 : : : : 2 :
GND* : E22 : : : : 2 :
in_key[6] : F1 : input : 3.3-V LVTTL : : 5 : N
GND* : F2 : : : : 5 :
VREFB5 : F3 : power : : : 5 :
GND* : F4 : : : : 5 :
GND* : F5 : : : : 5 :
in_key[4] : F6 : input : 3.3-V LVTTL : : 4 : N
GND* : F7 : : : : 4 :
GND* : F8 : : : : 4 :
GND* : F9 : : : : 4 :
GNDA_PLL5 : F10 : gnd : : : :
GNDA_PLL5 : F11 : gnd : : : :
VCCA_PLL5 : F12 : power : : 1.2V : :
GND* : F13 : : : : 3 :
GND* : F14 : : : : 3 :
GND* : F15 : : : : 3 :
GND* : F16 : : : : 3 :
GND* : F17 : : : : 3 :
VREFB2 : F18 : power : : : 2 :
GND* : F19 : : : : 2 :
GND* : F20 : : : : 2 :
GND* : F21 : : : : 2 :
GND* : F22 : : : : 2 :
GND* : G1 : : : : 5 :
GND* : G2 : : : : 5 :
GND* : G3 : : : : 5 :
GND* : G4 : : : : 5 :
GND* : G5 : : : : 5 :
GND* : G6 : : : : 5 :
GND* : G7 : : : : 4 :
GND* : G8 : : : : 4 :
GND* : G9 : : : : 4 :
VCC_PLL5_OUT : G10 : power : : 3.3V : 9 :
VCCD_PLL5 : G11 : power : : 1.2V : :
in_data[58] : G12 : input : 3.3-V LVTTL : : 3 : N
GND* : G13 : : : : 3 :
GND* : G14 : : : : 3 :
GND* : G15 : : : : 3 :
GND* : G16 : : : : 3 :
GND* : G17 : : : : 2 :
GND* : G18 : : : : 2 :
GND* : G19 : : : : 2 :
GND* : G20 : : : : 2 :
GND* : G21 : : : : 2 :
GND* : G22 : : : : 2 :
GND* : H1 : : : : 5 :
GND* : H2 : : : : 5 :
GND* : H3 : : : : 5 :
GND* : H4 : : : : 5 :
GND* : H5 : : : : 5 :
GND* : H6 : : : : 5 :
GND* : H7 : : : : 4 :
VCCINT : H8 : power : : 1.2V : :
GND* : H9 : : : : 4 :
VCCPD4 : H10 : power : : 3.3V : 4 :
in_data[59] : H11 : input : 3.3-V LVTTL : : 3 : N
in_data[47] : H12 : input : 3.3-V LVTTL : : 3 : N
VCCPD3 : H13 : power : : 3.3V : 3 :
GND* : H14 : : : : 3 :
GND : H15 : gnd : : : :
GND* : H16 : : : : 3 :
GND* : H17 : : : : 2 :
GND* : H18 : : : : 2 :
in_rdy : H19 : output : 3.3-V LVTTL : : 2 : N
GND* : H20 : : : : 2 :
GND* : H21 : : : : 2 :
GND* : H22 : : : : 2 :
GND : J1 : gnd : : : :
GND* : J2 : : : : 5 :
in_data[34] : J3 : input : 3.3-V LVTTL : : 5 : N
VREFB5 : J4 : power : : : 5 :
GND* : J5 : : : : 5 :
GND* : J6 : : : : 5 :
GND* : J7 : : : : 5 :
GND* : J8 : : : : 5 :
VCCINT : J9 : power : : 1.2V : :
GND : J10 : gnd : : : :
VCCINT : J11 : power : : 1.2V : :
GND : J12 : gnd : : : :
VCCINT : J13 : power : : 1.2V : :
GND : J14 : gnd : : : :
GND* : J15 : : : : 3 :
GND* : J16 : : : : 2 :
GND* : J17 : : : : 2 :
GND* : J18 : : : : 2 :
GND* : J19 : : : : 2 :
GND* : J20 : : : : 2 :
GND* : J21 : : : : 2 :
GND : J22 : gnd : : : :
out_mac[25] : K1 : output : 3.3-V LVTTL : : 5 : N
in_data[60] : K2 : input : 3.3-V LVTTL : : 5 : N
in_data[62] : K3 : input : 3.3-V LVTTL : : 5 : N
in_data[25] : K4 : input : 3.3-V LVTTL : : 5 : N
GND* : K5 : : : : 5 :
GND* : K6 : : : : 5 :
out_mac[33] : K7 : output : 3.3-V LVTTL : : 5 : N
in_data[10] : K8 : input : 3.3-V LVTTL : : 5 : N
GND : K9 : gnd : : : :
VCCINT : K10 : power : : 1.2V : :
GND : K11 : gnd : : : :
VCCINT : K12 : power : : 1.2V : :
GND : K13 : gnd : : : :
VCCPD2 : K14 : power : : 3.3V : 2 :
in_data[63] : K15 : input : 3.3-V LVTTL : : 2 : N
GND* : K16 : : : : 2 :
GND* : K17 : : : : 2 :
GND* : K18 : : : : 2 :
in_data[31] : K19 : input : 3.3-V LVTTL : : 2 : N
in_data[30] : K20 : input : 3.3-V LVTTL : : 2 : N
in_data[9] : K21 : input : 3.3-V LVTTL : : 2 : N
in_data[56] : K22 : input : 3.3-V LVTTL : : 2 : N
VCCIO5 : L1 : power : : 3.3V : 5 :
out_mac[2] : L2 : output : 3.3-V LVTTL : : 5 : N
in_data[35] : L3 : input : 3.3-V LVTTL : : 5 : N
GNDA_PLL4 : L4 : gnd : : : :
GNDA_PLL4 : L5 : gnd : : : :
VCCD_PLL4 : L6 : power : : 1.2V : :
in_data[57] : L7 : input : 3.3-V LVTTL : : 5 : N
in_data[14] : L8 : input : 3.3-V LVTTL : : 5 : N
VCCPD5 : L9 : power : : 3.3V : 5 :
GND : L10 : gnd : : : :
VCCINT : L11 : power : : 1.2V : :
GND : L12 : gnd : : : :
VCCINT : L13 : power : : 1.2V : :
GND : L14 : gnd : : : :
in_data[11] : L15 : input : 3.3-V LVTTL : : 2 : N
in_data[54] : L16 : input : 3.3-V LVTTL : : 2 : N
GNDA_PLL1 : L17 : gnd : : : :
GNDA_PLL1 : L18 : gnd : : : :
VREFB2 : L19 : power : : : 2 :
in_data[44] : L20 : input : 3.3-V LVTTL : : 2 : N
in_data[36] : L21 : input : 3.3-V LVTTL : : 2 : N
VCCIO2 : L22 : power : : 3.3V : 2 :
VCCIO6 : M1 : power : : 3.3V : 6 :
in_data[38] : M2 : input : 3.3-V LVTTL : : 5 : N
in_data[39] : M3 : input : 3.3-V LVTTL : : 5 : N
VCCA_PLL3 : M4 : power : : 1.2V : :
VCCD_PLL3 : M5 : power : : 1.2V : :
VCCA_PLL4 : M6 : power : : 1.2V : :
GND : M7 : gnd : : : :
VCCINT : M8 : power : : 1.2V : :
GND : M9 : gnd : : : :
VCCINT : M10 : power : : 1.2V : :
GND : M11 : gnd : : : :
VCCINT : M12 : power : : 1.2V : :
GND : M13 : gnd : : : :
VCCINT : M14 : power : : 1.2V : :
GND : M15 : gnd : : : :
VCCD_PLL1 : M16 : power : : 1.2V : :
VCCA_PLL1 : M17 : power : : 1.2V : :
VCCD_PLL2 : M18 : power : : 1.2V : :
VCCA_PLL2 : M19 : power : : 1.2V : :
in_data[46] : M20 : input : 3.3-V LVTTL : : 2 : N
reset : M21 : input : 3.3-V LVTTL : : 2 : N
VCCIO1 : M22 : power : : 3.3V : 1 :
in_data[16] : N1 : input : 3.3-V LVTTL : : 6 : N
in_data[27] : N2 : input : 3.3-V LVTTL : : 6 : N
in_data[19] : N3 : input : 3.3-V LVTTL : : 6 : N
in_data[26] : N4 : input : 3.3-V LVTTL : : 6 : N
GNDA_PLL3 : N5 : gnd : : : :
GNDA_PLL3 : N6 : gnd : : : :
out_mac[35] : N7 : output : 3.3-V LVTTL : : 6 : N
in_data[3] : N8 : input : 3.3-V LVTTL : : 6 : N
VCCPD6 : N9 : power : : 3.3V : 6 :
GND : N10 : gnd : : : :
VCCINT : N11 : power : : 1.2V : :
GND : N12 : gnd : : : :
VCCINT : N13 : power : : 1.2V : :
GND : N14 : gnd : : : :
out_mac[43] : N15 : output : 3.3-V LVTTL : : 1 : N
out_mac[42] : N16 : output : 3.3-V LVTTL : : 1 : N
GNDA_PLL2 : N17 : gnd : : : :
GNDA_PLL2 : N18 : gnd : : : :
in_data[29] : N19 : input : 3.3-V LVTTL : : 1 : N
clk : N20 : input : 3.3-V LVTTL : : 1 : N
out_mac[16] : N21 : output : 3.3-V LVTTL : : 1 : N
in_data[7] : N22 : input : 3.3-V LVTTL : : 1 : N
GND : P1 : gnd : : : :
out_mac[29] : P2 : output : 3.3-V LVTTL : : 6 : N
in_data[20] : P3 : input : 3.3-V LVTTL : : 6 : N
VREFB6 : P4 : power : : : 6 :
out_port[3] : P5 : output : 3.3-V LVTTL : : 6 : N
in_data[28] : P6 : input : 3.3-V LVTTL : : 6 : N
out_mac[27] : P7 : output : 3.3-V LVTTL : : 6 : N
out_mac[24] : P8 : output : 3.3-V LVTTL : : 6 : N
VCCINT : P9 : power : : 1.2V : :
VCCPD7 : P10 : power : : 3.3V : 7 :
GND : P11 : gnd : : : :
VCCINT : P12 : power : : 1.2V : :
GND : P13 : gnd : : : :
VCCINT : P14 : power : : 1.2V : :
VCCPD1 : P15 : power : : 3.3V : 1 :
out_mac[41] : P16 : output : 3.3-V LVTTL : : 1 : N
out_mac[10] : P17 : output : 3.3-V LVTTL : : 1 : N
out_mac[14] : P18 : output : 3.3-V LVTTL : : 1 : N
out_mac[21] : P19 : output : 3.3-V LVTTL : : 1 : N
out_mac[46] : P20 : output : 3.3-V LVTTL : : 1 : N
out_mac[38] : P21 : output : 3.3-V LVTTL : : 1 : N
GND : P22 : gnd : : : :
out_port[4] : R1 : output : 3.3-V LVTTL : : 6 : N
out_mac[4] : R2 : output : 3.3-V LVTTL : : 6 : N
in_data[21] : R3 : input : 3.3-V LVTTL : : 6 : N
in_data[17] : R4 : input : 3.3-V LVTTL : : 6 : N
GND* : R5 : : : : 6 :
out_mac[40] : R6 : output : 3.3-V LVTTL : : 6 : N
in_ctrl[3] : R7 : input : 3.3-V LVTTL : : 6 : N
GND* : R8 : : : : 6 :
GND* : R9 : : : : 7 :
GND : R10 : gnd : : : :
VCC_PLL6_OUT : R11 : power : : 3.3V : 10 :
VCCA_PLL6 : R12 : power : : 1.2V : :
VCCPD8 : R13 : power : : 3.3V : 8 :
GND* : R14 : : : : 8 :
GND* : R15 : : : : 8 :
GND* : R16 : : : : 1 :
GND* : R17 : : : : 1 :
GND* : R18 : : : : 1 :
GND* : R19 : : : : 1 :
VREFB1 : R20 : power : : : 1 :
out_mac[37] : R21 : output : 3.3-V LVTTL : : 1 : N
out_mac[5] : R22 : output : 3.3-V LVTTL : : 1 : N
in_data[24] : T1 : input : 3.3-V LVTTL : : 6 : N
out_mac[30] : T2 : output : 3.3-V LVTTL : : 6 : N
GND* : T3 : : : : 6 :
GND* : T4 : : : : 6 :
GND* : T5 : : : : 6 :
GND* : T6 : : : : 6 :
GND* : T7 : : : : 7 :
GND* : T8 : : : : 7 :
GND* : T9 : : : : 7 :
in_ctrl[4] : T10 : input : 3.3-V LVTTL : : 7 : N
GNDA_PLL6 : T11 : gnd : : : :
GNDA_PLL6 : T12 : gnd : : : :
GND* : T13 : : : : 8 :
GND* : T14 : : : : 8 :
GND* : T15 : : : : 8 :
GND* : T16 : : : : 8 :
GND* : T17 : : : : 1 :
GND* : T18 : : : : 1 :
GND* : T19 : : : : 1 :
GND* : T20 : : : : 1 :
GND* : T21 : : : : 1 :
GND* : T22 : : : : 1 :
GND* : U1 : : : : 6 :
out_port[5] : U2 : output : 3.3-V LVTTL : : 6 : N
VREFB6 : U3 : power : : : 6 :
GND* : U4 : : : : 6 :
GND* : U5 : : : : 6 :
out_rdy : U6 : input : 3.3-V LVTTL : : 7 : N
GND* : U7 : : : : 7 :
GND* : U8 : : : : 7 :
GND* : U9 : : : : 7 :
out_port[2] : U10 : output : 3.3-V LVTTL : : 7 : N
VCCD_PLL6 : U11 : power : : 1.2V : :
in_data[53] : U12 : input : 3.3-V LVTTL : : 8 : N
GND* : U13 : : : : 8 :
GND* : U14 : : : : 8 :
GND* : U15 : : : : 8 :
GND* : U16 : : : : 8 :
GND* : U17 : : : : 1 :
GND* : U18 : : : : 1 :
in_key[8] : U19 : input : 3.3-V LVTTL : : 1 : N
GND* : U20 : : : : 1 :
GND* : U21 : : : : 1 :
GND* : U22 : : : : 1 :
in_ctrl[5] : V1 : input : 3.3-V LVTTL : : 6 : N
in_ctrl[1] : V2 : input : 3.3-V LVTTL : : 6 : N
GND* : V3 : : : : 6 :
GND* : V4 : : : : 6 :
PORSEL : V5 : : : : 7 :
GND* : V6 : : : : 7 :
GND* : V7 : : : : 7 :
GND* : V8 : : : : 7 :
out_mac[22] : V9 : output : 3.3-V LVTTL : : 10 : N
out_port[0] : V10 : output : 3.3-V LVTTL : : 7 : N
out_mac[18] : V11 : output : 3.3-V LVTTL : : 8 : N
out_mac[7] : V12 : output : 3.3-V LVTTL : : 8 : N
GND* : V13 : : : : 8 :
GND* : V14 : : : : 8 :
GND* : V15 : : : : 8 :
in_key[7] : V16 : input : 3.3-V LVTTL : : 8 : N
VCCSEL : V17 : : : : 8 :
GND* : V18 : : : : 1 :
in_key[9] : V19 : input : 3.3-V LVTTL : : 1 : N
VREFB1 : V20 : power : : : 1 :
GND* : V21 : : : : 1 :
GND* : V22 : : : : 1 :
GND* : W1 : : : : 6 :
GND* : W2 : : : : 6 :
GND* : W3 : : : : 6 :
GND* : W4 : : : : 6 :
GND* : W5 : : : : 7 :
VREFB7 : W6 : power : : : 7 :
GND* : W7 : : : : 7 :
VREFB7 : W8 : power : : : 7 :
in_data[18] : W9 : input : 3.3-V LVTTL : : 10 : N
out_mac[32] : W10 : output : 3.3-V LVTTL : : 7 : N
out_mac[20] : W11 : output : 3.3-V LVTTL : : 8 : N
out_mac[6] : W12 : output : 3.3-V LVTTL : : 8 : N
out_mac[39] : W13 : output : 3.3-V LVTTL : : 8 : N
GND* : W14 : : : : 8 :
GND* : W15 : : : : 8 :
in_key[2] : W16 : input : 3.3-V LVTTL : : 8 : N
GND* : W17 : : : : 8 :
nCONFIG : W18 : : : : 8 :
GND* : W19 : : : : 1 :
GND* : W20 : : : : 1 :
GND* : W21 : : : : 1 :
GND* : W22 : : : : 1 :
GND* : Y1 : : : : 6 :
GND* : Y2 : : : : 6 :
GND* : Y3 : : : : 7 :
PLL_ENA : Y4 : : : : 7 :
out_mac[0] : Y5 : output : 3.3-V LVTTL : : 7 : N
in_ctrl[2] : Y6 : input : 3.3-V LVTTL : : 7 : N
in_wr : Y7 : input : 3.3-V LVTTL : : 7 : N
in_ctrl[6] : Y8 : input : 3.3-V LVTTL : : 7 : N
in_data[6] : Y9 : input : 3.3-V LVTTL : : 10 : N
out_mac[28] : Y10 : output : 3.3-V LVTTL : : 7 : N
out_mac[9] : Y11 : output : 3.3-V LVTTL : : 7 : N
out_mac[47] : Y12 : output : 3.3-V LVTTL : : 8 : N
out_mac[23] : Y13 : output : 3.3-V LVTTL : : 8 : N
GND* : Y14 : : : : 8 :
out_mac[13] : Y15 : output : 3.3-V LVTTL : : 8 : N
out_rd_rdy : Y16 : output : 3.3-V LVTTL : : 8 : N
GND* : Y17 : : : : 8 :
GND* : Y18 : : : : 8 :
VREFB8 : Y19 : power : : : 8 :
GND* : Y20 : : : : 8 :
GND* : Y21 : : : : 1 :
GND* : Y22 : : : : 1 :