OpenCores
URL https://opencores.org/ocsvn/pcie_ds_dma/pcie_ds_dma/trunk

Subversion Repositories pcie_ds_dma

[/] [pcie_ds_dma/] [trunk/] [core/] [wishbone/] [doc/] [ru/] [wishbonbe_test.htm] - Rev 12

Compare with Previous | Blame | View Log

<Html>
<Head>
 <Title>Прошивка ПЛИС AMBPEX8_v11_ADMTEST</Title>
 <Meta Http-equiv="Content-Type" Content="text/html; Charset=windows-1251">
 <Link Rel="StyleSheet" Type="text/css" Href="style.css">
</Head>
<Body LeftMargin="5" TopMargin="5" BgColor="#ffffff">
 
<h1>Прошивка WISHBONE_TEST</h1>
<p>Версия документа: 1.0</p>
<hr>
<h2>Общие сведения</h2>
<table border="0" width="90%" cellpadding="6" cellspacing="1">
  <tr>
    <td width="24%" valign="top">
<b>
Назначение</b></td>
    <td width="76%">	<span lang="ru">Проверка обмена</span></td>
  </tr>
  </table>
&nbsp;
<h3>Список тетрад</h3>
<table border="2" cellspacing="0" width="92%" bordercolorlight="#000000" bordercolordark="#000000" cellpadding="2" style="border-collapse: collapse">
  <tr>
    <td width="7%" align="center"><b>№</b></td>
    <td width="19%" align="center"><b>Адрес</b></td>
    <td width="14%" align="center"><b>Название</b></td>
    <td width="38%"><b>&nbsp;Описание</b></td>
  </tr>
  <tr>
    <td width="7%" align="center">0</td>
    <td width="19%" align="center">0x0000 - 0x0FFF</td>
    <td width="14%" align="left"><a href="block_test_check.htm">TEST_CHECK<span lang="ru">_</span>CFG</a></td>
    <td width="38%"><span lang="ru">Блок </span>TEST_CHECK</td>
  </tr>
  <tr>
    <td width="7%" align="center">1</td>
    <td width="19%" align="center">0x1000 - 0x1FFF</td>
    <td width="14%" align="left">TEST_CHECK_DATA</td>
    <td width="38%"><span lang="ru">Область данных блока </span>TEST_CHECK</td>
  </tr>
  <tr>
    <td width="7%" align="center">2</td>
    <td width="19%" align="center">0x2000 - 0x2FFF</td>
    <td width="14%" align="left"><a href="block_test_generate.htm">TEST_GEN_CGF</a></td>
    <td width="38%"><span lang="ru">Блок </span>TEST_GEN</td>
  </tr>
  <tr>
    <td width="7%" align="center">3</td>
    <td width="19%" align="center">0x3000 - 0x3FFF</td>
    <td width="14%" align="left">TEST_GEN_DATA</td>
    <td width="38%"><span lang="ru">Область данных блока </span>TEST_GEN</td>
  </tr>
  </table>
<h3>Сигналы прерывания и запроса DMA</h3>
<p><span lang="ru">Блок </span>TEST_CHECK <span lang="ru">формирует запрос
</span>DMAR0.</p>
<p><span lang="ru">Блок </span>TEST_GEN <span lang="ru">формирует запрос </span>
DMAR1.</p>
<p><span lang="ru">Запрос прерывания не формируется.</span></p>
 
 
 
 
<h3>Описание</h3>
<p><span lang="ru">В адресном пространстве </span>BAR1 <span lang="ru">
расположены два блока управления. Блок </span>TEST_CHECK <span lang="ru">
предназначен для проверки тестовой последовательности. Регистры управления блока 
расположены в области </span>TEST_CHECK_CFG. <span lang="ru">Обращение к ним 
возможно только одиночными 32-х разрядными командами. Байтовые операции не 
поддерживаются. Обмен данными с блоком производится через область </span>
TEST_CHECK_DATA. <span lang="ru">В этой области поддерживаются блочные операции.</span></p>
<p><span lang="ru">Блок </span>TEST_GEN <span lang="ru">предназначен для 
формирования тестовой последовательности. Регистры управления - в области </span>
TEST_GEN_CFG. <span lang="ru">Обмен данными - через область </span>TEST_GEN_DATA.</p>
<hr>
<p>&nbsp;</p>
<p>&nbsp;</p>
 
</Body>
</Html>

Compare with Previous | Blame | View Log

powered by: WebSVN 2.1.0

© copyright 1999-2024 OpenCores.org, equivalent to Oliscience, all rights reserved. OpenCores®, registered trademark.