URL
https://opencores.org/ocsvn/phr/phr/trunk
Subversion Repositories phr
[/] [phr/] [trunk/] [doc/] [informe-tesis/] [phd-thesis-template-master/] [Appendix3/] [appendix2.tex] - Rev 402
Go to most recent revision | Compare with Previous | Blame | View Log
% ******************************* Thesis Appendix B ******************************** \chapter{Esquemáticos} \label{appendix:sche} \ifpdf \graphicspath{{Appendix3/Figs/Raster/}{Appendix3/Figs/PDF/}{Appendix3/Figs/}} \else \graphicspath{{Appendix3/Figs/Vector/}{Appendix3/Figs/}} \fi En sucesivas páginas se muestran los esquemáticos completos para las tres placas utilizadas en el proyecto. Las hojas aparecen en el mismo orden del siguiente listado que explica brevemente cada esquemático: \begin{description} \item [PHRboard.sch] Muestra el chip FPGA y la conexión de sus pines. \item [PHRboard\_power.sch] Muestra la red de capacitores de desacople y bypass. \item [PHRboard\_IOports.sch] En esta hoja se describen mayormente los perífericos de la placa PHR. \item [OOCD\_placa.sch] Es la placa \emph{OOCDLink} encargada de la comunicación con la PC. \item [S3Proto\_Power.sch] Es la placa \emph{S3Power} que provee la energía para el resto de los circuitos. \end{description} \includepdf[landscape=true]{./img/sche/PHRboard.pdf} \includepdf[landscape=true]{./img/sche/PHRboard-Power.pdf} \includepdf[landscape=true]{./img/sche/PHRboard-IOports.pdf} \includepdf[landscape=true]{./img/sche/OOCD_placa.pdf} \includepdf[landscape=true]{./img/sche/S3Proto_Power.pdf}
Go to most recent revision | Compare with Previous | Blame | View Log