URL
https://opencores.org/ocsvn/phr/phr/trunk
Subversion Repositories phr
[/] [phr/] [trunk/] [doc/] [informe-tesis/] [reports/] [schedule_2013-08-01/] [schedule.tex] - Rev 90
Go to most recent revision | Compare with Previous | Blame | View Log
%$Id $ \documentclass[11pt,a4paper,oneside]{article} \usepackage[utf8]{inputenc} \usepackage[spanish]{babel} \usepackage{acronym} \usepackage{graphicx} \usepackage{multicol} \usepackage{balance} %\usepackage{subfig} %\usepackage[cm]{fullpage} \usepackage[a4paper]{geometry} %\usepackage{subfigure} \usepackage{float} \usepackage{fancyhdr} \usepackage{caption} \usepackage{subcaption} \usepackage{amssymb} \title{Plataforma de hardware recofigurable \\ \small{Armado - Testeo y Documentación de las placas de finales}} \author{Luis A. Guanuco} \date{Agosto 2013} \pagestyle{fancy} \addtolength{\textheight}{2cm} %\addtolength{\voffset}{-1cm} %\addtolength{\textwidth}{1cm} \begin{document} \maketitle{} %\chead{\includegraphics[width=0.1\textwidth]{images/logov2_ES}} \begin{figure}[h] \centering \includegraphics[width=0.3\textwidth]{images/logov2_ES} \end{figure} \section{Introducción} La documentación que se presenta en éste reporte describe los pasos a seguir para el \emph{armado, testéo y depuración} de las distintas placas que conformarán la \emph{Plataforma de Hardware Reconfigurable -- PHR}. Se presenta un esquema general de tres etapas, sin embargo, cada una de ellas presenta una complejidad diferente. \begin{thebibliography}{} \bibitem{2012-SSE-FIUBA-NT01-00} Sebastián García, ``Entorno de desarrollo de firmware sobre arquitectura ARM Cortex-M3, basado en herramientas libres'', 31 de Julio del 2013, Versión 0 \bibitem{openocd-manual-autoprobing} \ac{openocd}, ``\ac{openocd} User's Guide'', 25 de Noviembre del 2012, 10.7~Autoprobing, 58~p., Versión 0.7.0-dev \end{thebibliography} \newpage{} \appendix{} \section{Acrónimos} \begin{acronym} \acro{PHR}[PHR]{Plataforma de Hardware Reconfigurable} \acro{openocd}[OpenOCD]{\textsl{Open On-Chip Debugger}} \acro{jtag}[JTAG]{\textsl{Joint Test Action Group}} \acro{TAP}[TAP]{\textsl{Test Access Port}} \acro{SVF}[SVF]{\textsl{Serial Vector Format}} \acro{CPLD}[CPLD]{\textsl{Complex Programmable Logical Device}} \acro{FPGA}[FPGA]{\textsl{Field Programmable Gate Array}} \acro{PROM}[PROM]{\textsl{Programmable Read-Only Memory}} \acro{SO}[SO]{sistema operativo} \acro{GPL}[GPL]{\textsl{General Public License}} \acro{UTN-FRC}{Universidad Tecnológica Nacional -- Facultad Regional Córdoba} \end{acronym} \section{Repositorio de proyecto} El proyecto se encuentra alojado en los servidores de \emph{OpenCores}. Por lo que se puede acceder a los repositorios mediante el siguiente link, \texttt{http://opencores.org/project,phr} De todas formas se pueden comunicar por correo, \texttt{guanucoluis@gmail.com}. \end{document}
Go to most recent revision | Compare with Previous | Blame | View Log