URL
https://opencores.org/ocsvn/yacc/yacc/trunk
Subversion Repositories yacc
[/] [yacc/] [trunk/] [syn/] [altera/] [yacc.pin] - Rev 4
Compare with Previous | Blame | View Log
-- Copyright (C) 1991-2005 Altera Corporation
-- Any megafunction design, and related netlist (encrypted or decrypted),
-- support information, device programming or simulation file, and any other
-- associated documentation or information provided by Altera or a partner
-- under Altera's Megafunction Partnership Program may be used only
-- to program PLD devices (but not masked PLD devices) from Altera. Any
-- other use of such megafunction design, netlist, support information,
-- device programming or simulation file, or any other related documentation
-- or information is prohibited for any other purpose, including, but not
-- limited to modification, reverse engineering, de-compiling, or use with
-- any other silicon devices, unless such use is explicitly licensed under
-- a separate agreement with Altera or a megafunction partner. Title to the
-- intellectual property, including patents, copyrights, trademarks, trade
-- secrets, or maskworks, embodied in any such megafunction design, netlist,
-- support information, device programming or simulation file, or any other
-- related documentation or information provided by Altera or a megafunction
-- partner, remains with Altera, the megafunction partner, or their respective
-- licensors. No other licenses, including any licenses needed under any third
-- party's intellectual property, are provided herein.
--
-- This is a Quartus II output file. It is for reporting purposes only, and is
-- not intended for use as a Quartus II input file. This file cannot be used
-- to make Quartus II pin assignments - for instructions on how to make pin
-- assignments, please see Quartus II help.
---------------------------------------------------------------------------------
---------------------------------------------------------------------------------
-- NC : No Connect. This pin has no internal connection to the device.
-- VCCINT : Dedicated power pin, which MUST be connected to VCC (1.5V).
-- VCCIO : Dedicated power pin, which MUST be connected to VCC
-- of its bank.
-- Bank 1: 3.3V
-- Bank 2: 3.3V
-- Bank 3: 3.3V
-- Bank 4: 3.3V
-- GND : Dedicated ground pin. Dedicated GND pins MUST be connected to GND.
-- It can also be used to report unused dedicated pins. The connection
-- on the board for unused dedicated pins depends on whether this will
-- be used in a future design. One example is device migration. When
-- using device migration, refer to the device pin-tables. If it is a
-- GND pin in the pin table or if it will not be used in a future design
-- for another purpose the it MUST be connected to GND. If it is an unused
-- dedicated pin, then it can be connected to a valid signal on the board
-- (low, high, or toggling) if that signal is required for a different
-- revision of the design.
-- GND+ : Unused input pin. It can also be used to report unused dual-purpose pins.
-- This pin should be connected to GND. It may also be connected to a
-- valid signal on the board (low, high, or toggling) if that signal
-- is required for a different revision of the design.
-- GND* : Unused I/O pin. This pin can either be left unconnected or
-- connected to GND. Connecting this pin to GND will improve the
-- device's immunity to noise.
-- RESERVED : Unused I/O pin, which MUST be left unconnected.
-- RESERVED_INPUT : Pin is tri-stated and should be connected to the board.
---------------------------------------------------------------------------------
Quartus II Version 4.2 Build 178 01/19/2005 Service Pack 1 SJ Web Edition
CHIP "yacc" ASSIGNED TO AN: EP1C12Q240C6
Pin Name/Usage : Location : Dir. : I/O Standard : Voltage : I/O Bank : User Assignment
-------------------------------------------------------------------------------------------------------------
GND* : 1 : : : : 1 :
GND* : 2 : : : : 1 :
GND* : 3 : : : : 1 :
GND* : 4 : : : : 1 :
GND* : 5 : : : : 1 :
GND* : 6 : : : : 1 :
GND* : 7 : : : : 1 :
GND* : 8 : : : : 1 :
VCCIO1 : 9 : power : : 3.3V : 1 :
GND : 10 : gnd : : : :
GND* : 11 : : : : 1 :
GND* : 12 : : : : 1 :
GND* : 13 : : : : 1 :
GND* : 14 : : : : 1 :
GND* : 15 : : : : 1 :
GND* : 16 : : : : 1 :
GND* : 17 : : : : 1 :
GND* : 18 : : : : 1 :
MemoryWData[19] : 19 : output : LVTTL : : 1 : N
MemoryWData[24] : 20 : output : LVTTL : : 1 : N
MemoryWData[9] : 21 : output : LVTTL : : 1 : N
VCCIO1 : 22 : power : : 3.3V : 1 :
MemoryWData[20] : 23 : output : LVTTL : : 1 : N
~nCSO~ / GND* : 24 : output : LVTTL : : 1 : N
DATA0 : 25 : input : : : 1 :
nCONFIG : 26 : : : : 1 :
VCCA_PLL1 : 27 : power : : 1.5V : :
clock : 28 : input : LVTTL : : 1 : Y
GND+ : 29 : : : : 1 :
GNDA_PLL1 : 30 : gnd : : : :
GNDG_PLL1 : 31 : gnd : : : :
nCEO : 32 : : : : 1 :
nCE : 33 : : : : 1 :
MSEL0 : 34 : : : : 1 :
MSEL1 : 35 : : : : 1 :
DCLK : 36 : bidir : : : 1 :
~ASDO~ / GND* : 37 : output : LVTTL : : 1 : N
GND* : 38 : : : : 1 :
GND* : 39 : : : : 1 :
GND : 40 : gnd : : : :
GND* : 41 : : : : 1 :
GND* : 42 : : : : 1 :
GND* : 43 : : : : 1 :
GND* : 44 : : : : 1 :
GND* : 45 : : : : 1 :
GND* : 46 : : : : 1 :
GND* : 47 : : : : 1 :
GND* : 48 : : : : 1 :
GND* : 49 : : : : 1 :
GND* : 50 : : : : 1 :
VCCIO1 : 51 : power : : 3.3V : 1 :
GND : 52 : gnd : : : :
GND* : 53 : : : : 1 :
GND* : 54 : : : : 1 :
GND* : 55 : : : : 1 :
GND* : 56 : : : : 1 :
GND* : 57 : : : : 1 :
GND* : 58 : : : : 1 :
GND* : 59 : : : : 1 :
GND* : 60 : : : : 1 :
GND* : 61 : : : : 4 :
GND* : 62 : : : : 4 :
GND* : 63 : : : : 4 :
GND* : 64 : : : : 4 :
GND* : 65 : : : : 4 :
GND* : 66 : : : : 4 :
GND* : 67 : : : : 4 :
GND* : 68 : : : : 4 :
GND : 69 : gnd : : : :
VCCIO4 : 70 : power : : 3.3V : 4 :
GND : 71 : gnd : : : :
VCCINT : 72 : power : : 1.5V : :
GND* : 73 : : : : 4 :
GND* : 74 : : : : 4 :
MemoryWData[26] : 75 : output : LVTTL : : 4 : N
GND* : 76 : : : : 4 :
MemoryWData[12] : 77 : output : LVTTL : : 4 : N
MemoryWData[10] : 78 : output : LVTTL : : 4 : N
MemoryWData[11] : 79 : output : LVTTL : : 4 : N
GND : 80 : gnd : : : :
VCCINT : 81 : power : : 1.5V : :
MemoryWData[13] : 82 : output : LVTTL : : 4 : N
MemoryWData[14] : 83 : output : LVTTL : : 4 : N
MemoryWData[16] : 84 : output : LVTTL : : 4 : N
MemoryWData[8] : 85 : output : LVTTL : : 4 : N
data_port_address[2] : 86 : output : LVTTL : : 4 : N
MemoryWData[22] : 87 : output : LVTTL : : 4 : N
data_port_address[12] : 88 : output : LVTTL : : 4 : N
GND : 89 : gnd : : : :
VCCINT : 90 : power : : 1.5V : :
GND : 91 : gnd : : : :
VCCIO4 : 92 : power : : 3.3V : 4 :
data_port_address[15] : 93 : output : LVTTL : : 4 : N
data_port_address[10] : 94 : output : LVTTL : : 4 : N
data_port_address[11] : 95 : output : LVTTL : : 4 : N
GND : 96 : gnd : : : :
VCCINT : 97 : power : : 1.5V : :
data_port_address[7] : 98 : output : LVTTL : : 4 : N
data_port_address[5] : 99 : output : LVTTL : : 4 : N
data_port_address[8] : 100 : output : LVTTL : : 4 : N
data_port_address[6] : 101 : output : LVTTL : : 4 : N
GND : 102 : gnd : : : :
VCCINT : 103 : power : : 1.5V : :
MemoryWData[31] : 104 : output : LVTTL : : 4 : N
data_port_address[14] : 105 : output : LVTTL : : 4 : N
data_port_address[9] : 106 : output : LVTTL : : 4 : N
GND* : 107 : : : : 4 :
GND* : 108 : : : : 4 :
GND : 109 : gnd : : : :
VCCINT : 110 : power : : 1.5V : :
GND : 111 : gnd : : : :
VCCIO4 : 112 : power : : 3.3V : 4 :
RXD : 113 : input : LVTTL : : 4 : Y
TXD : 114 : output : LVTTL : : 4 : Y
GND* : 115 : : : : 4 :
GND* : 116 : : : : 4 :
GND* : 117 : : : : 4 :
GND* : 118 : : : : 4 :
GND* : 119 : : : : 4 :
GND* : 120 : : : : 4 :
GND* : 121 : : : : 3 :
GND* : 122 : : : : 3 :
GND* : 123 : : : : 3 :
GND* : 124 : : : : 3 :
GND* : 125 : : : : 3 :
GND* : 126 : : : : 3 :
GND* : 127 : : : : 3 :
GND* : 128 : : : : 3 :
GND : 129 : gnd : : : :
VCCIO3 : 130 : power : : 3.3V : 3 :
GND* : 131 : : : : 3 :
GND* : 132 : : : : 3 :
GND* : 133 : : : : 3 :
GND* : 134 : : : : 3 :
GND* : 135 : : : : 3 :
GND* : 136 : : : : 3 :
GND* : 137 : : : : 3 :
GND* : 138 : : : : 3 :
GND* : 139 : : : : 3 :
MWriteFF : 140 : output : LVTTL : : 3 : N
GND* : 141 : : : : 3 :
GND : 142 : gnd : : : :
data_port_address[3] : 143 : output : LVTTL : : 3 : N
data_port_address[4] : 144 : output : LVTTL : : 3 : N
CONF_DONE : 145 : : : : 3 :
nSTATUS : 146 : : : : 3 :
TCK : 147 : input : : : 3 :
TMS : 148 : input : : : 3 :
TDO : 149 : output : : : 3 :
GNDG_PLL2 : 150 : gnd : : : :
GNDA_PLL2 : 151 : gnd : : : :
GND+ : 152 : : : : 3 :
GND+ : 153 : : : : 3 :
VCCA_PLL2 : 154 : power : : 1.5V : :
TDI : 155 : input : : : 3 :
GND* : 156 : : : : 3 :
VCCIO3 : 157 : power : : 3.3V : 3 :
GND* : 158 : : : : 3 :
GND* : 159 : : : : 3 :
GND* : 160 : : : : 3 :
GND* : 161 : : : : 3 :
GND* : 162 : : : : 3 :
GND* : 163 : : : : 3 :
GND* : 164 : : : : 3 :
GND* : 165 : : : : 3 :
GND* : 166 : : : : 3 :
GND* : 167 : : : : 3 :
GND* : 168 : : : : 3 :
GND* : 169 : : : : 3 :
GND* : 170 : : : : 3 :
GND : 171 : gnd : : : :
VCCIO3 : 172 : power : : 3.3V : 3 :
GND* : 173 : : : : 3 :
GND* : 174 : : : : 3 :
GND* : 175 : : : : 3 :
GND* : 176 : : : : 3 :
GND* : 177 : : : : 3 :
GND* : 178 : : : : 3 :
GND* : 179 : : : : 3 :
GND* : 180 : : : : 3 :
GND* : 181 : : : : 2 :
GND* : 182 : : : : 2 :
GND* : 183 : : : : 2 :
GND* : 184 : : : : 2 :
GND* : 185 : : : : 2 :
GND* : 186 : : : : 2 :
GND* : 187 : : : : 2 :
GND* : 188 : : : : 2 :
VCCIO2 : 189 : power : : 3.3V : 2 :
GND : 190 : gnd : : : :
VCCINT : 191 : power : : 1.5V : :
GND : 192 : gnd : : : :
GND* : 193 : : : : 2 :
GND* : 194 : : : : 2 :
GND* : 195 : : : : 2 :
GND* : 196 : : : : 2 :
GND* : 197 : : : : 2 :
VCCINT : 198 : power : : 1.5V : :
GND : 199 : gnd : : : :
MemoryWData[30] : 200 : output : LVTTL : : 2 : N
MemoryWData[27] : 201 : output : LVTTL : : 2 : N
MemoryWData[28] : 202 : output : LVTTL : : 2 : N
data_port_address[13] : 203 : output : LVTTL : : 2 : N
VCCINT : 204 : power : : 1.5V : :
GND : 205 : gnd : : : :
data_port_address[0] : 206 : output : LVTTL : : 2 : N
data_port_address[1] : 207 : output : LVTTL : : 2 : N
MemoryWData[0] : 208 : output : LVTTL : : 2 : N
VCCIO2 : 209 : power : : 3.3V : 2 :
GND : 210 : gnd : : : :
VCCINT : 211 : power : : 1.5V : :
GND : 212 : gnd : : : :
MemoryWData[1] : 213 : output : LVTTL : : 2 : N
MemoryWData[5] : 214 : output : LVTTL : : 2 : N
MemoryWData[6] : 215 : output : LVTTL : : 2 : N
MemoryWData[18] : 216 : output : LVTTL : : 2 : N
MemoryWData[3] : 217 : output : LVTTL : : 2 : N
MemoryWData[4] : 218 : output : LVTTL : : 2 : N
MemoryWData[2] : 219 : output : LVTTL : : 2 : N
VCCINT : 220 : power : : 1.5V : :
GND : 221 : gnd : : : :
MemoryWData[15] : 222 : output : LVTTL : : 2 : N
MemoryWData[7] : 223 : output : LVTTL : : 2 : N
MemoryWData[21] : 224 : output : LVTTL : : 2 : N
MemoryWData[25] : 225 : output : LVTTL : : 2 : N
MemoryWData[23] : 226 : output : LVTTL : : 2 : N
MemoryWData[17] : 227 : output : LVTTL : : 2 : N
MemoryWData[29] : 228 : output : LVTTL : : 2 : N
VCCINT : 229 : power : : 1.5V : :
GND : 230 : gnd : : : :
VCCIO2 : 231 : power : : 3.3V : 2 :
GND : 232 : gnd : : : :
GND* : 233 : : : : 2 :
GND* : 234 : : : : 2 :
GND* : 235 : : : : 2 :
GND* : 236 : : : : 2 :
GND* : 237 : : : : 2 :
GND* : 238 : : : : 2 :
GND* : 239 : : : : 2 :
Async_Reset : 240 : input : LVTTL : : 2 : Y