OpenCores
URL https://opencores.org/ocsvn/socgen/socgen/trunk

Subversion Repositories socgen

[/] [socgen/] [trunk/] [Projects/] [opencores.org/] [io/] [ip/] [io_module/] [sim/] [testbenches/] [xml/] [io_module_def_duth.design.xml] - Rev 135

Compare with Previous | Blame | View Log

<?xml version="1.0" encoding="UTF-8"?>
<!--           
//                                                                                                    //
// Generated File Do Not EDIT                                                                         //
//                                                                                                    //
// ./tools/verilog/gen_tb -vendor opencores.org -library io  -component io_module  -version def //
//                                                                                                    //
-->           
<ipxact:design
xmlns:ipxact="http://www.accellera.org/XMLSchema/IPXACT/1685-2014"
xmlns:socgen="http://opencores.org"
xmlns:xsi="http://www.w3.org/2001/XMLSchema-instance"
xsi:schemaLocation="http://www.accellera.org/XMLSchema/IPXACT/1685-2014
http://www.accellera.org/XMLSchema/IPXACT/1685-2014/index.xsd">
<ipxact:vendor>opencores.org</ipxact:vendor>
<ipxact:library>io</ipxact:library>
<ipxact:name>io_module</ipxact:name>
<ipxact:version>def_duth.design</ipxact:version>
<ipxact:adHocConnections>

<ipxact:adHocConnection>
<ipxact:name>clk</ipxact:name>
<ipxact:externalPortReference portRef="clk" />
<ipxact:internalPortReference componentRef="dut" portRef="clk" />
</ipxact:adHocConnection>

<ipxact:adHocConnection>
<ipxact:name>cts_pad_in</ipxact:name>
<ipxact:externalPortReference portRef="cts_pad_in" />
<ipxact:internalPortReference componentRef="dut" portRef="cts_pad_in" />
</ipxact:adHocConnection>

<ipxact:adHocConnection>
<ipxact:name>enable</ipxact:name>
<ipxact:externalPortReference portRef="enable" />
<ipxact:internalPortReference componentRef="dut" portRef="enable" />
</ipxact:adHocConnection>

<ipxact:adHocConnection>
<ipxact:name>ext_addr</ipxact:name>
<ipxact:externalPortReference portRef="ext_addr" left="23" right="1" />
<ipxact:internalPortReference componentRef="dut" portRef="ext_addr" />
</ipxact:adHocConnection>

<ipxact:adHocConnection>
<ipxact:name>ext_cs</ipxact:name>
<ipxact:externalPortReference portRef="ext_cs" left="1" right="0" />
<ipxact:internalPortReference componentRef="dut" portRef="ext_cs" />
</ipxact:adHocConnection>

<ipxact:adHocConnection>
<ipxact:name>ext_lb</ipxact:name>
<ipxact:externalPortReference portRef="ext_lb" />
<ipxact:internalPortReference componentRef="dut" portRef="ext_lb" />
</ipxact:adHocConnection>

<ipxact:adHocConnection>
<ipxact:name>ext_rd</ipxact:name>
<ipxact:externalPortReference portRef="ext_rd" />
<ipxact:internalPortReference componentRef="dut" portRef="ext_rd" />
</ipxact:adHocConnection>

<ipxact:adHocConnection>
<ipxact:name>ext_rdata</ipxact:name>
<ipxact:externalPortReference portRef="ext_rdata" left="15" right="0" />
<ipxact:internalPortReference componentRef="dut" portRef="ext_rdata" />
</ipxact:adHocConnection>

<ipxact:adHocConnection>
<ipxact:name>ext_stb</ipxact:name>
<ipxact:externalPortReference portRef="ext_stb" />
<ipxact:internalPortReference componentRef="dut" portRef="ext_stb" />
</ipxact:adHocConnection>

<ipxact:adHocConnection>
<ipxact:name>ext_ub</ipxact:name>
<ipxact:externalPortReference portRef="ext_ub" />
<ipxact:internalPortReference componentRef="dut" portRef="ext_ub" />
</ipxact:adHocConnection>

<ipxact:adHocConnection>
<ipxact:name>ext_wait</ipxact:name>
<ipxact:externalPortReference portRef="ext_wait" />
<ipxact:internalPortReference componentRef="dut" portRef="ext_wait" />
</ipxact:adHocConnection>

<ipxact:adHocConnection>
<ipxact:name>ext_wdata</ipxact:name>
<ipxact:externalPortReference portRef="ext_wdata" left="15" right="0" />
<ipxact:internalPortReference componentRef="dut" portRef="ext_wdata" />
</ipxact:adHocConnection>

<ipxact:adHocConnection>
<ipxact:name>ext_wr</ipxact:name>
<ipxact:externalPortReference portRef="ext_wr" />
<ipxact:internalPortReference componentRef="dut" portRef="ext_wr" />
</ipxact:adHocConnection>

<ipxact:adHocConnection>
<ipxact:name>gpio_0_in</ipxact:name>
<ipxact:externalPortReference portRef="gpio_0_in" left="7" right="0" />
<ipxact:internalPortReference componentRef="dut" portRef="gpio_0_in" />
</ipxact:adHocConnection>

<ipxact:adHocConnection>
<ipxact:name>gpio_0_oe</ipxact:name>
<ipxact:externalPortReference portRef="gpio_0_oe" left="7" right="0" />
<ipxact:internalPortReference componentRef="dut" portRef="gpio_0_oe" />
</ipxact:adHocConnection>

<ipxact:adHocConnection>
<ipxact:name>gpio_0_out</ipxact:name>
<ipxact:externalPortReference portRef="gpio_0_out" left="7" right="0" />
<ipxact:internalPortReference componentRef="dut" portRef="gpio_0_out" />
</ipxact:adHocConnection>

<ipxact:adHocConnection>
<ipxact:name>gpio_1_in</ipxact:name>
<ipxact:externalPortReference portRef="gpio_1_in" left="7" right="0" />
<ipxact:internalPortReference componentRef="dut" portRef="gpio_1_in" />
</ipxact:adHocConnection>

<ipxact:adHocConnection>
<ipxact:name>gpio_1_oe</ipxact:name>
<ipxact:externalPortReference portRef="gpio_1_oe" left="7" right="0" />
<ipxact:internalPortReference componentRef="dut" portRef="gpio_1_oe" />
</ipxact:adHocConnection>

<ipxact:adHocConnection>
<ipxact:name>gpio_1_out</ipxact:name>
<ipxact:externalPortReference portRef="gpio_1_out" left="7" right="0" />
<ipxact:internalPortReference componentRef="dut" portRef="gpio_1_out" />
</ipxact:adHocConnection>

<ipxact:adHocConnection>
<ipxact:name>int_out</ipxact:name>
<ipxact:externalPortReference portRef="int_out" />
<ipxact:internalPortReference componentRef="dut" portRef="int_out" />
</ipxact:adHocConnection>

<ipxact:adHocConnection>
<ipxact:name>mem_addr</ipxact:name>
<ipxact:externalPortReference portRef="mem_addr" left="13" right="0" />
<ipxact:internalPortReference componentRef="dut" portRef="mem_addr" />
</ipxact:adHocConnection>

<ipxact:adHocConnection>
<ipxact:name>mem_cs</ipxact:name>
<ipxact:externalPortReference portRef="mem_cs" />
<ipxact:internalPortReference componentRef="dut" portRef="mem_cs" />
</ipxact:adHocConnection>

<ipxact:adHocConnection>
<ipxact:name>mem_rd</ipxact:name>
<ipxact:externalPortReference portRef="mem_rd" />
<ipxact:internalPortReference componentRef="dut" portRef="mem_rd" />
</ipxact:adHocConnection>

<ipxact:adHocConnection>
<ipxact:name>mem_rdata</ipxact:name>
<ipxact:externalPortReference portRef="mem_rdata" left="15" right="0" />
<ipxact:internalPortReference componentRef="dut" portRef="mem_rdata" />
</ipxact:adHocConnection>

<ipxact:adHocConnection>
<ipxact:name>mem_wait</ipxact:name>
<ipxact:externalPortReference portRef="mem_wait" />
<ipxact:internalPortReference componentRef="dut" portRef="mem_wait" />
</ipxact:adHocConnection>

<ipxact:adHocConnection>
<ipxact:name>mem_wdata</ipxact:name>
<ipxact:externalPortReference portRef="mem_wdata" left="15" right="0" />
<ipxact:internalPortReference componentRef="dut" portRef="mem_wdata" />
</ipxact:adHocConnection>

<ipxact:adHocConnection>
<ipxact:name>mem_wr</ipxact:name>
<ipxact:externalPortReference portRef="mem_wr" />
<ipxact:internalPortReference componentRef="dut" portRef="mem_wr" />
</ipxact:adHocConnection>

<ipxact:adHocConnection>
<ipxact:name>ms_left</ipxact:name>
<ipxact:externalPortReference portRef="ms_left" />
<ipxact:internalPortReference componentRef="dut" portRef="ms_left" />
</ipxact:adHocConnection>

<ipxact:adHocConnection>
<ipxact:name>ms_mid</ipxact:name>
<ipxact:externalPortReference portRef="ms_mid" />
<ipxact:internalPortReference componentRef="dut" portRef="ms_mid" />
</ipxact:adHocConnection>

<ipxact:adHocConnection>
<ipxact:name>ms_right</ipxact:name>
<ipxact:externalPortReference portRef="ms_right" />
<ipxact:internalPortReference componentRef="dut" portRef="ms_right" />
</ipxact:adHocConnection>

<ipxact:adHocConnection>
<ipxact:name>new_packet</ipxact:name>
<ipxact:externalPortReference portRef="new_packet" />
<ipxact:internalPortReference componentRef="dut" portRef="new_packet" />
</ipxact:adHocConnection>

<ipxact:adHocConnection>
<ipxact:name>pic_irq</ipxact:name>
<ipxact:externalPortReference portRef="pic_irq" />
<ipxact:internalPortReference componentRef="dut" portRef="pic_irq" />
</ipxact:adHocConnection>

<ipxact:adHocConnection>
<ipxact:name>pic_irq_in</ipxact:name>
<ipxact:externalPortReference portRef="pic_irq_in" left="7" right="0" />
<ipxact:internalPortReference componentRef="dut" portRef="pic_irq_in" />
</ipxact:adHocConnection>

<ipxact:adHocConnection>
<ipxact:name>pic_nmi</ipxact:name>
<ipxact:externalPortReference portRef="pic_nmi" />
<ipxact:internalPortReference componentRef="dut" portRef="pic_nmi" />
</ipxact:adHocConnection>

<ipxact:adHocConnection>
<ipxact:name>ps2_clk_pad_in</ipxact:name>
<ipxact:externalPortReference portRef="ps2_clk_pad_in" />
<ipxact:internalPortReference componentRef="dut" portRef="ps2_clk_pad_in" />
</ipxact:adHocConnection>

<ipxact:adHocConnection>
<ipxact:name>ps2_clk_pad_oe</ipxact:name>
<ipxact:externalPortReference portRef="ps2_clk_pad_oe" />
<ipxact:internalPortReference componentRef="dut" portRef="ps2_clk_pad_oe" />
</ipxact:adHocConnection>

<ipxact:adHocConnection>
<ipxact:name>ps2_data_avail</ipxact:name>
<ipxact:externalPortReference portRef="ps2_data_avail" />
<ipxact:internalPortReference componentRef="dut" portRef="ps2_data_avail" />
</ipxact:adHocConnection>

<ipxact:adHocConnection>
<ipxact:name>ps2_data_pad_in</ipxact:name>
<ipxact:externalPortReference portRef="ps2_data_pad_in" />
<ipxact:internalPortReference componentRef="dut" portRef="ps2_data_pad_in" />
</ipxact:adHocConnection>

<ipxact:adHocConnection>
<ipxact:name>ps2_data_pad_oe</ipxact:name>
<ipxact:externalPortReference portRef="ps2_data_pad_oe" />
<ipxact:internalPortReference componentRef="dut" portRef="ps2_data_pad_oe" />
</ipxact:adHocConnection>

<ipxact:adHocConnection>
<ipxact:name>reg_mb_addr</ipxact:name>
<ipxact:externalPortReference portRef="reg_mb_addr" left="7" right="0" />
<ipxact:internalPortReference componentRef="dut" portRef="reg_mb_addr" />
</ipxact:adHocConnection>

<ipxact:adHocConnection>
<ipxact:name>reg_mb_cs</ipxact:name>
<ipxact:externalPortReference portRef="reg_mb_cs" />
<ipxact:internalPortReference componentRef="dut" portRef="reg_mb_cs" />
</ipxact:adHocConnection>

<ipxact:adHocConnection>
<ipxact:name>reg_mb_rd</ipxact:name>
<ipxact:externalPortReference portRef="reg_mb_rd" />
<ipxact:internalPortReference componentRef="dut" portRef="reg_mb_rd" />
</ipxact:adHocConnection>

<ipxact:adHocConnection>
<ipxact:name>reg_mb_rdata</ipxact:name>
<ipxact:externalPortReference portRef="reg_mb_rdata" left="15" right="0" />
<ipxact:internalPortReference componentRef="dut" portRef="reg_mb_rdata" />
</ipxact:adHocConnection>

<ipxact:adHocConnection>
<ipxact:name>reg_mb_wait</ipxact:name>
<ipxact:externalPortReference portRef="reg_mb_wait" />
<ipxact:internalPortReference componentRef="dut" portRef="reg_mb_wait" />
</ipxact:adHocConnection>

<ipxact:adHocConnection>
<ipxact:name>reg_mb_wdata</ipxact:name>
<ipxact:externalPortReference portRef="reg_mb_wdata" left="7" right="0" />
<ipxact:internalPortReference componentRef="dut" portRef="reg_mb_wdata" />
</ipxact:adHocConnection>

<ipxact:adHocConnection>
<ipxact:name>reg_mb_wr</ipxact:name>
<ipxact:externalPortReference portRef="reg_mb_wr" />
<ipxact:internalPortReference componentRef="dut" portRef="reg_mb_wr" />
</ipxact:adHocConnection>

<ipxact:adHocConnection>
<ipxact:name>reset</ipxact:name>
<ipxact:externalPortReference portRef="reset" />
<ipxact:internalPortReference componentRef="dut" portRef="reset" />
</ipxact:adHocConnection>

<ipxact:adHocConnection>
<ipxact:name>rts_pad_out</ipxact:name>
<ipxact:externalPortReference portRef="rts_pad_out" />
<ipxact:internalPortReference componentRef="dut" portRef="rts_pad_out" />
</ipxact:adHocConnection>

<ipxact:adHocConnection>
<ipxact:name>rx_irq</ipxact:name>
<ipxact:externalPortReference portRef="rx_irq" />
<ipxact:internalPortReference componentRef="dut" portRef="rx_irq" />
</ipxact:adHocConnection>

<ipxact:adHocConnection>
<ipxact:name>timer_irq</ipxact:name>
<ipxact:externalPortReference portRef="timer_irq" left="1" right="0" />
<ipxact:internalPortReference componentRef="dut" portRef="timer_irq" />
</ipxact:adHocConnection>

<ipxact:adHocConnection>
<ipxact:name>tx_irq</ipxact:name>
<ipxact:externalPortReference portRef="tx_irq" />
<ipxact:internalPortReference componentRef="dut" portRef="tx_irq" />
</ipxact:adHocConnection>

<ipxact:adHocConnection>
<ipxact:name>uart_rxd_pad_in</ipxact:name>
<ipxact:externalPortReference portRef="uart_rxd_pad_in" />
<ipxact:internalPortReference componentRef="dut" portRef="uart_rxd_pad_in" />
</ipxact:adHocConnection>

<ipxact:adHocConnection>
<ipxact:name>uart_txd_pad_out</ipxact:name>
<ipxact:externalPortReference portRef="uart_txd_pad_out" />
<ipxact:internalPortReference componentRef="dut" portRef="uart_txd_pad_out" />
</ipxact:adHocConnection>

<ipxact:adHocConnection>
<ipxact:name>vector</ipxact:name>
<ipxact:externalPortReference portRef="vector" left="7" right="0" />
<ipxact:internalPortReference componentRef="dut" portRef="vector" />
</ipxact:adHocConnection>

<ipxact:adHocConnection>
<ipxact:name>vga_blue_pad_out</ipxact:name>
<ipxact:externalPortReference portRef="vga_blue_pad_out" left="1" right="0" />
<ipxact:internalPortReference componentRef="dut" portRef="vga_blue_pad_out" />
</ipxact:adHocConnection>

<ipxact:adHocConnection>
<ipxact:name>vga_green_pad_out</ipxact:name>
<ipxact:externalPortReference portRef="vga_green_pad_out" left="2" right="0" />
<ipxact:internalPortReference componentRef="dut" portRef="vga_green_pad_out" />
</ipxact:adHocConnection>

<ipxact:adHocConnection>
<ipxact:name>vga_hsync_n_pad_out</ipxact:name>
<ipxact:externalPortReference portRef="vga_hsync_n_pad_out" />
<ipxact:internalPortReference componentRef="dut" portRef="vga_hsync_n_pad_out" />
</ipxact:adHocConnection>

<ipxact:adHocConnection>
<ipxact:name>vga_red_pad_out</ipxact:name>
<ipxact:externalPortReference portRef="vga_red_pad_out" left="2" right="0" />
<ipxact:internalPortReference componentRef="dut" portRef="vga_red_pad_out" />
</ipxact:adHocConnection>

<ipxact:adHocConnection>
<ipxact:name>vga_vsync_n_pad_out</ipxact:name>
<ipxact:externalPortReference portRef="vga_vsync_n_pad_out" />
<ipxact:internalPortReference componentRef="dut" portRef="vga_vsync_n_pad_out" />
</ipxact:adHocConnection>

<ipxact:adHocConnection>
<ipxact:name>vic_irq_in</ipxact:name>
<ipxact:externalPortReference portRef="vic_irq_in" left="7" right="0" />
<ipxact:internalPortReference componentRef="dut" portRef="vic_irq_in" />
</ipxact:adHocConnection>

<ipxact:adHocConnection>
<ipxact:name>x_pos</ipxact:name>
<ipxact:externalPortReference portRef="x_pos" left="9" right="0" />
<ipxact:internalPortReference componentRef="dut" portRef="x_pos" />
</ipxact:adHocConnection>

<ipxact:adHocConnection>
<ipxact:name>y_pos</ipxact:name>
<ipxact:externalPortReference portRef="y_pos" left="9" right="0" />
<ipxact:internalPortReference componentRef="dut" portRef="y_pos" />
</ipxact:adHocConnection>


</ipxact:adHocConnections>
<ipxact:componentInstances>

<ipxact:componentInstance>
<ipxact:instanceName>dut</ipxact:instanceName>
<ipxact:componentRef vendor="opencores.org" library="io" name="io_module" version="def" />
<ipxact:configurableElementValues>
 <ipxact:configurableElementValue referenceId="ADDR_WIDTH">ADDR_WIDTH</ipxact:configurableElementValue>
 <ipxact:configurableElementValue referenceId="BASE_WIDTH">BASE_WIDTH</ipxact:configurableElementValue>
 <ipxact:configurableElementValue referenceId="IRQ_MODE">IRQ_MODE</ipxact:configurableElementValue>
 <ipxact:configurableElementValue referenceId="NMI_MODE">NMI_MODE</ipxact:configurableElementValue>
 <ipxact:configurableElementValue referenceId="UART_DIV">UART_DIV</ipxact:configurableElementValue>
 <ipxact:configurableElementValue referenceId="UART_PRESCALE">UART_PRESCALE</ipxact:configurableElementValue>
 <ipxact:configurableElementValue referenceId="UART_PRE_SIZE">UART_PRE_SIZE</ipxact:configurableElementValue>
</ipxact:configurableElementValues>
</ipxact:componentInstance>
</ipxact:componentInstances>
</ipxact:design>

Compare with Previous | Blame | View Log

powered by: WebSVN 2.1.0

© copyright 1999-2024 OpenCores.org, equivalent to Oliscience, all rights reserved. OpenCores®, registered trademark.