OpenCores
URL https://opencores.org/ocsvn/socgen/socgen/trunk

Subversion Repositories socgen

[/] [socgen/] [trunk/] [Projects/] [opencores.org/] [logic/] [ip/] [uart/] [sim/] [testbenches/] [xml/] [uart_rx_duth.design.xml] - Rev 135

Compare with Previous | Blame | View Log

<?xml version="1.0" encoding="UTF-8"?>
<!--           
//                                                                                                    //
// Generated File Do Not EDIT                                                                         //
//                                                                                                    //
// ./tools/verilog/gen_tb -vendor opencores.org -library logic  -component uart  -version rx //
//                                                                                                    //
-->           
<ipxact:design
xmlns:ipxact="http://www.accellera.org/XMLSchema/IPXACT/1685-2014"
xmlns:socgen="http://opencores.org"
xmlns:xsi="http://www.w3.org/2001/XMLSchema-instance"
xsi:schemaLocation="http://www.accellera.org/XMLSchema/IPXACT/1685-2014
http://www.accellera.org/XMLSchema/IPXACT/1685-2014/index.xsd">
<ipxact:vendor>opencores.org</ipxact:vendor>
<ipxact:library>logic</ipxact:library>
<ipxact:name>uart</ipxact:name>
<ipxact:version>rx_duth.design</ipxact:version>
<ipxact:adHocConnections>

<ipxact:adHocConnection>
<ipxact:name>clk</ipxact:name>
<ipxact:externalPortReference portRef="clk" />
<ipxact:internalPortReference componentRef="dut" portRef="clk" />
</ipxact:adHocConnection>

<ipxact:adHocConnection>
<ipxact:name>cts_out</ipxact:name>
<ipxact:externalPortReference portRef="cts_out" />
<ipxact:internalPortReference componentRef="dut" portRef="cts_out" />
</ipxact:adHocConnection>

<ipxact:adHocConnection>
<ipxact:name>cts_pad_in</ipxact:name>
<ipxact:externalPortReference portRef="cts_pad_in" />
<ipxact:internalPortReference componentRef="dut" portRef="cts_pad_in" />
</ipxact:adHocConnection>

<ipxact:adHocConnection>
<ipxact:name>divider_in</ipxact:name>
<ipxact:externalPortReference portRef="divider_in" left="DIV_SIZE-1" right="0" />
<ipxact:internalPortReference componentRef="dut" portRef="divider_in" />
</ipxact:adHocConnection>

<ipxact:adHocConnection>
<ipxact:name>parity_enable</ipxact:name>
<ipxact:externalPortReference portRef="parity_enable" />
<ipxact:internalPortReference componentRef="dut" portRef="parity_enable" />
</ipxact:adHocConnection>

<ipxact:adHocConnection>
<ipxact:name>reset</ipxact:name>
<ipxact:externalPortReference portRef="reset" />
<ipxact:internalPortReference componentRef="dut" portRef="reset" />
</ipxact:adHocConnection>

<ipxact:adHocConnection>
<ipxact:name>rts_in</ipxact:name>
<ipxact:externalPortReference portRef="rts_in" />
<ipxact:internalPortReference componentRef="dut" portRef="rts_in" />
</ipxact:adHocConnection>

<ipxact:adHocConnection>
<ipxact:name>rts_pad_out</ipxact:name>
<ipxact:externalPortReference portRef="rts_pad_out" />
<ipxact:internalPortReference componentRef="dut" portRef="rts_pad_out" />
</ipxact:adHocConnection>

<ipxact:adHocConnection>
<ipxact:name>rxd_data_avail</ipxact:name>
<ipxact:externalPortReference portRef="rxd_data_avail" />
<ipxact:internalPortReference componentRef="dut" portRef="rxd_data_avail" />
</ipxact:adHocConnection>



<ipxact:adHocConnection>
<ipxact:name>rxd_data_avail_stb</ipxact:name>
<ipxact:externalPortReference portRef="rxd_data_avail_stb" />
<ipxact:internalPortReference componentRef="dut" portRef="rxd_data_avail_stb" />
</ipxact:adHocConnection>

<ipxact:adHocConnection>
<ipxact:name>rxd_data_out</ipxact:name>
<ipxact:externalPortReference portRef="rxd_data_out" left="SIZE-1" right="0" />
<ipxact:internalPortReference componentRef="dut" portRef="rxd_data_out" />
</ipxact:adHocConnection>

<ipxact:adHocConnection>
<ipxact:name>rxd_force_parity</ipxact:name>
<ipxact:externalPortReference portRef="rxd_force_parity" />
<ipxact:internalPortReference componentRef="dut" portRef="rxd_force_parity" />
</ipxact:adHocConnection>

<ipxact:adHocConnection>
<ipxact:name>rxd_pad_in</ipxact:name>
<ipxact:externalPortReference portRef="rxd_pad_in" />
<ipxact:internalPortReference componentRef="dut" portRef="rxd_pad_in" />
</ipxact:adHocConnection>

<ipxact:adHocConnection>
<ipxact:name>rxd_parity</ipxact:name>
<ipxact:externalPortReference portRef="rxd_parity" />
<ipxact:internalPortReference componentRef="dut" portRef="rxd_parity" />
</ipxact:adHocConnection>

<ipxact:adHocConnection>
<ipxact:name>rxd_parity_error</ipxact:name>
<ipxact:externalPortReference portRef="rxd_parity_error" />
<ipxact:internalPortReference componentRef="dut" portRef="rxd_parity_error" />
</ipxact:adHocConnection>

<ipxact:adHocConnection>
<ipxact:name>rxd_stop_error</ipxact:name>
<ipxact:externalPortReference portRef="rxd_stop_error" />
<ipxact:internalPortReference componentRef="dut" portRef="rxd_stop_error" />
</ipxact:adHocConnection>

<ipxact:adHocConnection>
<ipxact:name>txd_break</ipxact:name>
<ipxact:externalPortReference portRef="txd_break" />
<ipxact:internalPortReference componentRef="dut" portRef="txd_break" />
</ipxact:adHocConnection>

<ipxact:adHocConnection>
<ipxact:name>txd_buffer_empty</ipxact:name>
<ipxact:externalPortReference portRef="txd_buffer_empty" />
<ipxact:internalPortReference componentRef="dut" portRef="txd_buffer_empty" />
</ipxact:adHocConnection>

<ipxact:adHocConnection>
<ipxact:name>txd_data_in</ipxact:name>
<ipxact:externalPortReference portRef="txd_data_in" left="SIZE-1" right="0" />
<ipxact:internalPortReference componentRef="dut" portRef="txd_data_in" />
</ipxact:adHocConnection>

<ipxact:adHocConnection>
<ipxact:name>txd_force_parity</ipxact:name>
<ipxact:externalPortReference portRef="txd_force_parity" />
<ipxact:internalPortReference componentRef="dut" portRef="txd_force_parity" />
</ipxact:adHocConnection>

<ipxact:adHocConnection>
<ipxact:name>txd_load</ipxact:name>
<ipxact:externalPortReference portRef="txd_load" />
<ipxact:internalPortReference componentRef="dut" portRef="txd_load" />
</ipxact:adHocConnection>

<ipxact:adHocConnection>
<ipxact:name>txd_pad_out</ipxact:name>
<ipxact:externalPortReference portRef="txd_pad_out" />
<ipxact:internalPortReference componentRef="dut" portRef="txd_pad_out" />
</ipxact:adHocConnection>

<ipxact:adHocConnection>
<ipxact:name>txd_parity</ipxact:name>
<ipxact:externalPortReference portRef="txd_parity" />
<ipxact:internalPortReference componentRef="dut" portRef="txd_parity" />
</ipxact:adHocConnection>


</ipxact:adHocConnections>
<ipxact:componentInstances>

<ipxact:componentInstance>
<ipxact:instanceName>dut</ipxact:instanceName>
<ipxact:componentRef vendor="opencores.org" library="logic" name="uart" version="rx" />
<ipxact:configurableElementValues>
 <ipxact:configurableElementValue referenceId="DIV">DIV</ipxact:configurableElementValue>
 <ipxact:configurableElementValue referenceId="DIV_SIZE">DIV_SIZE</ipxact:configurableElementValue>
 <ipxact:configurableElementValue referenceId="PRESCALE">PRESCALE</ipxact:configurableElementValue>
 <ipxact:configurableElementValue referenceId="PRE_SIZE">PRE_SIZE</ipxact:configurableElementValue>
 <ipxact:configurableElementValue referenceId="RX_FIFO_SIZE">RX_FIFO_SIZE</ipxact:configurableElementValue>
 <ipxact:configurableElementValue referenceId="RX_FIFO_WORDS">RX_FIFO_WORDS</ipxact:configurableElementValue>
 <ipxact:configurableElementValue referenceId="SIZE">SIZE</ipxact:configurableElementValue>
</ipxact:configurableElementValues>
</ipxact:componentInstance>
</ipxact:componentInstances>
</ipxact:design>

Compare with Previous | Blame | View Log

powered by: WebSVN 2.1.0

© copyright 1999-2024 OpenCores.org, equivalent to Oliscience, all rights reserved. OpenCores®, registered trademark.