OpenCores
URL https://opencores.org/ocsvn/socgen/socgen/trunk

Subversion Repositories socgen

[/] [socgen/] [trunk/] [Projects/] [valentfx.com/] [logipi/] [ip/] [fpga/] [rtl/] [xml/] [logipi_fpga_design.xml] - Rev 135

Compare with Previous | Blame | View Log

<?xml version="1.0" encoding="utf-8"?>
<!--
//                                                                        //
// Author : John Eaton  Ouabache Designworks                              //
//                                                                        //
//   Copyright (C) 2010 Authors and OPENCORES.ORG                         //
//                                                                        //
//   This source file may be used and distributed without                 //
//   restriction provided that this copyright statement is not            //
//   removed from the file and that any derivative work contains          //
//   the original copyright notice and the associated disclaimer.         //
//                                                                        //
//   This source file is free software; you can redistribute it           //
//   and/or modify it under the terms of the GNU Lesser General           //
//   Public License as published by the Free Software Foundation;         //
//   either version 2.1 of the License, or (at your option) any           //
//   later version.                                                       //
//                                                                        //
//   This source is distributed in the hope that it will be               //
//   useful, but WITHOUT ANY WARRANTY; without even the implied           //
//   warranty of MERCHANTABILITY or FITNESS FOR A PARTICULAR              //
//   PURPOSE. See the GNU Lesser General Public License for more          //
//   details.                                                             //
//                                                                        //
//   You should have received a copy of the GNU Lesser General            //
//   Public License along with this source; if not, download it           //
//   from http://www.opencores.org/lgpl.shtml                             //
//                                                                        //
-->
<ipxact:design 
xmlns:ipxact="http://www.accellera.org/XMLSchema/IPXACT/1685-2014"
xmlns:socgen="http://opencores.org"
xmlns:xsi="http://www.w3.org/2001/XMLSchema-instance"
xsi:schemaLocation="http://www.accellera.org/XMLSchema/IPXACT/1685-2014
http://www.accellera.org/XMLSchema/IPXACT/1685-2014/index.xsd">
<ipxact:vendor>valentfx.com</ipxact:vendor>
<ipxact:library>logipi</ipxact:library>
<ipxact:name>fpga</ipxact:name>
<ipxact:version>design</ipxact:version>  




  <ipxact:adHocConnections>


    <ipxact:adHocConnection>
      <ipxact:name>clk</ipxact:name>
      <ipxact:externalPortReference portRef="clk"/>
      <ipxact:internalPortReference componentRef="core" portRef="clk"/>
      <ipxact:internalPortReference componentRef="clock_sys" portRef="div_clk_out"/>
    </ipxact:adHocConnection>






    
    <ipxact:adHocConnection>
      <ipxact:name>reset</ipxact:name>
      <ipxact:externalPortReference  portRef="reset"/>
      <ipxact:internalPortReference componentRef="core" portRef="reset"/>
      <ipxact:internalPortReference componentRef="clock_sys" portRef="reset"/>
    </ipxact:adHocConnection>


    <ipxact:adHocConnection>
      <ipxact:name>pwron</ipxact:name>
      <ipxact:externalPortReference  portRef="pwron"/>
      <ipxact:internalPortReference componentRef="core" portRef="pwron"/>
      <ipxact:internalPortReference componentRef="clock_sys" portRef="pwron_pad_in"/>
    </ipxact:adHocConnection>
    


    <ipxact:adHocConnection>
      <ipxact:name>one_usec</ipxact:name>
      <ipxact:externalPortReference  portRef="one_usec"/>
      <ipxact:internalPortReference componentRef="core" portRef="one_usec"/>
      <ipxact:internalPortReference componentRef="clock_sys" portRef="one_usec"/>
    </ipxact:adHocConnection>


    <ipxact:adHocConnection>
      <ipxact:name>jtag_capture_dr</ipxact:name>
      <ipxact:externalPortReference  portRef="jtag_capture_dr"/>
      <ipxact:internalPortReference componentRef="core" portRef="jtag_capture_dr"/>
    </ipxact:adHocConnection>

    <ipxact:adHocConnection>
      <ipxact:name>jtag_select</ipxact:name>
            <ipxact:portReferences>
      <ipxact:externalPortReference  portRef="jtag_select"  />
      <ipxact:internalPortReference componentRef="core" portRef="jtag_select"/>
         </ipxact:portReferences>
    </ipxact:adHocConnection>



    <ipxact:adHocConnection>
      <ipxact:name>jtag_shift_dr</ipxact:name>
            <ipxact:portReferences>
      <ipxact:externalPortReference  portRef="jtag_shift_dr"/>
      <ipxact:internalPortReference componentRef="core" portRef="jtag_shift_dr"/>
         </ipxact:portReferences>
    </ipxact:adHocConnection>



    <ipxact:adHocConnection>
      <ipxact:name>jtag_shiftcapture_dr_clk</ipxact:name>
            <ipxact:portReferences>
      <ipxact:externalPortReference  portRef="jtag_shiftcapture_dr_clk"    />
      <ipxact:internalPortReference componentRef="core" portRef="jtag_shiftcapture_dr_clk"/>
         </ipxact:portReferences>
    </ipxact:adHocConnection>

    <ipxact:adHocConnection>
      <ipxact:name>jtag_tdi</ipxact:name>
            <ipxact:portReferences>
      <ipxact:externalPortReference  portRef="jtag_tdi"/>
      <ipxact:internalPortReference componentRef="core" portRef="jtag_tdi"/>
         </ipxact:portReferences>
    </ipxact:adHocConnection>

    <ipxact:adHocConnection>
      <ipxact:name>jtag_tdo</ipxact:name>
            <ipxact:portReferences>
      <ipxact:externalPortReference  portRef="jtag_tdo"    />
      <ipxact:internalPortReference componentRef="core" portRef="jtag_tdo"/>
         </ipxact:portReferences>
    </ipxact:adHocConnection>

    <ipxact:adHocConnection>
      <ipxact:name>jtag_test_logic_reset</ipxact:name>
            <ipxact:portReferences>
      <ipxact:externalPortReference  portRef="jtag_test_logic_reset"/>
      <ipxact:internalPortReference componentRef="core" portRef="jtag_test_logic_reset"/>
         </ipxact:portReferences>
    </ipxact:adHocConnection>

    <ipxact:adHocConnection>
      <ipxact:name>jtag_update_dr_clk</ipxact:name>
            <ipxact:portReferences>
      <ipxact:externalPortReference  portRef="jtag_update_dr_clk"/>
      <ipxact:internalPortReference componentRef="core" portRef="jtag_update_dr_clk"/>
         </ipxact:portReferences>
    </ipxact:adHocConnection>






    <ipxact:adHocConnection>
      <ipxact:name>aux_jtag_capture_dr</ipxact:name>
            <ipxact:portReferences>
      <ipxact:externalPortReference  portRef="aux_jtag_capture_dr"/>
      <ipxact:internalPortReference componentRef="core" portRef="aux_jtag_capture_dr"/>
         </ipxact:portReferences>
    </ipxact:adHocConnection>

    <ipxact:adHocConnection>
      <ipxact:name>aux_jtag_select</ipxact:name>
            <ipxact:portReferences>
      <ipxact:externalPortReference  portRef="aux_jtag_select"  />
      <ipxact:internalPortReference componentRef="core" portRef="aux_jtag_select"/>
         </ipxact:portReferences>
    </ipxact:adHocConnection>



    <ipxact:adHocConnection>
      <ipxact:name>aux_jtag_shift_dr</ipxact:name>
            <ipxact:portReferences>
      <ipxact:externalPortReference  portRef="aux_jtag_shift_dr"/>
      <ipxact:internalPortReference componentRef="core" portRef="aux_jtag_shift_dr"/>
         </ipxact:portReferences>
    </ipxact:adHocConnection>



    <ipxact:adHocConnection>
      <ipxact:name>aux_jtag_shiftcapture_dr_clk</ipxact:name>
            <ipxact:portReferences>
      <ipxact:externalPortReference  portRef="aux_jtag_shiftcapture_dr_clk"    />
      <ipxact:internalPortReference componentRef="core" portRef="aux_jtag_shiftcapture_dr_clk"/>
         </ipxact:portReferences>
    </ipxact:adHocConnection>

    <ipxact:adHocConnection>
      <ipxact:name>aux_jtag_tdi</ipxact:name>
            <ipxact:portReferences>
      <ipxact:externalPortReference  portRef="aux_jtag_tdi"/>
      <ipxact:internalPortReference componentRef="core" portRef="aux_jtag_tdi"/>
         </ipxact:portReferences>
    </ipxact:adHocConnection>

    <ipxact:adHocConnection>
      <ipxact:name>aux_jtag_tdo</ipxact:name>
            <ipxact:portReferences>
      <ipxact:externalPortReference  portRef="aux_jtag_tdo"    />
      <ipxact:internalPortReference componentRef="core" portRef="aux_jtag_tdo"/>
         </ipxact:portReferences>
    </ipxact:adHocConnection>

    <ipxact:adHocConnection>
      <ipxact:name>aux_jtag_test_logic_reset</ipxact:name>
            <ipxact:portReferences>
      <ipxact:externalPortReference  portRef="aux_jtag_test_logic_reset"/>
      <ipxact:internalPortReference componentRef="core" portRef="aux_jtag_test_logic_reset"/>
         </ipxact:portReferences>
    </ipxact:adHocConnection>

    <ipxact:adHocConnection>
      <ipxact:name>aux_jtag_update_dr_clk</ipxact:name>
            <ipxact:portReferences>
      <ipxact:externalPortReference  portRef="aux_jtag_update_dr_clk"/>
      <ipxact:internalPortReference componentRef="core" portRef="aux_jtag_update_dr_clk"/>
         </ipxact:portReferences>
    </ipxact:adHocConnection>









    <ipxact:adHocConnection>
      <ipxact:name>a_clk_pad_in</ipxact:name>
            <ipxact:portReferences>
      <ipxact:externalPortReference  portRef=""/>
      <ipxact:internalPortReference componentRef="clock_sys" portRef="a_clk_pad_in"/>
         </ipxact:portReferences>
    </ipxact:adHocConnection>





    <ipxact:adHocConnection>
      <ipxact:name>btn_pad_in</ipxact:name>
            <ipxact:portReferences>
      <ipxact:externalPortReference  portRef=""/>
      <ipxact:internalPortReference componentRef="core" portRef="btn_pad_in"/>
         </ipxact:portReferences>
    </ipxact:adHocConnection>

    <ipxact:adHocConnection>
      <ipxact:name>sw_pad_in</ipxact:name>
            <ipxact:portReferences>
      <ipxact:externalPortReference  portRef=""/>
      <ipxact:internalPortReference componentRef="core" portRef="sw_pad_in"/>
         </ipxact:portReferences>
    </ipxact:adHocConnection>

    <ipxact:adHocConnection>
      <ipxact:name>led_pad_out</ipxact:name>
            <ipxact:portReferences>
      <ipxact:externalPortReference  portRef=""/>
      <ipxact:internalPortReference componentRef="core" portRef="led_pad_out"/>
         </ipxact:portReferences>
    </ipxact:adHocConnection>

    <ipxact:adHocConnection>
      <ipxact:name>pmod1_pad_out</ipxact:name>
            <ipxact:portReferences>
      <ipxact:externalPortReference  portRef=""/>
      <ipxact:internalPortReference componentRef="core" portRef="pmod1_pad_out"/>
         </ipxact:portReferences>
    </ipxact:adHocConnection>

    <ipxact:adHocConnection>
      <ipxact:name>pmod1_pad_in</ipxact:name>
            <ipxact:portReferences>
      <ipxact:externalPortReference  portRef=""/>
      <ipxact:internalPortReference componentRef="core" portRef="pmod1_pad_in"/>
         </ipxact:portReferences>
    </ipxact:adHocConnection>    

    <ipxact:adHocConnection>
      <ipxact:name>pmod1_pad_oe</ipxact:name>
            <ipxact:portReferences>
      <ipxact:externalPortReference  portRef=""/>
      <ipxact:internalPortReference componentRef="core" portRef="pmod1_pad_oe"/>
         </ipxact:portReferences>
    </ipxact:adHocConnection>
    


        <ipxact:adHocConnection>
      <ipxact:name>pmod2_pad_out</ipxact:name>
            <ipxact:portReferences>
      <ipxact:externalPortReference  portRef=""/>
      <ipxact:internalPortReference componentRef="core" portRef="pmod2_pad_out"/>
         </ipxact:portReferences>
    </ipxact:adHocConnection>


    <ipxact:adHocConnection>
      <ipxact:name>pmod2_pad_in</ipxact:name>
            <ipxact:portReferences>
      <ipxact:externalPortReference  portRef=""/>
      <ipxact:internalPortReference componentRef="core" portRef="pmod2_pad_in"/>
         </ipxact:portReferences>
    </ipxact:adHocConnection>    

    <ipxact:adHocConnection>
      <ipxact:name>pmod2_pad_oe</ipxact:name>
            <ipxact:portReferences>
      <ipxact:externalPortReference  portRef=""/>
      <ipxact:internalPortReference componentRef="core" portRef="pmod2_pad_oe"/>
         </ipxact:portReferences>
    </ipxact:adHocConnection>


    
       <ipxact:adHocConnection>
      <ipxact:name>pmod3_pad_out</ipxact:name>
            <ipxact:portReferences>
      <ipxact:externalPortReference  portRef=""/>
      <ipxact:internalPortReference componentRef="core" portRef="pmod3_pad_out"/>
            </ipxact:portReferences>
    </ipxact:adHocConnection>

    <ipxact:adHocConnection>
      <ipxact:name>pmod3_pad_in</ipxact:name>
            <ipxact:portReferences>
      <ipxact:externalPortReference  portRef=""/>
      <ipxact:internalPortReference componentRef="core" portRef="pmod3_pad_in"/>
         </ipxact:portReferences>
    </ipxact:adHocConnection>    

    <ipxact:adHocConnection>
      <ipxact:name>pmod3_pad_oe</ipxact:name>
            <ipxact:portReferences>
      <ipxact:externalPortReference  portRef=""/>
      <ipxact:internalPortReference componentRef="core" portRef="pmod3_pad_oe"/>
         </ipxact:portReferences>
    </ipxact:adHocConnection>



       
    <ipxact:adHocConnection>
      <ipxact:name>pmod4_pad_out</ipxact:name>
            <ipxact:portReferences>
      <ipxact:externalPortReference  portRef=""/>
      <ipxact:internalPortReference componentRef="core" portRef="pmod4_pad_out"/>
         </ipxact:portReferences>
    </ipxact:adHocConnection>


    <ipxact:adHocConnection>
      <ipxact:name>pmod4_pad_in</ipxact:name>
            <ipxact:portReferences>
      <ipxact:externalPortReference  portRef=""/>
      <ipxact:internalPortReference componentRef="core" portRef="pmod4_pad_in"/>
         </ipxact:portReferences>
    </ipxact:adHocConnection>    

    <ipxact:adHocConnection>
      <ipxact:name>pmod4_pad_oe</ipxact:name>
            <ipxact:portReferences>
      <ipxact:externalPortReference  portRef=""/>
      <ipxact:internalPortReference componentRef="core" portRef="pmod4_pad_oe"/>
         </ipxact:portReferences>
    </ipxact:adHocConnection>


    <ipxact:adHocConnection>
      <ipxact:name>sys_spi_sck_pad_in</ipxact:name>
            <ipxact:portReferences>
      <ipxact:externalPortReference  portRef=""/>
      <ipxact:internalPortReference componentRef="core" portRef="sys_spi_sck_pad_in"/>
         </ipxact:portReferences>
    </ipxact:adHocConnection>


    <ipxact:adHocConnection>
      <ipxact:name>sys_spi_miso_pad_out</ipxact:name>
            <ipxact:portReferences>
      <ipxact:externalPortReference  portRef=""/>
      <ipxact:internalPortReference componentRef="core" portRef="sys_spi_miso_pad_out"/>
         </ipxact:portReferences>
    </ipxact:adHocConnection>


    <ipxact:adHocConnection>
      <ipxact:name>sys_spi_mosi_pad_in</ipxact:name>
            <ipxact:portReferences>
      <ipxact:externalPortReference  portRef=""/>
      <ipxact:internalPortReference componentRef="core" portRef="sys_spi_mosi_pad_in"/>
         </ipxact:portReferences>
    </ipxact:adHocConnection>
    


    <ipxact:adHocConnection>
      <ipxact:name>rp_spi_ce0n_pad_in</ipxact:name>
            <ipxact:portReferences>
      <ipxact:externalPortReference  portRef=""/>
      <ipxact:internalPortReference componentRef="core" portRef="rp_spi_ce0n_pad_in"/>
         </ipxact:portReferences>
    </ipxact:adHocConnection>



    

    

    

  </ipxact:adHocConnections>




 <ipxact:interconnections>




    <ipxact:interconnection>
      <ipxact:name>A_CLK</ipxact:name>
       <ipxact:activeInterface componentRef="a_clk_pad" busRef="pad_ring">
        <ipxact:portMaps>
          <ipxact:portMap>
          <ipxact:logicalPort><ipxact:name>PAD_in</ipxact:name>
          </ipxact:logicalPort>
          <ipxact:physicalPort><ipxact:name>A_CLK</ipxact:name>
          </ipxact:physicalPort>
          </ipxact:portMap>
        </ipxact:portMaps>
      </ipxact:activeInterface>
    <ipxact:hierInterface busRef="A_CLK"/>
    </ipxact:interconnection>





    <ipxact:interconnection>
      <ipxact:name>SW</ipxact:name>
       <ipxact:activeInterface componentRef="sw_pad" busRef="pad_ring">
        <ipxact:portMaps>
          <ipxact:portMap>
          <ipxact:logicalPort><ipxact:name>PAD_in</ipxact:name>
          </ipxact:logicalPort>
          <ipxact:physicalPort><ipxact:name>SW</ipxact:name>
          <ipxact:wire><ipxact:vector><ipxact:left>1</ipxact:left><ipxact:right>0</ipxact:right></ipxact:vector></ipxact:wire>
          </ipxact:physicalPort>
          </ipxact:portMap>
        </ipxact:portMaps>
      </ipxact:activeInterface>
    <ipxact:hierInterface busRef="SW"/>
    </ipxact:interconnection>




    <ipxact:interconnection>
      <ipxact:name>BTN</ipxact:name>
       <ipxact:activeInterface componentRef="btn_pad" busRef="pad_ring">
        <ipxact:portMaps>
          <ipxact:portMap>
          <ipxact:logicalPort><ipxact:name>PAD_in</ipxact:name>
          </ipxact:logicalPort>
          <ipxact:physicalPort><ipxact:name>BTN</ipxact:name>
          <ipxact:wire><ipxact:vector><ipxact:left>1</ipxact:left><ipxact:right>0</ipxact:right></ipxact:vector></ipxact:wire>
          </ipxact:physicalPort>
          </ipxact:portMap>
        </ipxact:portMaps>
      </ipxact:activeInterface>
    <ipxact:hierInterface busRef="BTN"/>
    </ipxact:interconnection>



    <ipxact:interconnection>
      <ipxact:name>LED</ipxact:name>
       <ipxact:activeInterface componentRef="led_pad" busRef="pad_ring">
        <ipxact:portMaps>
          <ipxact:portMap>
          <ipxact:logicalPort><ipxact:name>PAD_out</ipxact:name>
          </ipxact:logicalPort>
          <ipxact:physicalPort><ipxact:name>LED</ipxact:name>
          <ipxact:wire><ipxact:vector><ipxact:left>1</ipxact:left><ipxact:right>0</ipxact:right></ipxact:vector></ipxact:wire>
          </ipxact:physicalPort>
          </ipxact:portMap>
        </ipxact:portMaps>
      </ipxact:activeInterface>
    <ipxact:hierInterface busRef="LED"/>
    </ipxact:interconnection>






    <ipxact:interconnection>
      <ipxact:name>PMOD1</ipxact:name>
       <ipxact:activeInterface componentRef="pmod1_pad" busRef="pad_ring">
        <ipxact:portMaps>
          <ipxact:portMap>
          <ipxact:logicalPort><ipxact:name>PAD_out</ipxact:name>
          </ipxact:logicalPort>
          <ipxact:physicalPort><ipxact:name>PMOD1</ipxact:name>
           <ipxact:wire><ipxact:vector><ipxact:left>7</ipxact:left><ipxact:right>0</ipxact:right></ipxact:vector></ipxact:wire>
          </ipxact:physicalPort>
          </ipxact:portMap>
        </ipxact:portMaps>
       </ipxact:activeInterface>
           <ipxact:hierInterface busRef="PMOD1"/>
    </ipxact:interconnection>

    <ipxact:interconnection>
      <ipxact:name>PMOD2</ipxact:name>
       <ipxact:activeInterface componentRef="pmod2_pad" busRef="pad_ring">
        <ipxact:portMaps>
          <ipxact:portMap>
          <ipxact:logicalPort><ipxact:name>PAD_out</ipxact:name>
          </ipxact:logicalPort>
          <ipxact:physicalPort><ipxact:name>PMOD2</ipxact:name>
                    <ipxact:wire><ipxact:vector><ipxact:left>7</ipxact:left><ipxact:right>0</ipxact:right></ipxact:vector></ipxact:wire>
          </ipxact:physicalPort>
          </ipxact:portMap>
        </ipxact:portMaps>
       </ipxact:activeInterface>
           <ipxact:hierInterface busRef="PMOD2"/>
    </ipxact:interconnection>

    <ipxact:interconnection>
      <ipxact:name>PMOD3</ipxact:name>
       <ipxact:activeInterface componentRef="pmod3_pad" busRef="pad_ring">
        <ipxact:portMaps>
          <ipxact:portMap>
          <ipxact:logicalPort><ipxact:name>PAD_out</ipxact:name>
          </ipxact:logicalPort>
          <ipxact:physicalPort><ipxact:name>PMOD3</ipxact:name>
          <ipxact:wire><ipxact:vector><ipxact:left>7</ipxact:left><ipxact:right>0</ipxact:right></ipxact:vector></ipxact:wire>
          </ipxact:physicalPort>
          </ipxact:portMap>
        </ipxact:portMaps>
       </ipxact:activeInterface>
           <ipxact:hierInterface busRef="PMOD3"/>
    </ipxact:interconnection>



        <ipxact:interconnection>
      <ipxact:name>PMOD4</ipxact:name>
       <ipxact:activeInterface componentRef="pmod4_pad" busRef="pad_ring">
        <ipxact:portMaps>
          <ipxact:portMap>
          <ipxact:logicalPort><ipxact:name>PAD_out</ipxact:name>
          </ipxact:logicalPort>
          <ipxact:physicalPort><ipxact:name>PMOD4</ipxact:name>
          <ipxact:wire><ipxact:vector><ipxact:left>7</ipxact:left><ipxact:right>0</ipxact:right></ipxact:vector></ipxact:wire>
          </ipxact:physicalPort>
          </ipxact:portMap>
        </ipxact:portMaps>
       </ipxact:activeInterface>
           <ipxact:hierInterface busRef="PMOD4"/>
    </ipxact:interconnection>




    <ipxact:interconnection>
      <ipxact:name>SYS_SPI_SCK</ipxact:name>
       <ipxact:activeInterface componentRef="sys_spi_sck_pad" busRef="pad_ring">
        <ipxact:portMaps>
          <ipxact:portMap>
          <ipxact:logicalPort><ipxact:name>PAD_in</ipxact:name>
          </ipxact:logicalPort>
          <ipxact:physicalPort><ipxact:name>SYS_SPI_SCK</ipxact:name>
          </ipxact:physicalPort>
          </ipxact:portMap>
        </ipxact:portMaps>
       </ipxact:activeInterface>
           <ipxact:hierInterface busRef="SYS_SPI_SCK"/>
    </ipxact:interconnection>



    <ipxact:interconnection>
      <ipxact:name>SYS_SPI_MISO</ipxact:name>
       <ipxact:activeInterface componentRef="sys_spi_miso_pad" busRef="pad_ring">
        <ipxact:portMaps>
          <ipxact:portMap>
          <ipxact:logicalPort><ipxact:name>PAD_out</ipxact:name>
          </ipxact:logicalPort>
          <ipxact:physicalPort><ipxact:name>SYS_SPI_MISO</ipxact:name>
          </ipxact:physicalPort>
          </ipxact:portMap>
        </ipxact:portMaps>
       </ipxact:activeInterface>
           <ipxact:hierInterface busRef="SYS_SPI_MISO"/>
    </ipxact:interconnection>


    <ipxact:interconnection>
      <ipxact:name>SYS_SPI_MOSI</ipxact:name>
       <ipxact:activeInterface componentRef="sys_spi_mosi_pad" busRef="pad_ring">
        <ipxact:portMaps>
          <ipxact:portMap>
          <ipxact:logicalPort><ipxact:name>PAD_in</ipxact:name>
          </ipxact:logicalPort>
          <ipxact:physicalPort><ipxact:name>SYS_SPI_MOSI</ipxact:name>
          </ipxact:physicalPort>
          </ipxact:portMap>
        </ipxact:portMaps>
       </ipxact:activeInterface>
           <ipxact:hierInterface busRef="SYS_SPI_MOSI"/>
    </ipxact:interconnection>
    

    <ipxact:interconnection>
      <ipxact:name>RP_SPI_CE0N</ipxact:name>
       <ipxact:activeInterface componentRef="rp_spi_ce0n_pad" busRef="pad_ring">
        <ipxact:portMaps>
          <ipxact:portMap>
          <ipxact:logicalPort><ipxact:name>PAD_in</ipxact:name>
          </ipxact:logicalPort>
          <ipxact:physicalPort><ipxact:name>RP_SPI_CE0N</ipxact:name>
          </ipxact:physicalPort>
          </ipxact:portMap>
        </ipxact:portMaps>
       </ipxact:activeInterface>
           <ipxact:hierInterface busRef="RP_SPI_CE0N"/>
    </ipxact:interconnection>
    

    
    


    
    <ipxact:interconnection>
      <ipxact:name>a_clk</ipxact:name>
      <ipxact:activeInterface componentRef="a_clk_pad" busRef="pad">
      </ipxact:activeInterface>
    </ipxact:interconnection>






    <ipxact:interconnection>
      <ipxact:name>led</ipxact:name>

      <ipxact:activeInterface componentRef="led_pad" busRef="pad">
        <ipxact:portMaps>

          <ipxact:portMap>
          <ipxact:logicalPort><ipxact:name>pad_out</ipxact:name>
          </ipxact:logicalPort>
          <ipxact:physicalPort>
          <ipxact:wire><ipxact:vector><ipxact:left>1</ipxact:left><ipxact:right>0</ipxact:right></ipxact:vector></ipxact:wire>
          </ipxact:physicalPort>
          </ipxact:portMap>
        </ipxact:portMaps>
      </ipxact:activeInterface>

    </ipxact:interconnection>

    <ipxact:interconnection>
      <ipxact:name>btn</ipxact:name>
      <ipxact:activeInterface componentRef="btn_pad" busRef="pad">
        <ipxact:portMaps>
          <ipxact:portMap>
          <ipxact:logicalPort><ipxact:name>pad_in</ipxact:name>
          </ipxact:logicalPort>
          <ipxact:physicalPort>
          <ipxact:wire><ipxact:vector><ipxact:left>1</ipxact:left><ipxact:right>0</ipxact:right></ipxact:vector></ipxact:wire>
          </ipxact:physicalPort>
          </ipxact:portMap>
        </ipxact:portMaps>
      </ipxact:activeInterface>

    </ipxact:interconnection>


    <ipxact:interconnection>
      <ipxact:name>sw</ipxact:name>
      <ipxact:activeInterface componentRef="sw_pad" busRef="pad">
        <ipxact:portMaps>
          <ipxact:portMap>
          <ipxact:logicalPort><ipxact:name>pad_in</ipxact:name>
          </ipxact:logicalPort>
          <ipxact:physicalPort>
          <ipxact:wire><ipxact:vector><ipxact:left>1</ipxact:left><ipxact:right>0</ipxact:right></ipxact:vector></ipxact:wire>
          </ipxact:physicalPort>
          </ipxact:portMap>
        </ipxact:portMaps>
      </ipxact:activeInterface>
    </ipxact:interconnection>



    <ipxact:interconnection>
      <ipxact:name>sys_spi_sck</ipxact:name>
      <ipxact:activeInterface componentRef="sys_spi_sck_pad" busRef="pad">
        <ipxact:portMaps>
          <ipxact:portMap>
          <ipxact:logicalPort><ipxact:name>pad_in</ipxact:name>
          </ipxact:logicalPort>
          <ipxact:physicalPort>
          </ipxact:physicalPort>
          </ipxact:portMap>
        </ipxact:portMaps>
      </ipxact:activeInterface>
    </ipxact:interconnection>






    <ipxact:interconnection>
      <ipxact:name>sys_spi_miso</ipxact:name>
      <ipxact:activeInterface componentRef="sys_spi_miso_pad" busRef="pad">
        <ipxact:portMaps>
          <ipxact:portMap>
          <ipxact:logicalPort><ipxact:name>pad_out</ipxact:name>
          </ipxact:logicalPort>
          <ipxact:physicalPort>
          </ipxact:physicalPort>
          </ipxact:portMap>
        </ipxact:portMaps>
      </ipxact:activeInterface>
    </ipxact:interconnection>


    <ipxact:interconnection>
      <ipxact:name>sys_spi_mosi</ipxact:name>
      <ipxact:activeInterface componentRef="sys_spi_mosi_pad" busRef="pad">
        <ipxact:portMaps>
          <ipxact:portMap>
          <ipxact:logicalPort><ipxact:name>pad_in</ipxact:name>
          </ipxact:logicalPort>
          <ipxact:physicalPort>
          </ipxact:physicalPort>
          </ipxact:portMap>
        </ipxact:portMaps>
      </ipxact:activeInterface>
    </ipxact:interconnection>

    




    <ipxact:interconnection>
      <ipxact:name>rp_spi_ce0n</ipxact:name>
      <ipxact:activeInterface componentRef="rp_spi_ce0n_pad" busRef="pad">
        <ipxact:portMaps>
          <ipxact:portMap>
          <ipxact:logicalPort><ipxact:name>pad_in</ipxact:name>
          </ipxact:logicalPort>
          <ipxact:physicalPort>
          </ipxact:physicalPort>
          </ipxact:portMap>
        </ipxact:portMaps>
      </ipxact:activeInterface>
    </ipxact:interconnection>



    
    



    <ipxact:interconnection>
      <ipxact:name>pmod1</ipxact:name>
      <ipxact:activeInterface componentRef="pmod1_pad" busRef="pad">
        <ipxact:portMaps>

          <ipxact:portMap>
          <ipxact:logicalPort><ipxact:name>pad_out</ipxact:name>
          </ipxact:logicalPort>
          <ipxact:physicalPort>
          <ipxact:wire><ipxact:vector><ipxact:left>7</ipxact:left><ipxact:right>0</ipxact:right></ipxact:vector></ipxact:wire>
          </ipxact:physicalPort>
          </ipxact:portMap>
          <ipxact:portMap>
          <ipxact:logicalPort><ipxact:name>pad_in</ipxact:name>
          </ipxact:logicalPort>
          <ipxact:physicalPort>
          <ipxact:wire><ipxact:vector><ipxact:left>7</ipxact:left><ipxact:right>0</ipxact:right></ipxact:vector></ipxact:wire>
          </ipxact:physicalPort>
          </ipxact:portMap>
          <ipxact:portMap>
          <ipxact:logicalPort><ipxact:name>pad_oe</ipxact:name>
          </ipxact:logicalPort>
          <ipxact:physicalPort>
          <ipxact:wire><ipxact:vector><ipxact:left>7</ipxact:left><ipxact:right>0</ipxact:right></ipxact:vector></ipxact:wire>
          </ipxact:physicalPort>
          </ipxact:portMap>

        </ipxact:portMaps>
      </ipxact:activeInterface>
    </ipxact:interconnection>





    
        <ipxact:interconnection>
      <ipxact:name>pmod2</ipxact:name>
      <ipxact:activeInterface componentRef="pmod2_pad" busRef="pad">
        <ipxact:portMaps>
          <ipxact:portMap>
          <ipxact:logicalPort><ipxact:name>pad_out</ipxact:name>
          </ipxact:logicalPort>
          <ipxact:physicalPort>
          <ipxact:wire><ipxact:vector><ipxact:left>7</ipxact:left><ipxact:right>0</ipxact:right></ipxact:vector></ipxact:wire>
          </ipxact:physicalPort>
          </ipxact:portMap>
          <ipxact:portMap>
          <ipxact:logicalPort><ipxact:name>pad_in</ipxact:name>
          </ipxact:logicalPort>
          <ipxact:physicalPort>
          <ipxact:wire><ipxact:vector><ipxact:left>7</ipxact:left><ipxact:right>0</ipxact:right></ipxact:vector></ipxact:wire>
          </ipxact:physicalPort>
          </ipxact:portMap>
          <ipxact:portMap>
          <ipxact:logicalPort><ipxact:name>pad_oe</ipxact:name>
          </ipxact:logicalPort>
          <ipxact:physicalPort>
          <ipxact:wire><ipxact:vector><ipxact:left>7</ipxact:left><ipxact:right>0</ipxact:right></ipxact:vector></ipxact:wire>
          </ipxact:physicalPort>
          </ipxact:portMap>
        </ipxact:portMaps>
      </ipxact:activeInterface>
    </ipxact:interconnection>


        <ipxact:interconnection>
      <ipxact:name>pmod3</ipxact:name>
      <ipxact:activeInterface componentRef="pmod3_pad" busRef="pad">
        <ipxact:portMaps>
          <ipxact:portMap>
          <ipxact:logicalPort><ipxact:name>pad_out</ipxact:name>
          </ipxact:logicalPort>
          <ipxact:physicalPort>
          <ipxact:wire><ipxact:vector><ipxact:left>7</ipxact:left><ipxact:right>0</ipxact:right></ipxact:vector></ipxact:wire>
          </ipxact:physicalPort>
          </ipxact:portMap>
          <ipxact:portMap>
          <ipxact:logicalPort><ipxact:name>pad_in</ipxact:name>
          </ipxact:logicalPort>
          <ipxact:physicalPort>
          <ipxact:wire><ipxact:vector><ipxact:left>7</ipxact:left><ipxact:right>0</ipxact:right></ipxact:vector></ipxact:wire>
          </ipxact:physicalPort>
          </ipxact:portMap>
          <ipxact:portMap>
          <ipxact:logicalPort><ipxact:name>pad_oe</ipxact:name>
          </ipxact:logicalPort>
          <ipxact:physicalPort>
          <ipxact:wire><ipxact:vector><ipxact:left>7</ipxact:left><ipxact:right>0</ipxact:right></ipxact:vector></ipxact:wire>
          </ipxact:physicalPort>
          </ipxact:portMap>       
        </ipxact:portMaps>
      </ipxact:activeInterface>
    </ipxact:interconnection>


        <ipxact:interconnection>
      <ipxact:name>pmod4</ipxact:name>
      <ipxact:activeInterface componentRef="pmod4_pad" busRef="pad">
        <ipxact:portMaps>
          <ipxact:portMap>
          <ipxact:logicalPort><ipxact:name>pad_out</ipxact:name>
          </ipxact:logicalPort>
          <ipxact:physicalPort>
          <ipxact:wire><ipxact:vector><ipxact:left>7</ipxact:left><ipxact:right>0</ipxact:right></ipxact:vector></ipxact:wire>
          </ipxact:physicalPort>
          </ipxact:portMap>
          <ipxact:portMap>
          <ipxact:logicalPort><ipxact:name>pad_in</ipxact:name>
          </ipxact:logicalPort>
          <ipxact:physicalPort>
          <ipxact:wire><ipxact:vector><ipxact:left>7</ipxact:left><ipxact:right>0</ipxact:right></ipxact:vector></ipxact:wire>
          </ipxact:physicalPort>
          </ipxact:portMap>
          <ipxact:portMap>
          <ipxact:logicalPort><ipxact:name>pad_oe</ipxact:name>
          </ipxact:logicalPort>
          <ipxact:physicalPort>
          <ipxact:wire><ipxact:vector><ipxact:left>7</ipxact:left><ipxact:right>0</ipxact:right></ipxact:vector></ipxact:wire>
          </ipxact:physicalPort>
          </ipxact:portMap>       
        </ipxact:portMaps>
      </ipxact:activeInterface>
    </ipxact:interconnection>






    


    
     <ipxact:interconnection>
      <ipxact:name>jtag</ipxact:name>
      <ipxact:activeInterface componentRef="jtag_tap" busRef="jtag"></ipxact:activeInterface>
      </ipxact:interconnection>


     <ipxact:interconnection>
      <ipxact:name>aux_jtag</ipxact:name>
      <ipxact:activeInterface componentRef="jtag_tap" busRef="aux_jtag"></ipxact:activeInterface>
     </ipxact:interconnection>








    </ipxact:interconnections>









<ipxact:componentInstances>



<ipxact:componentInstance>
<ipxact:instanceName>clock_sys</ipxact:instanceName>
<ipxact:componentRef vendor="opencores.org" library="cde" name="clock" version="sys" />
<ipxact:configurableElementValues>
<ipxact:configurableElementValue referenceId="FREQ">CLOCK_FREQ</ipxact:configurableElementValue>
<ipxact:configurableElementValue referenceId="PLL_MULT">CLOCK_PLL_MULT</ipxact:configurableElementValue>
<ipxact:configurableElementValue referenceId="PLL_DIV">CLOCK_PLL_DIV</ipxact:configurableElementValue>
<ipxact:configurableElementValue referenceId="PLL_SIZE">CLOCK_PLL_SIZE</ipxact:configurableElementValue>
<ipxact:configurableElementValue referenceId="CLOCK_SRC">CLOCK_SRC</ipxact:configurableElementValue>
<ipxact:configurableElementValue referenceId="RESET_SENSE">RESET_SENSE</ipxact:configurableElementValue>
</ipxact:configurableElementValues>
</ipxact:componentInstance>






<ipxact:componentInstance>
<ipxact:instanceName>jtag_tap</ipxact:instanceName> 
<ipxact:componentRef vendor="opencores.org" library="cde" name="jtag" version="tap" />
<ipxact:configurableElementValues>
<ipxact:configurableElementValue referenceId="CHIP_ID_VAL">CHIP_ID</ipxact:configurableElementValue>
</ipxact:configurableElementValues>

</ipxact:componentInstance>


<ipxact:componentInstance>
<ipxact:instanceName>a_clk_pad</ipxact:instanceName> 
<ipxact:componentRef vendor="opencores.org" library="cde" name="pad" version="in_dig" />
</ipxact:componentInstance>

<ipxact:componentInstance>
<ipxact:instanceName>sw_pad</ipxact:instanceName> 
<ipxact:componentRef vendor="opencores.org" library="cde" name="pad" version="in_dig" />
<ipxact:configurableElementValues>
<ipxact:configurableElementValue referenceId="WIDTH">2</ipxact:configurableElementValue>
</ipxact:configurableElementValues>
</ipxact:componentInstance>

<ipxact:componentInstance>
<ipxact:instanceName>btn_pad</ipxact:instanceName> 
<ipxact:componentRef vendor="opencores.org" library="cde" name="pad" version="in_dig" />
<ipxact:configurableElementValues>
<ipxact:configurableElementValue referenceId="WIDTH">2</ipxact:configurableElementValue>
</ipxact:configurableElementValues>
</ipxact:componentInstance>


<ipxact:componentInstance>
<ipxact:instanceName>led_pad</ipxact:instanceName> 
<ipxact:componentRef vendor="opencores.org" library="cde" name="pad" version="out_dig" />
<ipxact:configurableElementValues>
<ipxact:configurableElementValue referenceId="WIDTH">2</ipxact:configurableElementValue>
</ipxact:configurableElementValues>
</ipxact:componentInstance>



<ipxact:componentInstance>
<ipxact:instanceName>pmod1_pad</ipxact:instanceName> 
<ipxact:componentRef vendor="opencores.org" library="cde" name="pad" version="se_dig" />
<ipxact:configurableElementValues>
  <ipxact:configurableElementValue referenceId="WIDTH">8</ipxact:configurableElementValue>
  <ipxact:configurableElementValue referenceId="OE_WIDTH">8</ipxact:configurableElementValue>
</ipxact:configurableElementValues>
</ipxact:componentInstance>

<ipxact:componentInstance>
<ipxact:instanceName>pmod2_pad</ipxact:instanceName> 
<ipxact:componentRef vendor="opencores.org" library="cde" name="pad" version="out_dig" />
<ipxact:configurableElementValues>
<ipxact:configurableElementValue referenceId="WIDTH">8</ipxact:configurableElementValue>
</ipxact:configurableElementValues>
</ipxact:componentInstance>



<ipxact:componentInstance>
<ipxact:instanceName>pmod3_pad</ipxact:instanceName> 
<ipxact:componentRef vendor="opencores.org" library="cde" name="pad" version="out_dig" />
<ipxact:configurableElementValues>
<ipxact:configurableElementValue referenceId="WIDTH">8</ipxact:configurableElementValue>
</ipxact:configurableElementValues>
</ipxact:componentInstance>

<ipxact:componentInstance>
<ipxact:instanceName>pmod4_pad</ipxact:instanceName> 
<ipxact:componentRef vendor="opencores.org" library="cde" name="pad" version="out_dig" />
<ipxact:configurableElementValues>
<ipxact:configurableElementValue referenceId="WIDTH">8</ipxact:configurableElementValue>
</ipxact:configurableElementValues>
</ipxact:componentInstance>


<ipxact:componentInstance>
<ipxact:instanceName>sys_spi_sck_pad</ipxact:instanceName> 
<ipxact:componentRef vendor="opencores.org" library="cde" name="pad" version="in_dig" />
<ipxact:configurableElementValues>
</ipxact:configurableElementValues>
</ipxact:componentInstance>



<ipxact:componentInstance>
<ipxact:instanceName>sys_spi_miso_pad</ipxact:instanceName> 
<ipxact:componentRef vendor="opencores.org" library="cde" name="pad" version="out_dig" />
<ipxact:configurableElementValues>
</ipxact:configurableElementValues>
</ipxact:componentInstance>


<ipxact:componentInstance>
<ipxact:instanceName>sys_spi_mosi_pad</ipxact:instanceName> 
<ipxact:componentRef vendor="opencores.org" library="cde" name="pad" version="in_dig" />
<ipxact:configurableElementValues>
</ipxact:configurableElementValues>
</ipxact:componentInstance>





<ipxact:componentInstance>
<ipxact:instanceName>rp_spi_ce0n_pad</ipxact:instanceName> 
<ipxact:componentRef vendor="opencores.org" library="cde" name="pad" version="in_dig" />
<ipxact:configurableElementValues>
</ipxact:configurableElementValues>
</ipxact:componentInstance>



</ipxact:componentInstances>





</ipxact:design>



   










Compare with Previous | Blame | View Log

powered by: WebSVN 2.1.0

© copyright 1999-2024 OpenCores.org, equivalent to Oliscience, all rights reserved. OpenCores®, registered trademark.